Vitesse公司
半导体公司
SMPTE - 292M串行器,解串器,以及
解串器/时钟恢复器在1.485Gb / s的
先期产品信息
VSC6511
功能说明
该VSC6511是可以针对不同的方式进行配置的多功能的SMPTE - 292M设备
操作:串行器,解串器,或解串器/时钟恢复器。只有一种方式是可用的时间。讨论
该装置的各个组成部分的将被后面的具体配置。
时钟乘法器单元( CMU )
债务工具中央结算产生的74.25 MHz的TTL REFCLK输入内部1.485 GHz的波特率时钟。该
的REFCLK的上升沿被用于由PLL其通过20.这个内部的因子相乘的频率
波特率时钟所使用的串行器,解串器和时钟恢复器。片外0.1uF的电容设置环路
带宽CMU的。 REFCLK应该是一个高品质,低抖动信号急剧上升时间为
尽量减少抖动通过CMU从REFCLK转移到串行的金额。这将优化
在串行器的输出处的信号质量。
中央结算系统的第二个功能是通过20分的波特率时钟产生内部74.25兆赫
时钟是频率锁定以及相位对齐的REFCLK 。此内部时钟用于锁存20位
数据总线D [ 19 : 0 ]到串行的输入寄存器。
REFCLK也缓存到RCLK输出串行器或时钟恢复模式下。这使得多
PLE设备的菊花链以简化REFCLK分配器件阵列。
CRC发生器
的20位从输入寄存器发送数据被馈送到一个CRC发生器,它计算
CRC和将该值插入到视频线内的适当位置。 CRC多项式是CRC ( X) =
(X
18
+ X
5
+ X
4
+ 1)。控制器监控SAV / EAV的位置,并使用它来控制CRC发生器,
插入CRC ,导致进线。 CRC发生器启用仅在串行模式时, CRC是
HIGH 。在其它模式,或者如果CRC为低电平时, CRC发生器被禁用和关闭。 CRC是bidi-
rectional引脚。
扰码器和编码器NRZI
的20位输出的CRC发生器的被发送到并行扰频器,其中所述数据被加扰并
用G( X ) = ( x的结合生成多项式NRZI编码
9
+ x
4
1 )( X + 1) 。扰已启用
只有在串行模式下,如果SCREN高。禁用加扰时SCREN为低,并在其他
模式。
串行器
从加扰的数据从20比特由串行转换为74.25 Mb / s至1位在1.485 Gb / s的
与D0首先被传输。提供用于输送两个差分PECL式串行输出
1.485 Gb / s的信号。这些输出SDO0 / SDO0和SDO1 / SDO1提供从串行数据( Serial-
izer模式)或时钟恢复器的CRU (在解串器/时钟恢复模式)。每路输出, SDO0和SDO1 ,
有独立的TTL输入, OE0和OE1 ,这时候HIGH使输出和低的时候禁止
输出。当关闭时,输出缓冲区将被断电和双腿将浮高。
驱动75欧姆负载时,每个输出符合SMPTE - 292M电缆驱动器规范。在
本申请中,一个待定欧姆的电阻应该从ISET0 / ISET1管脚连接到地,以CON组
控制在所述差分输出放大器的电流。通过降低ISET电阻,高输出摆幅可
实现的。
复制草案
第2页
Vitesse公司
半导体公司
741卡莱普莱诺,卡马里奥,CA 93012 805 / 388-3700 传真: 805 / 987-5896
G52311-0 ,版本2.0
4/10/00