MC100LVE111
3.3V的ECL 1:9差分
时钟驱动器
该MC100LVE111是一个低歪斜1至9的差分驱动器,设计
在考虑时钟分配。该MC100LVE111的功能,
性能类似的流行MC100E111 ,随加
的低电压工作特性。它接受一个输入信号,其可以是
差分或单端,如果V
BB
输出被使用。该信号是
扇出到9相同的差分输出。
该LVE111是专门设计,建模和低生产
歪斜的关键目标。优化设计和布局有助于减少门
到一个装置内的栅倾斜,以及经验模型被用于确定
过程控制的限制,以确保一致吨
pd
从分布到很多
很多。最终的结果是可靠的,有保证的低偏移装置。
以确保紧密歪斜规格被满足必要的是
差分输出的两侧端接至50
,
即使只
一侧被使用。在大多数应用中,所有9个差分对将
可以使用,因此终止。在该情况下,少于9对
使用时,它是必要的,终止于相同的至少输出对
包边的一对(多个)被用于在该侧,以便保持
最低歪斜。如果不这样做会导致小降级
传播延迟的输出(或多个) ( 10-20 ps的数量级)被用来
其中,而不是灾难性到大多数设计中,将意味着损失
歪斜保证金。
该MC100LVE111 ,与大多数其他ECL器件,可以操作
从正V
CC
供应PECL模式。这允许LVE111到
可用于在3.3 V系统的高性能时钟分配。
设计人员可充分利用LVE111的表现来分配
通过背板或电路板低偏移时钟。在一个PECL
环境,系列或戴维南线路终端通常用作
它们不需要额外的电源。对于系统中掺入
GTL ,同时终止趁着提供最低功耗
1.2 V电源作为终止电压。有关使用的详细信息
PECL ,设计者应参考应用笔记AN1406 / D 。
在V
BB
销,内部产生的电源电压,可用于本
唯一设备。对于单端输入的条件下,未使用的差分
输入端被连接到V
BB
作为切换基准电压。 V
BB
五月
也rebias AC耦合输入。在使用时,去耦V
BB
和V
CC
通过
0.01
mF
电容和限制电流源或下沉到0.5毫安。当
不使用时, V
BB
应由开放。
http://onsemi.com
记号
图*
MC100LVE111
AWLYYWW
PLCC–28
FN后缀
CASE 776
A
WL
YY
WW
28 1
=大会地点
=晶圆地段
=年
=工作周
*有关更多信息,请参阅应用笔记
AND8002/D
订购信息
设备
MC100LVE111FN
MC100LVE111FNR2
包
PLCC–28
PLCC–28
航运
37单位/铁
500个/卷
200 ps的部件到部件歪斜
50 ps的输出至输出偏斜
ESD保护: >2 KV HBM , >200 V MM
100系列包含温度补偿
PECL模式经营范围: V
CC=
3.0 V至3.8 V与V
EE
= 0 V
NECL模式经营范围: V
CC=
0 V与V
EE =
-3.0 V至-3.8 V
内部输入下拉电阻
Q输出将默认低,输入开路或在V
EE
符合或超过JEDEC规格EIA / JESD78 IC闭锁测试
湿度敏感度等级1
有关其他信息,请参见应用笔记AND8003 / D
可燃性等级: UL - 94码V- 0 @ 1/8“ ,
氧指数28 34
晶体管数量= 250设备
半导体元件工业有限责任公司, 2001年
1
2001年1月 - 第3版
出版订单号:
MC100LVE111/D
MC100LVE111
LVPECL直流特性
V
CC
= 3.3 V; V
EE
= 0.0 V(注1 )
–40°C
符号
I
EE
V
OH
V
OL
V
IH
V
IL
V
BB
V
IHCMR
I
IH
I
IL
特征
电源电流
输出高电压(注2 )
输出低电压(注2 )
输入高电压(单端)
输入低电压(单端)
输出电压参考值
输入高电压共模
范围(差分) (注3 )
输入高电流
输入低电平电流
0.5
2215
1490
2135
1490
1.92
1.8
民
典型值
55
2345
1595
最大
66
2420
1680
2420
1825
2.04
2.9
150
0.5
2275
1490
2135
1490
1.92
1.8
民
25°C
典型值
55
2345
1595
最大
66
2420
1680
2420
1825
2.04
2.9
150
0.5
2275
1490
2135
1490
1.92
1.8
民
85°C
典型值
65
2345
1595
最大
78
2420
1680
2420
1825
2.04
2.9
150
单位
mA
mV
mV
mV
mV
V
V
A
A
注:设备的设计,以满足上表所示的DC规格,热平衡建立后。该
电路是在一个测试插座或安装在印刷电路板和大于500 LFPM保持横向气流。
1.输入和输出参数的变化1: 1结合V
CC
. V
EE
可以改变
±0.3
V.
2.输出通过一个50欧姆的电阻到V终止
CC
-2伏。
3. V
IHCMR
分变化1: 1结合V
EE
,最大变化1 : 1与V
CC
. V
IHCMR
被定义为所述范围内的哪个在V
IH
电平可能会发生变化,与设备
仍满足传播延迟规范。在V
IL
电平必须是这样的峰值 - 峰值电压比小于1.0 V和较大的
或等于V
PP
(最小值) 。
LVNECL直流特性
V
CC
= 0.0 V; V
EE
= -3.3 V(注1 )
–40°C
符号
I
EE
V
OH
V
OL
V
IH
V
IL
V
BB
V
IHCMR
I
IH
I
IL
特征
电源电流
输出高电压(注2 )
输出低电压(注2 )
输入高电压(单端)
输入低电压(单端)
输出电压参考值
输入高电压共模
范围(差分) (注3 )
输入高电流
输入低电平电流
0.5
–1085
–1810
–1165
–1810
–1.38
–1.5
民
典型值
55
–955
–1705
最大
66
–880
–1620
–880
–1475
–1.26
–0.4
150
0.5
–1025
–1810
–1165
–1810
–1.38
–1.5
民
25°C
典型值
55
–955
–1705
最大
66
–880
–1620
–880
–1475
–1.26
–0.4
150
0.5
–1025
–1810
–1165
–1810
–1.38
–1.5
民
85°C
典型值
65
–955
–1705
最大
78
–880
–1620
–880
–1475
–1.26
–0.4
150
单位
mA
mV
mV
mV
mV
V
V
A
A
注:设备的设计,以满足上表所示的DC规格,热平衡建立后。该
电路是在一个测试插座或安装在印刷电路板和大于500 LFPM保持横向气流。
1.输入和输出参数的变化1: 1结合V
CC
. V
EE
可以改变
±0.3
V.
2.输出通过一个50欧姆的电阻到V终止
CC
-2伏。
3. V
IHCMR
分变化1: 1结合V
EE
,最大变化1 : 1与V
CC
. V
IHCMR
被定义为所述范围内的哪个在V
IH
电平可能会发生变化,与设备
仍满足传播延迟规范。在V
IL
电平必须是这样的峰值 - 峰值电压比小于1.0 V和较大的
或等于V
PP
(最小值) 。
http://onsemi.com
3
MC100LVE111
AC特性
V
CC
= 3.3 V; V
EE
= 0.0 V或V
CC
= 0.0 V; V
EE
= -3.3 V(注1 )
–40°C
符号
f
最大
t
PLH
t
PHL
t
SKEW
t
抖动
V
PP
t
r
/t
f
特征
最大切换频率
传播延迟到输出
IN(差) (注2 )
IN(单端) (注3 )
在-设备倾斜(注4 )
部分到部分偏移(DIFF )
周期到周期抖动
输入摆幅(注5 )
输出上升/下降时间( 20 % -80 % )
500
200
待定
1000
600
500
200
400
350
民
典型值
待定
650
700
50
250
待定
1000
600
500
200
440
390
最大
民
25°C
典型值
待定
630
680
50
200
待定
1000
600
445
395
最大
民
85°C
典型值
待定
635
685
50
200
ps
ps
mV
ps
最大
单位
GHz的
ps
1. V
EE
可以改变
±0.3
V.
2.差分传播延迟被定义为从所述差分输入信号的交叉点的延迟的交叉点
差分输出信号。
3.单端传输延迟被定义为从输入信号到输出信号的50%的点的50%的点的延迟。
4.内装置歪斜被定义为任何两个相似的延迟路径之间的单个设备中的最坏情况下的差别。
5. V
PP
(分钟)被定义为最小的输入差分电压,这将导致没有增加的传播延迟。在V
PP
(分钟)是交流有限
为E111为差分输入低至50 mV的仍然会产生完全ECL电平的输出。
Q
司机
设备
Qb
50
W
50
W
D
接收器
设备
Db
V TT
V TT = V CC - 2.0 V
图1.典型的终端的输出驱动器和设备评估
(参见应用笔记AND8020 - 终止ECL逻辑器件)
应用笔记的资源引用
AN1404
AN1405
AN1406
AN1503
AN1504
AN1560
AN1568
AN1596
AN1650
AN1672
AND8001
AND8002
AND8020
–
–
–
–
–
–
–
–
–
–
–
–
–
在非标V ECLinPS电路性能
IH
水平
ECL时钟分配技术
与PECL ( ECL在+ 5.0V)设计
ECLinPS的I / O SPICE建模工具
亚稳态和ECLinPS系列
低电压ECLinPS SPICE建模工具
接口之间LVDS和ECL
ECLinPS精简版译者ELT家庭SPICE I / O模型套件
用线或关系在ECLinPS设计
该ECL翻译指南
奇数计数器设计
标志和日期代码
终止ECL逻辑器件
http://onsemi.com
4
MC100LVE111
包装尺寸
PLCC–28
FN后缀
塑料PLCC封装
CASE 776-02
问题E
B
–N–
BRK
0.007 (0.180)
U
M
T L -M
M
S
N
S
S
0.007 (0.180)
T L -M
N
S
D
Z
–L–
–M–
W
28
1
D
X
查看D-D
G1
0.010 (0.250)
S
T L -M
S
N
S
V
A
Z
R
C
0.007 (0.180)
0.007 (0.180)
E
M
M
T L -M
T L -M
S
S
N
N
S
S
H
0.007 (0.180)
M
T L -M
S
N
S
K1
0.004 (0.100)
G
G1
0.010 (0.250)
S
J
–T–
VIEW S
座位
飞机
K
F
VIEW S
0.007 (0.180)
M
T L -M
S
N
S
T L -M
S
N
S
注意事项:
1.基准-L- , -M- ,和-N- DETERMINED
WHERE TOP铅肩退出
塑胶机构在模具分型线。
2.尺寸G1 ,真实的位置是
测量DATUM -T- ,飞机座位。
3.尺寸R和ü不包括
塑模的毛边。 ALLOWABLE模具Flash是
0.010 ( 0.250 ),每边。
4.尺寸和公差PER
ANSI Y14.5M , 1982年。
5.控制尺寸:英寸。
6.包装顶部可能小于
包装袋底部高达0.012
( 0.300 ) 。尺寸R与U的
DETERMINED在最外
塑料机身极端
独家毛边的, TIE BAR
毛刺,门毛刺和引脚间
FLASH ,但包括任何不匹配
的顶部和底部之间
塑料机身。
7.尺寸H不包括密封条
PROTRUSION或入侵。密封条
凸起( S)不得造成。H
维度大于0.037
( 0.940 ) 。密封条入侵(S )条
不会引起H尺寸是
小于0.025 ( 0.635 ) 。
暗淡
A
B
C
E
F
G
H
J
K
R
U
V
W
X
Y
Z
G1
K1
英寸
民
最大
0.485
0.495
0.485
0.495
0.165
0.180
0.090
0.110
0.013
0.019
0.050 BSC
0.026
0.032
0.020
---
0.025
---
0.450
0.456
0.450
0.456
0.042
0.048
0.042
0.048
0.042
0.056
---
0.020
2
_
10
_
0.410
0.430
0.040
---
MILLIMETERS
民
最大
12.32
12.57
12.32
12.57
4.20
4.57
2.29
2.79
0.33
0.48
1.27 BSC
0.66
0.81
0.51
---
0.64
---
11.43
11.58
11.43
11.58
1.07
1.21
1.07
1.21
1.07
1.42
---
0.50
2
_
10
_
10.42
10.92
1.02
---
http://onsemi.com
5