PAGE =
2.2引脚信号说明
Ta½le 1 - VDIP1 module pin descriptions
PIN号
1
2
名字
½V0
½½½1
引脚名称
在PCB
½V0
LD1
TYPE
PW½ Input
½utput
描述
½.0 V module supply pin. This pin provides the ½.0V output on the ½½½½ ½½½ type soc½et½½
and also the ½.½V supply to VNC1L½½ via an on-½oard ½.½ V L.D.½.
½½½½ p½½½½ 1 ½½½½½½½½ ½½½½v½½y ½½½½½½½½½½ ½½½½ Th½½ p½½ ½½ h½½½½ ½½½½½½ ½½ ½ g½½½½½ ½½½ ½½ b½½½½½
the PC½½. It is also ½rought out onto this pin which allows ½or the possi½ility o½ ½ring-
½½g ½u½ ½½ ½½½½½½½½½l ½½½ ½½½½½½½½ ½½½½½½½½½½ ½u½ ½½ ½h½ V½I½1 b½½½½½½ F½½½ ½x½mpl½½½ ½½ ½h½
V½I½1 ½½½½ ½½½½½½½½½½ ½½ b½½½ugh½ ½u½ ½½½½ ½½ ½½½½½½um½½½ ½½½½½½ p½½½l½½ ½½ ½½½½v½½y ½½½
could ½e mounted along side it.
½½½½ p½½½½ 2 ½½½½½½½½ ½½½½v½½y ½½½½½½½½½½ ½½½½ Th½½ p½½ ½½ h½½½½ ½½½½½½ ½½ ½ g½½½½½ ½½½ ½½ b½½½½½
the PC½½. It is also ½rought out onto this pin which allows ½or the possi½ility o½ ½ring-
½½g ½u½ ½½ ½½½½½½½½½l ½½½ ½½½½½½½½ ½½½½½½½½½½ ½u½ ½½ ½h½ V½I½1 b½½½½½½ F½½½ ½x½mpl½½½ ½½ ½h½
V½I½1 ½½½½ ½½½½½½½½½½ ½½ b½½½ugh½ ½u½ ½½½½ ½½ ½½½½½½um½½½ ½½½½½½ p½½½l½½ ½½ ½½½½v½½y ½½½
could ½e mounted along side it.
½½½½ host / slave port 1 - ½½½½ Data ½ignal Plus with integrated pull up / pull down resis-
½½½½½ M½½ul½ h½½ ½½ b½½½½½ 27 ½½½½ ½½½½½½½ ½½½½½½½½½½½ Th½½ p½½ ½½½ b½ b½½½ugh½ ½u½ ½l½½g
with pin ½ to provide a second ½½½½ port½½ i½ re½uired.
½½½½ host / slave port 1 - ½½½½ Data ½ignal Minus with integrated pull up / pull down
½½½½½½½½½½½ M½½ul½ h½½ ½½ b½½½½½ 27 ½½½½ ½½½½½½½ ½½½½½½½½½½½ Th½½ p½½ ½½½ b½ b½½½ugh½ ½u½
along with pin 4 to provide a second ½½½½ port½½ i½ re½uired.
½V sa½e ½idirectional data / control ½us½½ ½D ½it 0
模块电源接地引脚
½V sa½e ½idirectional data / control ½us½½ ½D ½it 1
½V sa½e ½idirectional data / control ½us½½ ½D ½it 2
½V sa½e ½idirectional data / control ½us½½ ½D ½it ½
½V sa½e ½idirectional data / control ½us½½ ½D ½it 4
½V sa½e ½idirectional data / control ½us½½ ½D ½it ½
½V sa½e ½idirectional data / control ½us½½ ½D ½it 6
½V sa½e ½idirectional data / control ½us½½ ½D ½it 7
½V sa½e ½idirectional data / control ½us½½ ½C ½it 0
½V sa½e ½idirectional data / control ½us½½ ½C ½it 1
½V sa½e ½idirectional data / control ½us½½ ½C ½it 2
模块电源接地引脚
½V sa½e ½idirectional data / control ½us½½ ½C ½it ½
½V sa½e ½idirectional data / control ½us½½ ½C ½it 4
½V sa½e ½idirectional data / control ½us½½ ½C ½it ½
Can ½e used ½y an e½ternal device to reset the VNC1L. This pin can ½e used in com½i-
½½½½½½ ½½½h ½ROG# ½½½ ½h½ ½ART / p½½½½ll½l FIFO / ½½I ½½½½½½½½½½ ½½ p½½½g½½½m ½½½½m½½½½½
进入VNC1L 。
Th½½ p½½ ½½ u½½½ ½½ ½½mb½½½½½½½ ½½½h ½h½ R½½½T# p½½ ½½½ ½h½ ½ART / p½½½½ll½l FIFO /
½½I ½½½½½½½½½½ ½½ p½½½g½½½m ½½½½m½½½½½ ½½½½ ½h½ VNC1½½
½.½V output ½rom VDIP1½s on ½oard ½.½V L.D.½.
½
½½½2
LD2
½utput
4
½½½½D1P
½1P
I/½
½
½½½½D1M
½1M
I/½
6
7
8
9
10
11
12
1½
14
1½
16
17
18
19
20
21
22
½D½½½½0
GN½
½D½½½½1
½D½½½½2
½D½½½½½
½D½½½½4
½D½½½½½
½D½½½½6
½D½½½½7
½C½½½½0
½C½½½½1
½C½½½½2
GN½
½C½½½½½
½C½½½½4
½C½½½½½
R½½½T#
½D0
GN½
½D1
½D2
½D½
½D4
½D½
½D6
½D7
½C0
½C1
½C2
GN½
½C½
½C4
½C½
R½#
I/½
PW½
I/½
I/½
I/½
I/½
I/½
I/½
I/½
I/½
I/½
I/½
PW½
I/½
I/½
I/½
输入
2½
24
½ROG#
½V½
½G#
½V½
输入
PW½ ½utput
VDIP1的Vinculum VNC1L原型模块
数据表版本0.92
未来技术设备国际有限公司2006-2007