添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符V型号页 > 首字符V的型号第25页 > VC162244ADL
集成电路
数据表
74LVC162244A ; 74LVCH162244A
16位缓冲器/线路驱动器, 30
系列
终端电阻; 5 V宽容
输入/输出;三态
产品speci fi cation
取代1998年的数据02月17日
2003年12月12
飞利浦半导体
产品speci fi cation
16位缓冲器/线路驱动器, 30
系列终端
电阻器; 5 V容限输入/输出;三态
特点
与5 V逻辑接口可承受5V的输入/输出
宽电源电压范围为1.2 3.6 V
CMOS低功耗
MULTIBYTE溢流,通过标准引脚输出架构
低电感多个电源和地引脚
最小噪声和接地反弹
直接接口与TTL电平
输入接收电压高达5.5 V
综合30
终端电阻
所有数据输入都bushold ( 74LVCH162244A只)
符合JEDEC标准没有。 8-1A
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V.
从指定的
40
+85
°C
40
+125
°C.
描述
74LVC162244A;
74LVCH162244A
该74LVC (H ) 162244A是一款高性能,低功耗,
低电压,硅栅CMOS器件,优于最
先进的CMOS兼容TTL家庭。输入可以是
无论从3.3或5V器件驱动。三态运行,
输出可处理5 V.这些特性允许使用
这些设备作为混合3.3和5 V环境。
该74LVC (H) 162244A是一个16位的非反相缓冲器/线
司机与3态输出。该装置可被用作4
4位的缓冲器,两个8位缓冲器或一个16位缓冲器。该
三态输出由输出使能控制输入
10E, 2OE , 3Oe时和如图40E所示。在NOE A HIGH导致
输出呈现高阻关断状态。
该74LVCH162244A bushold数据输入消除
需要外部终端电阻持有未使用
输入。
该74LVC (H) 162244A设计有30
系列
终端电阻的高和低输出级
以降低线路噪声。
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
2.5纳秒。
符号
t
PHL
/t
PLH
t
PZH
/t
PZL
t
PHZ
/t
PLZ
C
I
C
PD
参数
传播延迟楠NYN
三态输出使能时间NOE到NYN
三态输出禁止时间NOE到NYN
输入电容
每门功率耗散电容
V
CC
= 3.3 V ;注1和2
输出启用
输出禁用
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
Σ(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =总负荷开关量输出;
Σ(C
L
×
V
CC2
×
f
o
) =的输出的总和。
2.条件为V
I
= GND到V
CC
.
12
4.0
pF
pF
条件
C
L
= 50 pF的; V
CC
= 3.3 V
C
L
= 50 pF的; V
CC
= 3.3 V
C
L
= 50 pF的; V
CC
= 3.3 V
典型
3.0
3.5
2.8
5.0
ns
ns
ns
pF
单位
2003年12月12
2
飞利浦半导体
产品speci fi cation
16位缓冲器/线路驱动器, 30
系列终端
电阻器; 5 V容限输入/输出;三态
订购信息
类型编号
74LVC162244ADL
74LVCH162244ADL
74LVC162244ADGG
74LVCH162244ADGG
功能表
见注1 。
输入
诺埃
L
L
H
1. H =高电压电平;
L =低电压电平;
X =不关心;
Z =高阻关断状态。
为NaN
L
H
X
温度
范围
40
+125
°C
40
+125
°C
40
+125
°C
40
+125
°C
引脚
48
48
48
48
74LVC162244A;
74LVCH162244A
包装材料
SSOP48
SSOP48
TSSOP48
TSSOP48
塑料
塑料
塑料
塑料
CODE
SOT370-1
SOT370-1
SOT362-1
SOT362-1
产量
NYN
L
H
Z
2003年12月12
3
飞利浦半导体
产品speci fi cation
16位缓冲器/线路驱动器, 30
系列终端
电阻器; 5 V容限输入/输出;三态
钉扎
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
符号
1OE
1Y0
1Y1
GND
1Y2
1Y3
V
CC
2Y0
2Y1
GND
2Y2
2Y3
3Y0
3Y1
GND
3Y2
3Y3
V
CC
4Y0
4Y1
GND
4Y2
4Y3
4OE
3OE
4A3
4A2
GND
4A1
4A0
V
CC
3A3
3A2
GND
3A1
3A0
2A3
描述
输出使能输入
(低电平有效)
数据输出
数据输出
接地( 0 V )
数据输出
数据输出
电源电压
数据输出
数据输出
接地( 0 V )
数据输出
数据输出
数据输出
数据输出
接地( 0 V )
数据输出
数据输出
电源电压
数据输出
数据输出
接地( 0 V )
数据输出
数据输出
输出使能输入
(低电平有效)
输出使能输入
(低电平有效)
数据输入
数据输入
接地( 0 V )
数据输入
数据输入
电源电压
数据输入
数据输入
接地( 0 V )
数据输入
数据输入
数据输入
1OE
1Y0
1Y1
GND
1Y2
1Y3
V
CC
2Y0
2Y1
74LVC162244A;
74LVCH162244A
符号
2A2
GND
2A1
2A0
V
CC
1A3
1A2
GND
1A1
1A0
2OE
描述
数据输入
接地( 0 V )
数据输入
数据输入
电源电压
数据输入
数据输入
接地( 0 V )
数据输入
数据输入
输出使能输入
(低电平有效)
38
39
40
41
42
43
44
45
46
47
48
1
2
3
4
5
6
7
8
9
48
2OE
47
1A0
46
1A1
45
GND
44
1A2
43
1A3
42
V
CC
41
2A0
40
2A1
39
GND
38
2A2
37
2A3
36
3A0
35
3A1
34
GND
33
3A2
32
3A3
31
V
CC
30
4A0
29
4A1
28
GND
27
4A2
26
4A3
25
3OE
001aaa252
GND
10
2Y2
11
2Y3
12
3Y0
13
3Y1
14
GND
15
3Y2
16
3Y3
17
V
CC
18
4Y0
19
4Y1
20
GND
21
4Y2
22
4Y3
23
4OE
24
162244A
Fig.1引脚配置。
2003年12月12
4
飞利浦半导体
产品speci fi cation
16位缓冲器/线路驱动器, 30
系列终端
电阻器; 5 V容限输入/输出;三态
74LVC162244A;
74LVCH162244A
47
手册, halfpage
1A0
2
1Y0
3
1Y1
3A1
3A0
36
13
3Y0
1OE
2OE
1
48
25
24
47
46
44
43
41
40
38
37
36
35
33
32
30
29
27
26
1EN
2EN
3EN
4EN
1
1
2
3
5
6
1 2
8
9
11
12
1 3
13
14
16
17
1 4
19
20
22
23
mna704
46
1A1
44
35
14
3Y1
3OE
4OE
5
1Y2
3A2
1A2
33
16
3Y2
1A0
1A1
1Y0
1Y1
1Y2
1Y3
2Y0
2Y1
2Y2
2Y3
3Y0
3Y1
3Y2
3Y3
4Y0
4Y1
4Y2
4Y3
1A3
1OE
43
1
6
1Y3
3A3
3OE
32
25
17
3Y3
1A2
1A3
2A0
2A1
41
2A0
40
2A1
38
8
2Y0
9
2Y1
11
2Y2
4A2
4A1
4A0
30
19
4Y0
2A2
2A3
3A0
29
20
4Y1
3A1
3A2
2A2
27
22
4Y2
3A3
4A0
2A3
2OE
37
48
12
2Y3
4A3
4OE
26
24
23
4Y3
4A1
4A2
4A3
MNA996
图2逻辑符号。
图3逻辑符号( IEEE / IEC ) 。
手册, halfpage
VCC
数据输入
内部电路
MNA705
图4 Bushold电路。
2003年12月12
5
集成电路
数据表
74LVC162244A ; 74LVCH162244A
16位缓冲器/线路驱动器, 30
系列
终端电阻; 5 V宽容
输入/输出;三态
产品speci fi cation
取代1998年的数据02月17日
2003年12月12
飞利浦半导体
产品speci fi cation
16位缓冲器/线路驱动器, 30
系列终端
电阻器; 5 V容限输入/输出;三态
特点
与5 V逻辑接口可承受5V的输入/输出
宽电源电压范围为1.2 3.6 V
CMOS低功耗
MULTIBYTE溢流,通过标准引脚输出架构
低电感多个电源和地引脚
最小噪声和接地反弹
直接接口与TTL电平
输入接收电压高达5.5 V
综合30
终端电阻
所有数据输入都bushold ( 74LVCH162244A只)
符合JEDEC标准没有。 8-1A
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V.
从指定的
40
+85
°C
40
+125
°C.
描述
74LVC162244A;
74LVCH162244A
该74LVC (H ) 162244A是一款高性能,低功耗,
低电压,硅栅CMOS器件,优于最
先进的CMOS兼容TTL家庭。输入可以是
无论从3.3或5V器件驱动。三态运行,
输出可处理5 V.这些特性允许使用
这些设备作为混合3.3和5 V环境。
该74LVC (H) 162244A是一个16位的非反相缓冲器/线
司机与3态输出。该装置可被用作4
4位的缓冲器,两个8位缓冲器或一个16位缓冲器。该
三态输出由输出使能控制输入
10E, 2OE , 3Oe时和如图40E所示。在NOE A HIGH导致
输出呈现高阻关断状态。
该74LVCH162244A bushold数据输入消除
需要外部终端电阻持有未使用
输入。
该74LVC (H) 162244A设计有30
系列
终端电阻的高和低输出级
以降低线路噪声。
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
2.5纳秒。
符号
t
PHL
/t
PLH
t
PZH
/t
PZL
t
PHZ
/t
PLZ
C
I
C
PD
参数
传播延迟楠NYN
三态输出使能时间NOE到NYN
三态输出禁止时间NOE到NYN
输入电容
每门功率耗散电容
V
CC
= 3.3 V ;注1和2
输出启用
输出禁用
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
Σ(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =总负荷开关量输出;
Σ(C
L
×
V
CC2
×
f
o
) =的输出的总和。
2.条件为V
I
= GND到V
CC
.
12
4.0
pF
pF
条件
C
L
= 50 pF的; V
CC
= 3.3 V
C
L
= 50 pF的; V
CC
= 3.3 V
C
L
= 50 pF的; V
CC
= 3.3 V
典型
3.0
3.5
2.8
5.0
ns
ns
ns
pF
单位
2003年12月12
2
飞利浦半导体
产品speci fi cation
16位缓冲器/线路驱动器, 30
系列终端
电阻器; 5 V容限输入/输出;三态
订购信息
类型编号
74LVC162244ADL
74LVCH162244ADL
74LVC162244ADGG
74LVCH162244ADGG
功能表
见注1 。
输入
诺埃
L
L
H
1. H =高电压电平;
L =低电压电平;
X =不关心;
Z =高阻关断状态。
为NaN
L
H
X
温度
范围
40
+125
°C
40
+125
°C
40
+125
°C
40
+125
°C
引脚
48
48
48
48
74LVC162244A;
74LVCH162244A
包装材料
SSOP48
SSOP48
TSSOP48
TSSOP48
塑料
塑料
塑料
塑料
CODE
SOT370-1
SOT370-1
SOT362-1
SOT362-1
产量
NYN
L
H
Z
2003年12月12
3
飞利浦半导体
产品speci fi cation
16位缓冲器/线路驱动器, 30
系列终端
电阻器; 5 V容限输入/输出;三态
钉扎
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
符号
1OE
1Y0
1Y1
GND
1Y2
1Y3
V
CC
2Y0
2Y1
GND
2Y2
2Y3
3Y0
3Y1
GND
3Y2
3Y3
V
CC
4Y0
4Y1
GND
4Y2
4Y3
4OE
3OE
4A3
4A2
GND
4A1
4A0
V
CC
3A3
3A2
GND
3A1
3A0
2A3
描述
输出使能输入
(低电平有效)
数据输出
数据输出
接地( 0 V )
数据输出
数据输出
电源电压
数据输出
数据输出
接地( 0 V )
数据输出
数据输出
数据输出
数据输出
接地( 0 V )
数据输出
数据输出
电源电压
数据输出
数据输出
接地( 0 V )
数据输出
数据输出
输出使能输入
(低电平有效)
输出使能输入
(低电平有效)
数据输入
数据输入
接地( 0 V )
数据输入
数据输入
电源电压
数据输入
数据输入
接地( 0 V )
数据输入
数据输入
数据输入
1OE
1Y0
1Y1
GND
1Y2
1Y3
V
CC
2Y0
2Y1
74LVC162244A;
74LVCH162244A
符号
2A2
GND
2A1
2A0
V
CC
1A3
1A2
GND
1A1
1A0
2OE
描述
数据输入
接地( 0 V )
数据输入
数据输入
电源电压
数据输入
数据输入
接地( 0 V )
数据输入
数据输入
输出使能输入
(低电平有效)
38
39
40
41
42
43
44
45
46
47
48
1
2
3
4
5
6
7
8
9
48
2OE
47
1A0
46
1A1
45
GND
44
1A2
43
1A3
42
V
CC
41
2A0
40
2A1
39
GND
38
2A2
37
2A3
36
3A0
35
3A1
34
GND
33
3A2
32
3A3
31
V
CC
30
4A0
29
4A1
28
GND
27
4A2
26
4A3
25
3OE
001aaa252
GND
10
2Y2
11
2Y3
12
3Y0
13
3Y1
14
GND
15
3Y2
16
3Y3
17
V
CC
18
4Y0
19
4Y1
20
GND
21
4Y2
22
4Y3
23
4OE
24
162244A
Fig.1引脚配置。
2003年12月12
4
飞利浦半导体
产品speci fi cation
16位缓冲器/线路驱动器, 30
系列终端
电阻器; 5 V容限输入/输出;三态
74LVC162244A;
74LVCH162244A
47
手册, halfpage
1A0
2
1Y0
3
1Y1
3A1
3A0
36
13
3Y0
1OE
2OE
1
48
25
24
47
46
44
43
41
40
38
37
36
35
33
32
30
29
27
26
1EN
2EN
3EN
4EN
1
1
2
3
5
6
1 2
8
9
11
12
1 3
13
14
16
17
1 4
19
20
22
23
mna704
46
1A1
44
35
14
3Y1
3OE
4OE
5
1Y2
3A2
1A2
33
16
3Y2
1A0
1A1
1Y0
1Y1
1Y2
1Y3
2Y0
2Y1
2Y2
2Y3
3Y0
3Y1
3Y2
3Y3
4Y0
4Y1
4Y2
4Y3
1A3
1OE
43
1
6
1Y3
3A3
3OE
32
25
17
3Y3
1A2
1A3
2A0
2A1
41
2A0
40
2A1
38
8
2Y0
9
2Y1
11
2Y2
4A2
4A1
4A0
30
19
4Y0
2A2
2A3
3A0
29
20
4Y1
3A1
3A2
2A2
27
22
4Y2
3A3
4A0
2A3
2OE
37
48
12
2Y3
4A3
4OE
26
24
23
4Y3
4A1
4A2
4A3
MNA996
图2逻辑符号。
图3逻辑符号( IEEE / IEC ) 。
手册, halfpage
VCC
数据输入
内部电路
MNA705
图4 Bushold电路。
2003年12月12
5
集成电路
数据表
74LVC162244A ; 74LVCH162244A
16位缓冲器/线路驱动器, 30
系列
终端电阻; 5 V宽容
输入/输出;三态
产品speci fi cation
取代1998年的数据02月17日
2003年12月12
飞利浦半导体
产品speci fi cation
16位缓冲器/线路驱动器, 30
系列终端
电阻器; 5 V容限输入/输出;三态
特点
与5 V逻辑接口可承受5V的输入/输出
宽电源电压范围为1.2 3.6 V
CMOS低功耗
MULTIBYTE溢流,通过标准引脚输出架构
低电感多个电源和地引脚
最小噪声和接地反弹
直接接口与TTL电平
输入接收电压高达5.5 V
综合30
终端电阻
所有数据输入都bushold ( 74LVCH162244A只)
符合JEDEC标准没有。 8-1A
ESD保护:
HBM EIA / JESD22 - A114 - A超过2000 V
MM EIA / JESD22 - A115 - A超过200 V.
从指定的
40
+85
°C
40
+125
°C.
描述
74LVC162244A;
74LVCH162244A
该74LVC (H ) 162244A是一款高性能,低功耗,
低电压,硅栅CMOS器件,优于最
先进的CMOS兼容TTL家庭。输入可以是
无论从3.3或5V器件驱动。三态运行,
输出可处理5 V.这些特性允许使用
这些设备作为混合3.3和5 V环境。
该74LVC (H) 162244A是一个16位的非反相缓冲器/线
司机与3态输出。该装置可被用作4
4位的缓冲器,两个8位缓冲器或一个16位缓冲器。该
三态输出由输出使能控制输入
10E, 2OE , 3Oe时和如图40E所示。在NOE A HIGH导致
输出呈现高阻关断状态。
该74LVCH162244A bushold数据输入消除
需要外部终端电阻持有未使用
输入。
该74LVC (H) 162244A设计有30
系列
终端电阻的高和低输出级
以降低线路噪声。
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C;
t
r
= t
f
2.5纳秒。
符号
t
PHL
/t
PLH
t
PZH
/t
PZL
t
PHZ
/t
PLZ
C
I
C
PD
参数
传播延迟楠NYN
三态输出使能时间NOE到NYN
三态输出禁止时间NOE到NYN
输入电容
每门功率耗散电容
V
CC
= 3.3 V ;注1和2
输出启用
输出禁用
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
Σ(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =总负荷开关量输出;
Σ(C
L
×
V
CC2
×
f
o
) =的输出的总和。
2.条件为V
I
= GND到V
CC
.
12
4.0
pF
pF
条件
C
L
= 50 pF的; V
CC
= 3.3 V
C
L
= 50 pF的; V
CC
= 3.3 V
C
L
= 50 pF的; V
CC
= 3.3 V
典型
3.0
3.5
2.8
5.0
ns
ns
ns
pF
单位
2003年12月12
2
飞利浦半导体
产品speci fi cation
16位缓冲器/线路驱动器, 30
系列终端
电阻器; 5 V容限输入/输出;三态
订购信息
类型编号
74LVC162244ADL
74LVCH162244ADL
74LVC162244ADGG
74LVCH162244ADGG
功能表
见注1 。
输入
诺埃
L
L
H
1. H =高电压电平;
L =低电压电平;
X =不关心;
Z =高阻关断状态。
为NaN
L
H
X
温度
范围
40
+125
°C
40
+125
°C
40
+125
°C
40
+125
°C
引脚
48
48
48
48
74LVC162244A;
74LVCH162244A
包装材料
SSOP48
SSOP48
TSSOP48
TSSOP48
塑料
塑料
塑料
塑料
CODE
SOT370-1
SOT370-1
SOT362-1
SOT362-1
产量
NYN
L
H
Z
2003年12月12
3
飞利浦半导体
产品speci fi cation
16位缓冲器/线路驱动器, 30
系列终端
电阻器; 5 V容限输入/输出;三态
钉扎
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
符号
1OE
1Y0
1Y1
GND
1Y2
1Y3
V
CC
2Y0
2Y1
GND
2Y2
2Y3
3Y0
3Y1
GND
3Y2
3Y3
V
CC
4Y0
4Y1
GND
4Y2
4Y3
4OE
3OE
4A3
4A2
GND
4A1
4A0
V
CC
3A3
3A2
GND
3A1
3A0
2A3
描述
输出使能输入
(低电平有效)
数据输出
数据输出
接地( 0 V )
数据输出
数据输出
电源电压
数据输出
数据输出
接地( 0 V )
数据输出
数据输出
数据输出
数据输出
接地( 0 V )
数据输出
数据输出
电源电压
数据输出
数据输出
接地( 0 V )
数据输出
数据输出
输出使能输入
(低电平有效)
输出使能输入
(低电平有效)
数据输入
数据输入
接地( 0 V )
数据输入
数据输入
电源电压
数据输入
数据输入
接地( 0 V )
数据输入
数据输入
数据输入
1OE
1Y0
1Y1
GND
1Y2
1Y3
V
CC
2Y0
2Y1
74LVC162244A;
74LVCH162244A
符号
2A2
GND
2A1
2A0
V
CC
1A3
1A2
GND
1A1
1A0
2OE
描述
数据输入
接地( 0 V )
数据输入
数据输入
电源电压
数据输入
数据输入
接地( 0 V )
数据输入
数据输入
输出使能输入
(低电平有效)
38
39
40
41
42
43
44
45
46
47
48
1
2
3
4
5
6
7
8
9
48
2OE
47
1A0
46
1A1
45
GND
44
1A2
43
1A3
42
V
CC
41
2A0
40
2A1
39
GND
38
2A2
37
2A3
36
3A0
35
3A1
34
GND
33
3A2
32
3A3
31
V
CC
30
4A0
29
4A1
28
GND
27
4A2
26
4A3
25
3OE
001aaa252
GND
10
2Y2
11
2Y3
12
3Y0
13
3Y1
14
GND
15
3Y2
16
3Y3
17
V
CC
18
4Y0
19
4Y1
20
GND
21
4Y2
22
4Y3
23
4OE
24
162244A
Fig.1引脚配置。
2003年12月12
4
飞利浦半导体
产品speci fi cation
16位缓冲器/线路驱动器, 30
系列终端
电阻器; 5 V容限输入/输出;三态
74LVC162244A;
74LVCH162244A
47
手册, halfpage
1A0
2
1Y0
3
1Y1
3A1
3A0
36
13
3Y0
1OE
2OE
1
48
25
24
47
46
44
43
41
40
38
37
36
35
33
32
30
29
27
26
1EN
2EN
3EN
4EN
1
1
2
3
5
6
1 2
8
9
11
12
1 3
13
14
16
17
1 4
19
20
22
23
mna704
46
1A1
44
35
14
3Y1
3OE
4OE
5
1Y2
3A2
1A2
33
16
3Y2
1A0
1A1
1Y0
1Y1
1Y2
1Y3
2Y0
2Y1
2Y2
2Y3
3Y0
3Y1
3Y2
3Y3
4Y0
4Y1
4Y2
4Y3
1A3
1OE
43
1
6
1Y3
3A3
3OE
32
25
17
3Y3
1A2
1A3
2A0
2A1
41
2A0
40
2A1
38
8
2Y0
9
2Y1
11
2Y2
4A2
4A1
4A0
30
19
4Y0
2A2
2A3
3A0
29
20
4Y1
3A1
3A2
2A2
27
22
4Y2
3A3
4A0
2A3
2OE
37
48
12
2Y3
4A3
4OE
26
24
23
4Y3
4A1
4A2
4A3
MNA996
图2逻辑符号。
图3逻辑符号( IEEE / IEC ) 。
手册, halfpage
VCC
数据输入
内部电路
MNA705
图4 Bushold电路。
2003年12月12
5
查看更多VC162244ADLPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    VC162244ADL
    -
    -
    -
    -
    终端采购配单精选

查询更多VC162244ADL供应信息

深圳市碧威特网络技术有限公司
 复制成功!