CDCP1803-EP
www.ti.com...........................................................................................................................................................................................
SCAS864 - 2008年12月
1 : 3 LVPECL时钟具有可编程分频器的BUFFER
1
特点
分配一个差分时钟输入
三LVPECL差分时钟输出
可编程输出分频器为两路LVPECL
输出
低输出偏移15 PS (典型值)
V
CC
范围3 V- 3.6 V
信号传输速率高达800 MHz的LVPECL
差分输入级宽
共模电压范围
VBB提供偏置电压输出
单端输入信号
接收器输入阈值± 75 mV的
24端子QFN封装(直径4 mm ×4 MM)
接受任何差分信号:
LVDS, HSTL, CML ,VML SSTL -2,并
单端: LVTTL / LVCMOS
RGE包装
( TOP VIEW )
V
DD
0
V
DD
0
Y0
S2
EN
V
DD
PECL
IN
IN
V
DD
PECL
VBB
1
2
3
4
5
6
24 23 22 21 20 19
18
17
Y0
S1
S0
V
DD
1
Y1
Y1
V
DD
1
V
SS
V
SS(2)
16
15
14
7
8
9
13
10 11 12
V
SS
V
DD
2
(2)
热
垫必须连接到V
SS
.
V
DD
2
NC
Y2
Y2
P0024-02
支持国防,航天,
和医疗应用
(1)
控制基线
一个封装/测试网站
一个网站制作
提供军用( -55°C / 125°C )
温度范围
(1)
延长产品生命周期
扩展产品更改通知
产品可追溯性
额外的温度范围内工作 - 联系工厂
描述/订购信息
该CDCP1803时钟驱动器分配1双差分时钟输入到三对LVPECL差分
时钟输出Y [ 2:0]和Y [ 2:0]与最小歪斜用于时钟分配。该CDCP1803是专门设计
用于驱动50 Ω传输线。
该CDCP1803有三个控制端, S0,S1和S2 ,以选择不同的输出模式的设置;看
表1
了解详细信息。该CDCP1803的特点是操作从-55°C至125°C 。对于单端驱动程序使用
应用中, CDCP1803还提供了VBB的输出端可以直接连接到未使用的
输入作为一个共模电压基准。
1
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
2008 ,德州仪器
CDCP1803-EP
SCAS864 - 十二月2008...........................................................................................................................................................................................
www.ti.com
订购信息
(1)
T
A
-55 ° C至125°C
(1)
(2)
VQFN - RGE
包
(2)
250的卷轴
订购型号
CDCP1803MRGETEP
顶部端标记
CDCP1803EP
对于最新的封装和订购信息,请参阅封装选项附录本文档的末尾,或见TI
网站:
www.ti.com 。
包装图纸,标准包装数量,热数据,符号和PCB设计指南可在
www.ti.com/sc/package 。
功能框图
IN
LVPECL
IN
Y0
Y0
Y1
LVPECL
1区
2区
DIV 4
DIV 8
DIV 16
LVPECL
Y2
BIAS
发电机
V
DD
1.3 V
(I
最大
< 1.5毫安)
Y1
Y2
VBB
控制
S1
S0
S2
EN
B0059-02
2
提交文档反馈
产品文件夹链接(S ) : CDCP1803 - EP
2008 ,德州仪器
CDCP1803-EP
www.ti.com...........................................................................................................................................................................................
SCAS864 - 2008年12月
终端功能
终奌站
名字
EN
号
1
I / O
I
( 60 kΩ的上拉)
描述
ENABLE :启用或禁用同时所有输出。
EN = 1 : 2:0 ]设置根据S输出接口上
EN = 0 :输出Y [ 2 : 0 ]关(高阻抗)
SEE
表1
了解详细信息。
差分输入时钟。输入级是敏感的,具有宽共模范围。
因此,几乎任何类型的差分信号可以驱动该输入( LVPECL , LVDS ,
CML , HSTL ) 。因为输入是高阻抗,因此建议以终止
输入之前PCB传输线(例如,用100
横跨输入)。输入也可以是
由单端信号驱动,如果互补的输入连接到VBB 。一
对于单端信号更先进的方案中给出了
应用信息
部靠近这个文档的末尾。
的输入采用的ESD结构保护了输入的情况下的输入电压的
通过这些输入超过该导轨由IC超过 0.7伏的反向偏置
是可能的,并且必须通过限制输入电压< V能够防止
DD
.
NC
S[2:0]
VBB
12
24, 19, 18
6
I
( 60 kΩ的上拉)
O
无连接。离开这个终端打开或绑在地上。
操作选择模式。定义Y的输出配置[2: 0],见
表1
为
配置。
偏置电压输出可以被用来偏压未使用的互补输入端IN为
单端输入信号。
VBB的输出电压为V
DD
- 1.3V。当驱动负载时,输出电流驱动
被限制到大约1.5毫安。
V
DD
PECL
V
DD
[2:0]
2, 5
8, 11, 14,
17, 20, 23
供应
供应
电源电压PECL输入+内部逻辑
PECL的输出电源电压的输出Y [ 2:0] 。每个输出可通过拉被禁止
相应的V
DD
x到GND 。
注意事项:
在这种模式下,没有来自外部的电压可以被强迫的,因为内部
二极管可能会被迫在向前的方向。因此,建议以断开
如果它不被使用的输出。
V
SS
Y[2:0]
Y[2:0]
7, 13
9, 15, 21
10, 16, 22
供应
O( LVPECL )
接地装置
LVPECL时钟输出。这些输出提供IN或低偏移复制下来,分
根据操作S的模式的时钟的副本中的[2:0 ] 。如果输出是未使用的,
输出可以简单地悬空,以节省电力和减少噪声影响的
剩下的输出。
IN ,IN
3, 4
我(差分)
2008 ,德州仪器
提交文档反馈
产品文件夹链接(S ) : CDCP1803 - EP
3
CDCP1803-EP
SCAS864 - 十二月2008...........................................................................................................................................................................................
www.ti.com
控制终端设置
该CDCP1803有三个控制端( S0,S1和S2),和一个使能端( EN)来选择不同的
输出模式的设置。
设置模式20 :
EN = 1
S2 = 1
S1 = 0
S0 = 1
CDCP1803
EN
R
S2
=打开
S2
R
EN
=打开
R
S1
= 0
S1
R
S0
=打开
S0
S0084-02
图1.控制终端设置为例
4
提交文档反馈
产品文件夹链接(S ) : CDCP1803 - EP
2008 ,德州仪器
CDCP1803-EP
www.ti.com...........................................................................................................................................................................................
SCAS864 - 2008年12月
表1.选择模式表
LVPECL
(1)
模式
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
RSV
RSV
(1)
EN
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
V
DD
/2
V
DD
/2
V
DD
/2
V
DD
/2
V
DD
/2
V
DD
/2
S2
x
0
0
0
0
0
0
0
0
V
DD
/2
V
DD
/2
V
DD
/2
V
DD
/2
V
DD
/2
V
DD
/2
V
DD
/2
V
DD
/2
V
DD
/2
1
1
1
1
1
1
1
1
1
0
0
0
0
1
1
S1
x
0
0
0
V
DD
/2
V
DD
/2
V
DD
/2
1
1
0
0
0
V
DD
/2
V
DD
/2
V
DD
/2
1
1
1
0
0
0
V
DD
/2
V
DD
/2
V
DD
/2
1
1
1
0
0
0
V
DD
/2
V
DD
/2
1
S0
x
0
V
DD
/2
1
0
V
DD
/2
1
0
1
0
V
DD
/2
1
0
V
DD
/2
1
0
V
DD
/2
1
0
V
DD
/2
1
0
V
DD
/2
1
0
V
DD
/2
1
0
V
DD
/2
1
0
1
0
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
÷1
版权所有
不适用
Y0
Y1
关(高阻)
÷1
关(高阻)
÷1
÷2
÷4
÷8
关(高阻)
÷2
÷4
÷8
关(高阻)
÷1
÷2
÷4
÷8
关(高阻)
÷1
÷2
÷4
÷8
关(高阻)
÷1
÷2
÷4
÷8
关(高阻)
÷1
÷2
÷4
÷8
版权所有
低
÷1
关(高阻)
关(高阻)
关(高阻)
关(高阻)
关(高阻)
÷1
÷1
÷1
÷1
÷2
÷2
÷2
÷2
÷2
÷4
÷4
÷4
÷4
÷4
÷8
÷8
÷8
÷8
÷8
÷ 16
÷ 16
÷ 16
÷ 16
÷ 16
版权所有
低
Y2
LVPECL输出是开放式发射阶段。因此,如果未使用的LVPECL输出Y0,Y1, Y2或留下未连接,则当前
消耗最小化和噪声影响,其余的输出是不容忽视的。此外,每个输出都可以通过单独关闭
连接相应的V
DD
输入到GND 。
2008 ,德州仪器
提交文档反馈
产品文件夹链接(S ) : CDCP1803 - EP
5