V54C3256(16/80/40)4V(T/S/B)
的256Mbit SDRAM
3.3伏, TSOP II / SOC BGA / WBGA
封装16M ×16 , 32M ×8 , 64M ×4
初步
CILETIV LESO M
6
系统频率(F
CK
)
时钟周期时间(T
CK3
)
时钟存取时间(t
AC3
) CAS延时= 3
时钟存取时间(t
AC2
) CAS延时= 2
166兆赫
6纳秒
5.4纳秒
5.4纳秒
7PC
143兆赫
7纳秒
5.4纳秒
5.4纳秒
7
143兆赫
7纳秒
5.4纳秒
6纳秒
8PC
125兆赫
8纳秒
6纳秒
6纳秒
特点
■
■
■
■
■
■
■
■
■
■
■
4银行X的4Mbit ×16组织
4银行X的8Mbit ×8的组织
4银行x16Mbit ×4组织
高速数据传输速率高达166 MHz的
全同步动态RAM ,所有的信号
参考时钟的上升沿
单脉冲RAS接口
数据掩码为读/写控制
由BA0 & BA1控制四家银行
可编程CAS延时: 2,3
可编程的缠绕顺序:顺序或
交错
可编程突发长度:
1,2, 4,8为顺序类型
1,2, 4,8为交错型
多个突发读取与单写操作
自动和控制预充电命令
随机列地址每CLK ( 1 -N规则)
掉电模式
自动刷新和自刷新
刷新间隔: 8192次/ 64毫秒
可提供54引脚TSOP II , 60球和WBGA
BGA SOC
LVTTL接口
+ 3.3V单
±0.3
V电源
描述
该V54C3256 ( 16/80/40 ) 4V ( T / S / B)为一个四
银行同步DRAM被划分为4银行X
为4Mbit ×16 , 4银行X的8Mbit ×8或4库x 16Mbit的
X 4. V54C3256 ( 16/80/40 ) 4V (T / S / B )实现
高速数据传输速率高达166 MHz的经
采用的芯片架构,预取多
的PLE位,然后将数据输出到同步
系统时钟
所有的控制,地址,数据输入和输出的
电路用的正边缘同步
外部提供的时钟。
操作四个存储体中跨
时尚阔叶允许随机访问操作
发生在更高的速率比用标准
DRAM的。最多的连续和无缝数据速率
166 MHz的可能取决于突发长度,
CAS延迟和设备的速度等级。
■
■
■
■
■
■
■
■
■
设备使用图
操作
温度
范围
0 ° C至70℃
包装外形
T / S / B
访问时间(纳秒)
6
动力
8PC
7PC
7
标准。
L
温度
标志
空白
V54C3256 ( 16/80/40 ) 4V (T / S / B ) 1.6修订版2002年9月
1
V54C3256(16/80/40)4V(T/S/B)
CILETIV LESO M
的256Mbit SDRAM零件编号
产品型号
V54C3256164VAT
V54C3256804VAT
V54C3256404VAT
V54C3256164VBT
V54C3256804VBT
V54C3256404VBT
V54C3256164VAB
V54C3256804VAB
V54C3256404VAB
V54C3256164VBS
V54C3256804VBS
V54C3256404VBS
CON组fi guration
16M ×16
32M ×8
64M ×4
16M ×16
32M ×8
64M ×4
16M ×16
32M ×8
64M ×4
16M ×16
32M ×8
64M ×4
过程
0.17um
0.17um
0.17um
0.14um
0.14um
0.14um
0.17um
0.17um
0.17um
0.14um
0.14um
0.14um
包
TSOP
TSOP
TSOP
TSOP
TSOP
TSOP
WBGA
WBGA
WBGA
BGA SOC
BGA SOC
BGA SOC
V54C3256 ( 16/80/40 ) 4V (T / S / B ) 1.6修订版2002年9月
2
V54C3256(16/80/40)4V(T/S/B)
CILETIV LESOM
茂矽
制成的
同步
DRAM家庭
V 54℃ 3 25616 4 V A L T
设备
数
特别
特征
速度
6纳秒
7纳秒
8纳秒
TSOP组件
包
L =低功耗
4银行
组件版本A级= 0.17um
B=0.14um
V = LVTTL
描述
TSOP -II
PKG 。
T
引脚数
54
C = CMOS系列
3.3V , LVTTL接口
16Mx16 ( 8K刷新)
54引脚塑料TSOP -II
引脚配置
顶视图
V
CC
I / O
1
V
CCQ
I / O
2
I / O
3
V
SSQ
I / O
4
I / O
5
V
CCQ
I / O
6
I / O
7
V
SSQ
I / O
8
V
CC
LDQM
WE
CAS
RAS
CS
BA0
BA1
A
10
A
0
A
1
A
2
A
3
V
CC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
356164V-01
引脚名称
CLK
CKE
时钟输入
时钟使能
芯片选择
行地址选通
列地址选通
写使能
地址输入
BANK SELECT
数据输入/输出
数据屏蔽
电源( + 3.3V )
地
电源的I / O ( + 3.3V )
地面的I / O
没有连接
V
SS
I / O
16
V
SSQ
I / O
15
I / O
14
V
CCQ
I / O
13
I / O
12
V
SSQ
I / O
11
I / O
10
V
CCQ
I / O
9
V
SS
NC
UDQM
CLK
CKE
A
12
A
11
A
9
A
8
A
7
A
6
A
5
A
4
V
SS
CS
RAS
CAS
WE
A
0
–A
12
BA0 , BA1
I / O
1
-I / O
16
LDQM , UDQM
V
CC
V
SS
V
CCQ
V
SSQ
NC
V54C3256 ( 16/80/40 ) 4V (T / S / B ) 1.6修订版2002年9月
3
V54C3256(16/80/40)4V(T/S/B)
CILETIV LESO M
V 54℃ 3 25680 4 V A L T
茂矽
制成的
同步
DRAM家庭
C = CMOS系列
设备
数
特别
特征
速度
6纳秒
7纳秒
8纳秒
TSOP组件
包
L =低功耗
4银行
组件版本A级= 0.17um
B=0.14um
V = LVTTL
描述
TSOP -II
PKG 。
T
引脚数
54
3.3V , LVTTL接口
32Mx8 ( 8K刷新)
54引脚塑料TSOP -II
引脚配置
顶视图
引脚名称
CLK
CKE
CS
时钟输入
时钟使能
芯片选择
行地址选通
列地址选通
写使能
地址输入
BANK SELECT
数据输入/输出
数据屏蔽
电源( + 3.3V )
地
电源的I / O ( + 3.3V )
地面的I / O
没有连接
V
CC
I / O
1
V
CCQ
NC
I / O
2
V
SSQ
NC
I / O
3
V
CCQ
NC
I / O
4
V
SSQ
NC
V
CC
NC
WE
CAS
RAS
CS
BA0
BA1
A
10
A
0
A
1
A
2
A
3
V
CC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
356804V-01
V
SS
I / O
8
V
SSQ
NC
I / O
7
V
CCQ
NC
I / O
6
V
SSQ
NC
I / O
5
V
CCQ
NC
V
SS
NC
DQM
CLK
CKE
A
12
A
11
A
9
A
8
A
7
A
6
A
5
A
4
V
SS
RAS
CAS
WE
A
0
–A
12
BA0 , BA1
I / O
1
-I / O
8
DQM
V
CC
V
SS
V
CCQ
V
SSQ
NC
V54C3256 ( 16/80/40 ) 4V (T / S / B ) 1.6修订版2002年9月
4
V54C3256(16/80/40)4V(T/S/B)
CILETIV LESOM
茂矽
制成的
同步
DRAM家庭
V 54℃ 3 25640 4 V A L T
设备
数
特别
特征
速度
6纳秒
7纳秒
8纳秒
TSOP组件
包
L =低功耗
4银行
组件版本A级= 0.17um
B=0.14um
V = LVTTL
描述
TSOP -II
PKG 。
T
引脚数
54
C = CMOS系列
3.3V , LVTTL接口
64Mx4 ( 8K刷新)
54引脚塑料TSOP -II
引脚配置
顶视图
引脚名称
CLK
CKE
CS
时钟输入
时钟使能
芯片选择
行地址选通
列地址选通
写使能
地址输入
BANK SELECT
数据输入/输出
数据屏蔽
电源( + 3.3V )
地
电源的I / O ( + 3.3V )
地面的I / O
没有连接
V
CC
NC
V
CCQ
NC
I / O
1
V
SSQ
NC
NC
V
CCQ
NC
I / O
2
V
SSQ
NC
V
CC
NC
WE
CAS
RAS
CS
BA0
BA1
A
10
A
0
A
1
A
2
A
3
V
CC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
356404V-01
V
SS
NC
V
SSQ
NC
I / O
4
V
CCQ
NC
NC
V
SSQ
NC
I / O
3
V
CCQ
NC
V
SS
NC
DQM
CLK
CKE
A
12
A
11
A
9
A
8
A
7
A
6
A
5
A
4
V
SS
RAS
CAS
WE
A
0
–A
12
BA0 , BA1
I / O
1
-I / O
4
DQM
V
CC
V
SS
V
CCQ
V
SSQ
NC
V54C3256 ( 16/80/40 ) 4V (T / S / B ) 1.6修订版2002年9月
5