标准产品
UT7R995 & UT7R995C RadClock
TM
RadHard 2.5V / 3.3V 200MHz的高速
多相位锁相环时钟缓冲器
数据表
2007年2月,
产品特点:
+ 3.3V内核电源
+ 2.5V或+ 3.3V时钟输出电源供应器
- 独立的时钟输出组电源
输出频率范围: 6 MHz至200 MHz的
银行对输出,输出偏斜< 100 PS
周期间抖动< 50 PS
50 %±2%的最大输出占空比在100MHz
带可选驱动强度八LVTTL输出
可选择的正向或负边沿同步
锁定指示
在625 1300 ps的步骤阶段调整到± 7.8纳秒
( 1-6,8,10,12 )×乘法和( 1 / 2,1 / 4 )×分频比
兼容扩频参考时钟
掉电模式
可选的参考输入分频器
辐射性能
- 总剂量耐受性: 100拉德(SI )
- SEL免疫,以109兆电子伏- cm的LET
2
/毫克
- SEU免疫,以109兆电子伏- cm的LET
2
/毫克
军用温度范围:-55
o
C至+ 125
o
C
扩展工业级温度范围:-40
o
C至+ 125
o
C
封装选项:
- 48引脚陶瓷扁平
标准微电路图纸: 5962-05214
- QML -Q和QML -V兼容的一部分
该器件还具有分割输出银行的电源,
让银行1 & 2 ,组3和组4到在不同的操作
电源电平。三元PE / HD引脚控制同步
输出信号的chronization到上升或下降沿
基准时钟的边沿,并且选择的驱动强度
输出缓冲器。该UT7R995和UT7R995C两个接口
到一个数字时钟,而UT7R995C还将接口到一个
石英晶体。
简介:
该UT7R995 / UT7R995C是一个低电压,低功耗,八
输出, 6至200 MHz的时钟驱动器。它具有输出相位
可编程性是必要的,以优化的定时
高性能的微处理器和通讯系
TEMS 。
用户程序的频率和该输出的相位
通过nF的放银行[1:0 ]和DS [1 :0]引脚。可调
相功能使歪斜的输出引导用户或滞后
参考时钟。连接输出到中任一项
反馈输入来实现不同的参考频率多
折叠术和分频比。
4F0
4F1
国有企业
PD / DIV
PE / HD
V
DD
V
DD
Q3
3Q1
3Q0
V
SS
V
SS
V
DD
FB
V
DD
V
SS
V
SS
2Q1
2Q0
V
DD
Q1
LOCK
V
SS
DS0
DS1
1F0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
UT7R995
&放大器;
UT7R995C
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
3F1
3F0
FS
V
SS
V
SS
V
DD
Q4
4Q1
4Q0
V
SS
V
SS
V
DD
XTAL1
NC/XTAL2
V
DD
V
SS
V
SS
1Q1
1Q0
V
DD
Q1
V
SS
TEST
2F1
2F0
1F1
图1. 48引脚陶瓷扁平封装引脚说明
1
1.0设备配置:
该UT7R995 / C的输出可以被配置为在频运行
quencies范围为6兆赫到200兆赫。每个输出库
要在不同的频率和不同的运行能力
相时滞。此外,众多的时钟分频和多
褶皱的选项存在。
表的下面的讨论和表将总结
可配置选项UT7R995 / C 。表1
通过12 ,相关的以下配置discus-
sions 。
表1.反馈分频器设置(N-因子)
表2.参考分频器设置(R因子)
表3.输出分频器设置 - 银行3 ( K系数)
表4.输出分频器设置 - 银行4 ( M-因子)
表5.分频器摘要
表6.计算输出频率设置
表7.频率范围选择
表8.乘数因子( MF )的计算
表9.信号传播延迟在各种媒体
表10 :输出偏移设置
表11. PE / HD设置
表12.电源约束
1.1分频器配置设置:
反馈输入分压器是由3级DS [1: 0]
销,如表1所示,参考输入分频器
如表2中所示的3级的PD /格引脚控制。
虽然参考分频器将继续在运营
该UT7R995 / C是在操作中,标准的测试模式
反馈分频器将不可用。
表1 :反馈分频器设置(N-因子)
DS [1:0 ]
LL
LM
LH
ML
MM
MH
HL
HM
HH
表2 :参考分频器设置( R因子)
PD / DIV
低
1
MID
高
经营模式
断电
正常工作
正常工作
参考输入
除法 -
(R)
不适用
2
1
注意事项:
1.当PD / DIV =低电平时,器件进入掉电模式。
除了基准和反馈分频器,对
UT7R995 / C包括银行3和银行4输出分频器,
这是由图3F [1: 0]和4F [1:0 ]如TA-表示
BLES 3和4中。
表3 :输出分频器设置 - 银行3 ( K系数)
3F(1:0)
LL
HH
其他
1
银行3输出分 -
(K)
2
4
1
注意事项:
1.这些状态用于各个银行的相位进行编程。请参阅
方程1连同表8和10 。
表4 :输出分频器设置 - 银行4 ( M-因子)
4F[1:0]
LL
其他
1
央行4输出分频器
(M)
2
1
反馈输入
除法 -
(N)
2
3
4
5
1
6
8
10
12
允许输出
分频器( K或M)
连接到FB
1或2的
1
1,2,或4个
1或2的
1,2,或4个
1或2的
1或2的
注意事项:
1.这些状态用于各个银行的相位进行编程。请参阅
方程1连同表8和10 。
每4分频选项和它们各自的设置
总结于表5中。通过将分频选项中TA-
竹叶提取5至表6中所示的计算,用户确定
正确的时钟频率为每个输出库。
表5 :分频器摘要
区划
因素
N
可用分频器设置
1, 2, 3, 4, 5, 6, 8, 10, 12
1, 2
1, 2, 4
1, 2
1
R
1
K
M
3
表6 :计算输出频率设置
CON组fi guration
时钟输出
连接到FB
1Qn或2Qn
3Qn
4Qn
输出频率
1Q[1:0]
1
和
2Q[1:0]
1
( N / R) * F
XTAL
( N / R) * K * F
XTAL
( N / R) * M * F
XTAL
( N / R )*(1 / K) * F
XTAL
( N / R) * F
XTAL
( N / R )*( M / K) * F
XTAL
( N / R )*(1 / M) * F
XTAL
( N / R) * (K / M) * F
XTAL
( N / R) * F
XTAL
3Q[1:0]
4Q[1:0]
注意事项:
1.这些输出的VCO时钟的不分割份数的副本。因此,在该列中的公式可用于计算额定的VCO的工作频率(f
喃
)
在给定的参考频率(f
XTAL
)和分频器和反馈配置。用户必须选择一个配置和参考频率,将产生
的VCO的频率是由FS引脚指定的范围内。请见表7 。
1.2频率范围和斜度的选择:
锁相环在UT7R995 / C工作在三频的名义
昆西范围。取决于所期望的PLL工作频
昆西,用户必须定义该三元FS的控制的状态
引脚。表7定义基于所需要的FS的选择
标称的PLL的工作频率范围。由于时钟
银行1和银行2个输出不包括分选,
它们总是反映PLL的当前频率。 REF-
erence方程中的第一列在表6中,计算
的F值
喃
对于任何给定的反馈时钟。
表7 :频率范围选择
FS
L
M
H
后计算的时间单位(叔
U
)根据标称的PLL
频率(f
喃
)和乘法因子(MF) ,该电路
设计师计划每个时钟输出和路由需求
各自的目的接收机。带信号的理解
通过导电介质的传播延迟(参见表9) ,
设计师指定的走线长度,确保一个框信号
agation延迟相等,将n的一个
U
倍数显示TA-
竹叶提取10.对于每个输出组,经t
U
扭曲的因素被选中
与三电平,银行专用, nF的[1 :0]引脚。
表8 :MF计算
FS
L
M
H
MF
32
16
8
标称PLL频率范围
(f
喃
)
24至50 MHz的
48至100MHz
96至200兆赫
f
喃
导致实例
在叔
U
1.0ns的
31.25 MHz的
62.5兆赫
125兆赫
可选的输出歪斜是在单位时间的离散增量
(t
U
) 。 t的值
U
由FS设置和所确定的
PLL的工作频率(f
喃
) 。使用下面的方程
计算的时间单位(叔
U
):
公式1 。
t
=
1
(f
喃
* MF )
表9 :信号传播延迟在各种媒体
中
空气(无线电波)
哄。电缆( 75 %速度)
哄。电缆( 66 %速度)
FR4 PCB,外跟踪
FR4 PCB,内蒙古跟踪
氧化铝板,内跟踪
传播
电介质
延迟(皮秒/英寸)的恒定
85
113
129
140 - 180
180
240 - 270
1.0
1.8
2.3
2.8 - 4.5
4.5
8 - 10
u
这架F
喃
术语,其计算与表6的帮助下,
必须与所选择的标称频率范围的兼容
由FS信号在表7中的倍增因子所限定
(MF) ,也由FS的测定,示于表8中。
UT7R995 / C输出偏移有步骤的典型精度+/-
所计算的时间单位的15% (叔
U
).
4
表10 :输出偏移设置
4
nF的[1 :0]的
LL
1, 2
LM
LH
ML
MM
MH
HL
HM
HH
2
SKEW
1Q[1:0], 2Q[1:0]
-4t
U
-3t
U
-2t
U
-1t
U
零点偏移
+1t
U
+2t
U
+3t
U
+4t
U
SKEW
3Q[1:0]
除以2
-6t
U
-4t
U
-2t
U
零点偏移
+2t
U
+4t
U
+6t
U
除以4
SKEW
4Q[1:0]
除以2
-6t
U
-4t
U
-2t
U
零点偏移
+2t
U
+4t
U
+6t
U
倒
3
表10的图形概述显示在图3中。
绘图假定FB输入由一个时钟输出驱动
设计为0歪斜。视的状态
nF的[ 1 : 0]引脚各自的时钟将被扭曲,分裂,或
倒相对于fedback输出,如图3 。
1.3输出驱动,同步,和电源:
该UT7R995 / C采用了灵活的输出缓冲器提供
用户可选择与驱动器的优势,独立电力支持
帘布层,并且同步到参考输入的任一边缘。
使用3级的PE / HD销,用户选择的参考边缘
同步和输出驱动强度的所有时钟输出
放。边缘同步和输出驱动器的选项
强度由PE / HD的销选择列于表11 。
表11 : PE / HD设置
PE / HD
同步
输出驱动器
实力
1
L
M
H
负
积极
积极
低驱动
高驱动
低驱动
注意事项:
1 nF的[ 1 : 0 ] = LL禁止银行特定的产出,如果TEST = MID和国有企业=高。
2.当TEST = MID或HIGH时,除以2 ,除以4 ,和Inversion-
选项的功能,如表9所述。
3.当4Q [1 :0]被设置为运行反转(4F [1:0 ] = 11H) , SOE禁用这些输出
把高时, PE / HD =高或MID ,国有企业禁止其在低
PE / HD =低。
4.斜精度范围内的n个* T +/- 15 %
U
其中"n"是所选择的数
歪斜的步骤。提供作为设计的极限,但未经测试或保证。
注意事项:
1.请参考"DC Parameters"节我
OH
/I
OL
特定连接的阳离子。
XTAL1输入
FB输入
1F[1:0]
(不适用)
LL
LM
LH
ML
MM
MH
HL
HM
HH
(不适用)
(不适用)
(不适用)
2F[1:0]
(不适用)
LL
LM
LH
ML
MM
MH
HL
HM
HH
(不适用)
(不适用)
(不适用)
3F[1:0]
LM
LH
(不适用)
ML
(不适用)
MM
(不适用)
MH
(不适用)
HL
HM
LL / HH
(不适用)
4F[1:0]
LM
LH
(不适用)
ML
(不适用)
MM
(不适用)
MH
(不适用)
HL
HM
LL
HH
-6t
U
-4t
U
-3t
U
-2t
U
-1t
U
0t
U
+1t
U
+2t
U
+3t
U
+4t
U
+6t
U
分
倒
图3.典型输出与FB连接到一个零输出歪斜
5
t
0
- 5t
U
t
0
- 4t
U
t
0
- 3t
U
t
0
- 2t
U
t
0
- 1t
U
t
0
t
0
+ 1t
U
t
0
+ 2t
U
t
0
+ 3t
U
t
0
+ 4t
U
t
0
+ 5t
U
t
0
+ 6t
U
t
0
- 6t
U