数据表
MOS集成电路
PD77015,77017,77018
16位,定点数字信号处理器
PD77015 , 77017 , 77018顷定点DSP(数字信号处理器)开发的数字信号16位
处理,其用于高速和精确的需求。
特点
功能
指令周期: 30纳秒( MIN 。 )
操作时钟: 33 MHz的
外部时钟: 33 , 16.5 , 8.25 , 4.125兆赫
水晶: 33兆赫
片上PLL提供比外部时钟更高的运行时钟
双加载/存储
硬件回路功能
条件执行
执行在一个指令周期乘加运算
程序设计
= 16位
×
16位+ 40位
→
40位乘法累加器
8个通用寄存器(每个40位)
8 ROM / RAM中的数据指针:每个数据存储区有4个寄存器
10个中断源(外部: 4 ,内部: 6 )
3操作数指令(例如: R0 = R0 + R1L * R2L )
Nonpipeline在执行阶段
内存区
指令存储区: 64K字
×
32位
数据存储区: 64K字
×
16位
×
2 (X内存, Y存储器)
时钟发生器
为CLKOUT引脚面膜选项:
固定在低电平。
不输出内部系统时钟。
可选的源时钟:外部时钟输入和晶体谐振器
[外部时钟]
片上PLL提供更高的工作时钟( 33 MHz的最大值)比外部时钟。
可变多速率( 1 , 2 , 4 , 8 )通过掩膜选项。
[晶体谐振器]
振荡频率直接对应于系统时钟频率(一定要指定屏蔽选项
频率多为"1" ) 。
的在本文件中,所有描述
PD77017也适用于
PD77015和
PD77018 ,除非
另有规定ED 。
本文档中的信息如有更改,恕不另行通知。
一号文件U10902EJ3V0DS00 (第3版)
发布日期1997年六月
日本印刷
商标
表示主要修改点。
1993, 1994
间的功能差异
PD7701 ×家庭
项
内部指令RAM
内部指令ROM
外部指令存储
数据RAM ( X / Y存储器)
数据ROM ( X / Y存储器)
外部数据存储器
指令周期
(最大工作速度)
外部时钟
(在最大操作速度)
水晶
(在最大操作速度)
指令
串行接口( 2个通道)
66兆赫
PD77016
1.5K字
无
48K字
每个2K字
无
每个48K字
PD77015
PD77017
256个字
PD77018
PD77018A
PD77019
4K字
4K字
12K字
无
24K字
每1K字
每个2K字
每个2K字
每个4K字
每个16K字
每个字3K
每个12K字
30纳秒( 33兆赫)
33 / 16.5 / 8.25 / 4.125 MHz的
可变多速率(1, 2,4, 8 ),由掩模选项。
19纳秒( 52兆赫)
26分之52 / 17.333 / 13 / 6.5兆赫
可变多速率(1 ,2,3 ,4,8 ),由
面膜的选择。
52兆赫
STOP指令被加入。
–
–
通道1具有
同样的功能
为通道2 。
5V
160引脚塑料QFP
33兆赫
通道1具有相同的功能,即的
PD77016.
通道2具有无SORQ2或SIAK2销(通道2被用于编解码器的连接)。
3V
电源
包
PD77015 , 77017 , 77018
100引脚TQFP塑料
5