数据表
MOS集成电路
PD7225
可编程LCD控制器/驱动
该
PD7225是一个软件可编程的LCD (液晶显示器)控制器/驱动器。该
PD7225可
串行接口的使用中的微型计算机的CPU和可以直接驱动2,3,或4 -时分液晶。该
PD7225
包含段的解码器,它可以产生特定区域的模式。此外,该
PD7225可以用来
器上的显示的开/关(闪烁)操作。
特点
可直接驱动LCD
可编程时分复用
静态驱动
除以2 ,3,或-4时分复用
7-segment
Divide-by-4
Divide-by-3
Divide-by-2
时分............... 16位
时分............... 10 2/3位数
时分............... 8位数
显示位数
静态................................................. 4位
14-segment
Divide-by-4
时分............... 8位数
偏置法
静态,1/2, 1/3
段译码器输出
7段:数字字符0至9 ,六个符号
14段: 36个字母数字字符, 13个符号
闪烁操作
多芯片配置可能
8位串行口
75X系列和78K系列兼容
= CMOS
单电源供电
订购信息
产品型号
包
52 - pin塑料QFP ( 14
×
14 mm)
52 - pin塑料QFP (直) (
56引脚塑料QFP ( 10
×
10 mm)
52 - pin塑料QFP ( 14
×
14 mm)
14 mm)
PD7225G00
PD7225G01
PD7225GB-3B7
PD7225GC-AB6
本文档中的信息如有更改,恕不另行通知。使用本文档,请前
证实,这是最新版本。
不是所有的设备/类型在每个国家都可用。请与当地的NEC代表检查
供应及其他信息。
一号文件S14308EJ6V0DS00 (第6版)
(外径编号IC -1555 )
发布日期1999年6月 CP ( K)
日本印刷
商标
表示主要修改点。
1986, 1999
PD7225
PD7225GB - 3B7 56引脚塑料QFP ( 10
×
10 mm)
S19
S18
S17
S16
S15
S14
S13
S12
S11
S10
V
DD
S9
S8
IC
56
S20
S21
S22
S23
S24
S25
S26
S27
S28
S29
S30
S31
CL1
IC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
IC
S7
S6
S5
S4
S3
S2
S1
S0
COM3
COM2
COM1
COM0
NC
16
17
18
19
20
21
22
23
24
25
26
27
/ SCK
/忙
C, / D
SI
/ CS
记
IC引脚必须连接到V
DD
或悬空。
/ RESET
V
SS
V
LC1
V
LC2
/ SYNC
CL2
V
LC3
V
DD
IC
数据表S14308EJ6V0DS00
3
PD7225
1.
引脚功能
1.1 SI (串行输入) ......
\u003c\u003c输入
……
此引脚用于输入串行数据(指令/数据) 。
要显示的数据,以及19 deffernet
用于控制操作命令
PD7225可以输入到该引脚。
1.2 / SCK (串行时钟) ......
\u003c\u003c输入
……
此引脚用于输入移位时钟串行数据( SI输入) 。在SI输入的内容被读入
在该时钟1位在一个时间的上升沿的串行寄存器。 / SCK输入是有效的,当/ CS = 0和/ BUSY = 1 。
如果/ BUSY = 0时,此输入将被忽略。如果/ CS = 1 ,这个信号无论/ BUSY状态被忽略。
1.3 C, / D (指令/数据) ......
\u003c\u003c输入
……
该输入指示从SI引脚的输入信号是否是一个命令或数据。低电平表示数据;一
高电平表示一个命令。
1.4 / BUSY ......
......三态
产量
……
这是一个低电平有效的输出管脚,用于控制串行数据输入禁用/启用。低级别会禁用串行
数据输入;高电平使串行数据输入。此引脚变为高阻抗时, / CS = 1 。
1.5 / CS (片选) ......
\u003c\u003c输入
……
当/ CS从高电平变为低电平,在SCK信号,计数器
PD7225清零和串行数据
输入被使能。同时,该数据指针被初始化为地址0。当/ CS被后置为高电平
串行数据被输入时,所述数据存储器中的内容传送到显示锁存并在LCD上显示出来。
1.6 / SYNC (同步) ......
- 输入/输出
……
的/ SYNC引脚用于使线或连接的共同引脚被共享时或闪烁时
操作是在一个多芯片配置同步。
当
PD7225复位( / RESET = 0), / SYNC引脚输出时钟频率(f
CL
)除以4 (参照
图1-1 ) ,
和同步的系统时钟(六
CL
/ 4)
PD7225 。当复位被释放( / RESET = 1 ),则
每一显示定时
PD7225与在图1-2中所示的公共驱动信号的定时同步。
图1-1 。 / SYNC引脚状态在复位( / RESET = 0 )
f
CL
/ SYNC
数据表S14308EJ6V0DS00
5