初步数据表
MOS集成电路
PD44324084 , 44324094 , 44324184 , 44324364
36M - BIT DDRII SRAM
4字突发操作
描述
该
PD44324084是4,194,304字×8位的
PD44324094是4,194,304字由9位中,
PD44324184是
2097152字由18位和
PD44324364是1,048,576字由36位同步双数据速率静态RAM
制作与使用全CMOS六晶体管存储器单元先进的CMOS技术。
该
PD44324084,
PD44324094,
PD44324184及
PD44324364整合独特的同步外围电路
和脉冲串计数器。由输入时钟对控制的所有的输入寄存器(K和/ K)被锁存K上的正边沿
和/ K 。
这些产品适合于应用程序,需要同步操作,高速,低电压,高密度
和宽位配置。
这些产品被包装在165引脚塑料FBGA 。
特点
1.8 ±0.1 V电源和HSTL I / O
DLL电路的宽输出数据有效窗口和未来频率缩放
流水线双倍数据速率操作
常见的数据输入/输出总线
四剔爆,可降低频率地址
两个输入时钟(K和/ K )用于精确DDR定时,只有时钟上升沿
精确的飞行时间两个输出时钟(C和/ C )
和时钟歪斜匹配时钟和数据一起传送到接收设备
内部自定时写控制
时钟停止与能力
s重启
用户可编程的输出阻抗
快时钟周期时间: 3.3 ns的( 300兆赫) , 4.0纳秒( 250兆赫) , 5.0纳秒( 200兆赫)
为便于深度扩展简单的控制逻辑
JTAG边界扫描
本文档中的信息如有更改,恕不另行通知。使用本文档,请前
证实,这是最新版本。
并非所有的产品和/或型号都向每个国家供应。请与NEC电子签
销售代表查询产品供应及其他信息。
一号文件M16781EJ1V0DS00 (第1版)
发布日期2004年10月NS CP ( K)
日本印刷
商标
表示主要修改点。
2003
PD44324084 , 44324094 , 44324184 , 44324364
订购信息
产品型号
周期
时间
ns
时钟
频率
兆赫
300
250
200
300
250
200
300
250
200
300
250
200
1M ×36位
2的M× 18位
4米×9位
4的M× 8位
组织
(字X位)
核心供电
电压
V
1.8 ± 0.1
HSTL
165引脚塑料
FBGA ( 13 ×15 )
I / O
接口
包
PD44324084F5-E33-EQ2
记
PD44324084F5-E40-EQ2
PD44324084F5-E50-EQ2
PD44324094F5-E33-EQ2
PD44324094F5-E40-EQ2
PD44324094F5-E50-EQ2
PD44324184F5-E33-EQ2
记
PD44324184F5-E40-EQ2
PD44324184F5-E50-EQ2
PD44324364F5-E33-EQ2
记
PD44324364F5-E40-EQ2
PD44324364F5-E50-EQ2
记
3.3
4.0
5.0
3.3
4.0
5.0
3.3
4.0
5.0
3.3
4.0
5.0
记
正在开发中
2
初步数据表
M16781EJ1V0DS
PD44324084 , 44324094 , 44324184 , 44324364
销刀豆网络gurations
/ ×××表示低电平有效的信号。
165引脚塑料FBGA ( 13 ×15 )
( TOP VIEW )
[
PD44324084F5-EQ2]
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
/ CQ
NC
NC
NC
NC
NC
NC
/ DLL
NC
NC
NC
NC
NC
NC
TDO
2
V
SS
NC
NC
NC
NC
NC
NC
V
REF
NC
NC
DQ6
NC
NC
NC
TCK
3
A
NC
NC
NC
DQ4
NC
DQ5
V
DD
Q
NC
NC
NC
NC
NC
DQ7
A
4
R, / W
A
V
SS
V
SS
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
SS
V
SS
A
A
5
/NW1
NC
A
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
6
/K
K
NC
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
A
C
/C
7
NC
/NW0
A
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
8
/ LD
A
V
SS
V
SS
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
SS
V
SS
A
A
9
A
NC
NC
NC
NC
NC
NC
V
DD
Q
NC
NC
NC
NC
NC
NC
A
10
A
NC
NC
NC
NC
NC
NC
V
REF
DQ1
NC
NC
NC
NC
NC
TMS
11
CQ
DQ3
NC
NC
DQ2
NC
NC
ZQ
NC
NC
DQ0
NC
NC
NC
TDI
A
DQ0到DQ7
/ LD
R, / W
/ NW0 , / NW1
K, /K
C, /C
CQ , / CQ
ZQ
/ DLL
:地址输入
:数据输入/输出
:同步负载
:读写输入
:四位写数据选择
:输入时钟
:输出时钟
:回波时钟
:输出阻抗匹配
: DLL禁用
TMS
TDI
TCK
TDO
V
REF
V
DD
V
DD
Q
V
SS
NC
: IEEE 1149.1测试输入
: IEEE 1149.1测试输入
: IEEE 1149.1时钟输入
: IEEE 1149.1测试输出
: HSTL输入参考输入
:电源
:电源
:地面
:无连接
备注1 。
请参阅
封装图
为索引标记。
2.
2A和7A是扩大地址: 2A为72MB ,并7A为144MB 。
初步数据表
M16781EJ1V0DS
3
PD44324084 , 44324094 , 44324184 , 44324364
165引脚塑料FBGA ( 13 ×15 )
( TOP VIEW )
[
PD44324094F5-EQ2]
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
/ CQ
NC
NC
NC
NC
NC
NC
/ DLL
NC
NC
NC
NC
NC
NC
TDO
2
V
SS
NC
NC
NC
NC
NC
NC
V
REF
NC
NC
DQ7
NC
NC
NC
TCK
3
A
NC
NC
NC
DQ5
NC
DQ6
V
DD
Q
NC
NC
NC
NC
NC
DQ8
A
4
R, / W
A
V
SS
V
SS
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
SS
V
SS
A
A
5
NC
NC
A
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
6
/K
K
NC
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
A
C
/C
7
NC
/BW0
A
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
8
/ LD
A
V
SS
V
SS
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
SS
V
SS
A
A
9
A
NC
NC
NC
NC
NC
NC
V
DD
Q
NC
NC
NC
NC
NC
NC
A
10
A
NC
NC
NC
NC
NC
NC
V
REF
DQ2
NC
NC
NC
NC
NC
TMS
11
CQ
DQ4
NC
NC
DQ3
NC
NC
ZQ
NC
NC
DQ1
NC
NC
DQ0
TDI
A
DQ0到DQ8
/ LD
R, / W
/BW0
K, /K
C, /C
CQ , / CQ
ZQ
/ DLL
:地址输入
:数据输入/输出
:同步负载
:读写输入
:字节写入数据选择
:输入时钟
:输出时钟
:回波时钟
:输出阻抗匹配
: DLL禁用
TMS
TDI
TCK
TDO
V
REF
V
DD
V
DD
Q
V
SS
NC
: IEEE 1149.1测试输入
: IEEE 1149.1测试输入
: IEEE 1149.1时钟输入
: IEEE 1149.1测试输出
: HSTL输入参考输入
:电源
:电源
:地面
:无连接
备注1 。
请参阅
封装图
为索引标记。
2.
2A和7A是扩大地址: 2A为72MB ,并7A为144MB 。
4
初步数据表
M16781EJ1V0DS
PD44324084 , 44324094 , 44324184 , 44324364
165引脚塑料FBGA ( 13 ×15 )
( TOP VIEW )
[
PD44324184F5-EQ2]
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
/ CQ
NC
NC
NC
NC
NC
NC
/ DLL
NC
NC
NC
NC
NC
NC
TDO
2
V
SS
DQ9
NC
NC
NC
DQ12
NC
V
REF
NC
NC
DQ15
NC
NC
NC
TCK
3
A
NC
NC
DQ10
DQ11
NC
DQ13
V
DD
Q
NC
DQ14
NC
NC
DQ16
DQ17
A
4
R, / W
A
V
SS
V
SS
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
SS
V
SS
A
A
5
/BW1
NC
A
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
6
/K
K
A0
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
A
C
/C
7
NC
/BW0
A1
V
SS
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
V
SS
A
A
A
8
/ LD
A
V
SS
V
SS
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
DD
Q
V
SS
V
SS
A
A
9
A
NC
NC
NC
NC
NC
NC
V
DD
Q
NC
NC
NC
NC
NC
NC
A
10
A
NC
DQ7
NC
NC
NC
NC
V
REF
DQ4
NC
NC
DQ1
NC
NC
TMS
11
CQ
DQ8
NC
NC
DQ6
DQ5
NC
ZQ
NC
DQ3
DQ2
NC
NC
DQ0
TDI
A0, A1, A
DQ0到DQ17
/ LD
R, / W
/ BW0 , / BW1
K, /K
C, /C
CQ , / CQ
ZQ
/ DLL
:地址输入
:数据输入/输出
:同步负载
:读写输入
:字节写入数据选择
:输入时钟
:输出时钟
:回波时钟
:输出阻抗匹配
: DLL禁用
TMS
TDI
TCK
TDO
V
REF
V
DD
V
DD
Q
V
SS
NC
: IEEE 1149.1测试输入
: IEEE 1149.1测试输入
: IEEE 1149.1时钟输入
: IEEE 1149.1测试输出
: HSTL输入参考输入
:电源
:电源
:地面
:无连接
备注1 。
请参阅
封装图
为索引标记。
2.
2A和7A是扩大地址: 2A为72MB ,并7A为144MB 。
初步数据表
M16781EJ1V0DS
5