数据表
MOS集成电路
PD30181A , 30181AY
V
R
4181A
64位/ 32位微处理器
TM
描述
该
PD30181A和30181AY (V
R
4181A ) ,它是高性能的64位/ 32位微处理器采用
TM
TM
RISC(精简指令集计算机)体系结构由MIPS的开发,是产品在V
R
系列
由NEC制造的微处理器。
在V
R
4181A包括作为其CPU的V
R
4120 内核,超低功耗的核心特色缓存
存储器,高速积和运算单元和存储器管理单元。其他片上组件
包括LCD控制器, CF卡控制器, USB主机/功能控制器, DMA控制器, SDRAM控制器,
2
2
PWM控制器, AC97 / IS音频接口,全双工异步串行接口,红外线接口,串口IC
接口,键盘接口,触摸屏接口,实时时钟和A / D转换器,D / A转换器,以及其它
所需的电池驱动的移动信息设备的控制器和接口,固定小型信息设备,
汽车导航系统,以及紧凑的嵌入式设备。
详细的功能说明在下面的用户手册中提供。前务必阅读这些
设计。
V
R
4181A硬件用户手册( U16049E )
TM
V
R
4100系列架构用户手册( U15509E )
特点
V
R
4120芯(64位RISC内核)上芯片作为CPU的
管道时钟: 131 MHz的
符合MIPS III (除FPU , LL和SC
指令)和MIPS16指令集
支持MACC和DMACC高速积和
操作说明
片上高速缓存存储器
容量包括8 KB指令缓存和8 KB
数据缓存
采用回写高速缓存
物理地址: 32位
虚拟地址: 40位
片上32双项TLB
采用四种模式有效的电源管理:
全速,待机,挂起和休眠
采用了高性能的内部系统总线( T-
公交车)
DRAM控制器,支持64兆, 128兆和256
MB的SDRAM
外部系统总线接口,支持光盘,网页
ROM,闪速存储器,SRAM , ISA设备, IDE (ATA)
设备和SyncFlash 记忆
UMA型LCD控制器(支持STN和TFT
板)
EXCA寄存器兼容CF卡接口( 2
插槽)
USB主机控制器( Rev1.1起, OHCI Rev1.0 )
调节器
USB功能( Rev1.1起)控制器
2
AC97和I S音频接口(各1个通道)
时钟串行接口( 1路)
NS16550兼容的串行接口( 3通道)
红外( SIR)的接口(1通道)
2
I 2 C总线接口( 2个通道,
PD30181AY只)
PWM控制器( 3通道)
DMA控制器,支持连锁模式( 4通道)
键盘扫描接口(支持8 × 12键矩阵)
X - Y坐标自动扫描的触摸屏界面
片上A / D转换器和D / A转换器
片内看门狗定时器单元
RTC单元(共3个定时器和计数器通道)
片上PLL和时钟发生器
电源: 2.5 V核心, 3.3 V的I / O模块
包装: 240引脚塑料FBGA
本文档中的信息如有更改,恕不另行通知。使用本文档,请前
证实,这是最新版本。
不是所有的设备/类型在每个国家都可用。请与当地的NEC代表检查
供应及其他信息。
一号文件U16277EJ1V0DS00 (第1版)
发布日期2002年10月 CP ( K)
日本印刷
商标
表示主要修改点。
2002
1997
PD30181A , 30181AY
应用
汽车导航系统
数字消费类设备(数字化信息家用设备)
电池驱动的移动信息设备
控制器为嵌入式设备
订购信息
产品型号
包
240引脚塑料FBGA ( 16 × 16 )
记
I 2 C总线
接口
无
无
芯片
芯片
2
内部最大
工作频率
131兆赫
131兆赫
131兆赫
131兆赫
PD30181AF1-131-GA3
PD30181AF1-131-GA3-A
PD30181AYF1-131-GA3
PD30181AYF1-131-GA3-A
记
无铅产品
记
240引脚塑料FBGA ( 16 × 16 )
240引脚塑料FBGA ( 16 × 16 )
240引脚塑料FBGA ( 16 × 16 )
引脚配置
240引脚塑料FBGA ( 16
×
16)
底部视图
顶视图
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
V ü牛逼; R P N×M个L·K歼轰G F E D C B A
A B C D E F G H J K L M N P 牛逼U V
索引标记
2
数据表U16277EJ1V0DS
PD30181A , 30181AY
(3/3)
号
P10
P11
P15
P16
P17
P18
R1
R2
R3
R4
R5
R6
R7
R8
R9
R10
R11
R12
R13
R14
R15
R16
R17
R18
T1
T2
T3
T4
T5
T6
T7
T8
T9
T10
T11
T12
T13
T14
T15
动力
供应
2.5 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
2.5 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3V
GND2
GND3
CF0_CE2#/GPIO32
CF0_DIR/GPIO27
CF0_READY/GPIO29
CF0_CE1#/GPIO31
DRQ0#
动力
RSTSW #
GNDTP
VDDTP
VDDAD
VDD3
GND3
DCD2#/SDATAIN/SDI
SDA0/KPORT6/GPIO11
VPBIAS/GPO63
VPLCD/GPO62
VDD3
VDD2
GND3
CF_REG#/GPIO25
CF0_RESET/GPIO28
CF0_STSCHG#/GPIO30
RTCRST #
通电
DAK0#
TPX1
AIN2
DCD0#/GPIO16
DSR0#/CTS1#/GPIO15
RTS2#/SYNC/WS/DIVMODE1
注1
DTR2#/SDATAOUT/SDO/DIVMODE0
注1
TxD1/SDA1/GPIO13
ENAB/M/BMODE0
注1
FPD14/CF1_STSCHG#/GPIO50
FPD13/CF1_CE2#/GPIO49
FPD8/GPIO44
FPD0
名字
号
T16
T17
T18
U1
U2
U3
U4
U5
U6
U7
U8
U9
U10
U11
U12
U13
U14
U15
U16
U17
U18
V1
V2
V3
V4
V5
V6
V7
V8
V9
V10
V11
V12
V13
V14
V15
V16
V17
V18
动力
供应
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
FPD2
I.C. ( GND3 )
注2
CF0_EN#/GPIO26
MPOWER
AIN0
TPX0
TPY0
TxD0/CLKSEL2
注1
RTS0#/GPIO19/CLKSEL1
注1
RxD2/IRDIN
CTS2#/BITCLK/SCLK
I.C. ( GND3 )
注2
SCL0/KPORT7/GPIO12
VSYNC/FLM/BMODE1
注1
FPD15/CF1_READY/GPIO51
FPD12/CF1_CE1#/GPIO48
FPD10/CF1_CD1#/GPIO46
FPD6/GPIO42
FPD4/GPIO40
CF1_RESET/DBUS32
注1
CF0_VCCEN#/GPIO24
TPY1
AIN1
AIN3
AOUT
RxD0
CTS0#/GPIO18
DTR0#/RTS1#/GPIO17/CLKSEL0
注1
TxD2/IRDOUT/MIPS16EN
注1
DSR2#/SRESET#
RxD1/SCL1/GPIO14
DCLK / SHCLK
HSYNC / LOCLK / NWIREEN
注1
FPD11/CF1_CD2#/GPIO47
FPD9/GPIO45
FPD7/GPIO43
FPD5/GPIO41
FPD3
FPD1
名字
注意事项1 。
这些引脚用于模式设置。 A模式的设置是根据这些引脚的状态作出
在RTCRST #信号的上升沿。使用上拉/下拉电阻来设置引脚状态。
2.
一定要连接这些引脚GND3 。
备注
#表示低电平有效。
数据表U16277EJ1V0DS
5
数据表
MOS集成电路
PD30181A , 30181AY
V
R
4181A
64位/ 32位微处理器
TM
描述
该
PD30181A和30181AY (V
R
4181A ) ,它是高性能的64位/ 32位微处理器采用
TM
TM
RISC(精简指令集计算机)体系结构由MIPS的开发,是产品在V
R
系列
由NEC制造的微处理器。
在V
R
4181A包括作为其CPU的V
R
4120 内核,超低功耗的核心特色缓存
存储器,高速积和运算单元和存储器管理单元。其他片上组件
包括LCD控制器, CF卡控制器, USB主机/功能控制器, DMA控制器, SDRAM控制器,
2
2
PWM控制器, AC97 / IS音频接口,全双工异步串行接口,红外线接口,串口IC
接口,键盘接口,触摸屏接口,实时时钟和A / D转换器,D / A转换器,以及其它
所需的电池驱动的移动信息设备的控制器和接口,固定小型信息设备,
汽车导航系统,以及紧凑的嵌入式设备。
详细的功能说明在下面的用户手册中提供。前务必阅读这些
设计。
V
R
4181A硬件用户手册( U16049E )
TM
V
R
4100系列架构用户手册( U15509E )
特点
V
R
4120芯(64位RISC内核)上芯片作为CPU的
管道时钟: 131 MHz的
符合MIPS III (除FPU , LL和SC
指令)和MIPS16指令集
支持MACC和DMACC高速积和
操作说明
片上高速缓存存储器
容量包括8 KB指令缓存和8 KB
数据缓存
采用回写高速缓存
物理地址: 32位
虚拟地址: 40位
片上32双项TLB
采用四种模式有效的电源管理:
全速,待机,挂起和休眠
采用了高性能的内部系统总线( T-
公交车)
DRAM控制器,支持64兆, 128兆和256
MB的SDRAM
外部系统总线接口,支持光盘,网页
ROM,闪速存储器,SRAM , ISA设备, IDE (ATA)
设备和SyncFlash 记忆
UMA型LCD控制器(支持STN和TFT
板)
EXCA寄存器兼容CF卡接口( 2
插槽)
USB主机控制器( Rev1.1起, OHCI Rev1.0 )
调节器
USB功能( Rev1.1起)控制器
2
AC97和I S音频接口(各1个通道)
时钟串行接口( 1路)
NS16550兼容的串行接口( 3通道)
红外( SIR)的接口(1通道)
2
I 2 C总线接口( 2个通道,
PD30181AY只)
PWM控制器( 3通道)
DMA控制器,支持连锁模式( 4通道)
键盘扫描接口(支持8 × 12键矩阵)
X - Y坐标自动扫描的触摸屏界面
片上A / D转换器和D / A转换器
片内看门狗定时器单元
RTC单元(共3个定时器和计数器通道)
片上PLL和时钟发生器
电源: 2.5 V核心, 3.3 V的I / O模块
包装: 240引脚塑料FBGA
本文档中的信息如有更改,恕不另行通知。使用本文档,请前
证实,这是最新版本。
不是所有的设备/类型在每个国家都可用。请与当地的NEC代表检查
供应及其他信息。
一号文件U16277EJ1V0DS00 (第1版)
发布日期2002年10月 CP ( K)
日本印刷
商标
表示主要修改点。
2002
1997
PD30181A , 30181AY
应用
汽车导航系统
数字消费类设备(数字化信息家用设备)
电池驱动的移动信息设备
控制器为嵌入式设备
订购信息
产品型号
包
240引脚塑料FBGA ( 16 × 16 )
记
I 2 C总线
接口
无
无
芯片
芯片
2
内部最大
工作频率
131兆赫
131兆赫
131兆赫
131兆赫
PD30181AF1-131-GA3
PD30181AF1-131-GA3-A
PD30181AYF1-131-GA3
PD30181AYF1-131-GA3-A
记
无铅产品
记
240引脚塑料FBGA ( 16 × 16 )
240引脚塑料FBGA ( 16 × 16 )
240引脚塑料FBGA ( 16 × 16 )
引脚配置
240引脚塑料FBGA ( 16
×
16)
底部视图
顶视图
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
V ü牛逼; R P N×M个L·K歼轰G F E D C B A
A B C D E F G H J K L M N P 牛逼U V
索引标记
2
数据表U16277EJ1V0DS
PD30181A , 30181AY
(3/3)
号
P10
P11
P15
P16
P17
P18
R1
R2
R3
R4
R5
R6
R7
R8
R9
R10
R11
R12
R13
R14
R15
R16
R17
R18
T1
T2
T3
T4
T5
T6
T7
T8
T9
T10
T11
T12
T13
T14
T15
动力
供应
2.5 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
2.5 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3V
GND2
GND3
CF0_CE2#/GPIO32
CF0_DIR/GPIO27
CF0_READY/GPIO29
CF0_CE1#/GPIO31
DRQ0#
动力
RSTSW #
GNDTP
VDDTP
VDDAD
VDD3
GND3
DCD2#/SDATAIN/SDI
SDA0/KPORT6/GPIO11
VPBIAS/GPO63
VPLCD/GPO62
VDD3
VDD2
GND3
CF_REG#/GPIO25
CF0_RESET/GPIO28
CF0_STSCHG#/GPIO30
RTCRST #
通电
DAK0#
TPX1
AIN2
DCD0#/GPIO16
DSR0#/CTS1#/GPIO15
RTS2#/SYNC/WS/DIVMODE1
注1
DTR2#/SDATAOUT/SDO/DIVMODE0
注1
TxD1/SDA1/GPIO13
ENAB/M/BMODE0
注1
FPD14/CF1_STSCHG#/GPIO50
FPD13/CF1_CE2#/GPIO49
FPD8/GPIO44
FPD0
名字
号
T16
T17
T18
U1
U2
U3
U4
U5
U6
U7
U8
U9
U10
U11
U12
U13
U14
U15
U16
U17
U18
V1
V2
V3
V4
V5
V6
V7
V8
V9
V10
V11
V12
V13
V14
V15
V16
V17
V18
动力
供应
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
FPD2
I.C. ( GND3 )
注2
CF0_EN#/GPIO26
MPOWER
AIN0
TPX0
TPY0
TxD0/CLKSEL2
注1
RTS0#/GPIO19/CLKSEL1
注1
RxD2/IRDIN
CTS2#/BITCLK/SCLK
I.C. ( GND3 )
注2
SCL0/KPORT7/GPIO12
VSYNC/FLM/BMODE1
注1
FPD15/CF1_READY/GPIO51
FPD12/CF1_CE1#/GPIO48
FPD10/CF1_CD1#/GPIO46
FPD6/GPIO42
FPD4/GPIO40
CF1_RESET/DBUS32
注1
CF0_VCCEN#/GPIO24
TPY1
AIN1
AIN3
AOUT
RxD0
CTS0#/GPIO18
DTR0#/RTS1#/GPIO17/CLKSEL0
注1
TxD2/IRDOUT/MIPS16EN
注1
DSR2#/SRESET#
RxD1/SCL1/GPIO14
DCLK / SHCLK
HSYNC / LOCLK / NWIREEN
注1
FPD11/CF1_CD2#/GPIO47
FPD9/GPIO45
FPD7/GPIO43
FPD5/GPIO41
FPD3
FPD1
名字
注意事项1 。
这些引脚用于模式设置。 A模式的设置是根据这些引脚的状态作出
在RTCRST #信号的上升沿。使用上拉/下拉电阻来设置引脚状态。
2.
一定要连接这些引脚GND3 。
备注
#表示低电平有效。
数据表U16277EJ1V0DS
5
数据表
MOS集成电路
PD30181A , 30181AY
V
R
4181A
64位/ 32位微处理器
TM
描述
该
PD30181A和30181AY (V
R
4181A ) ,它是高性能的64位/ 32位微处理器采用
TM
TM
RISC(精简指令集计算机)体系结构由MIPS的开发,是产品在V
R
系列
由NEC制造的微处理器。
在V
R
4181A包括作为其CPU的V
R
4120 内核,超低功耗的核心特色缓存
存储器,高速积和运算单元和存储器管理单元。其他片上组件
包括LCD控制器, CF卡控制器, USB主机/功能控制器, DMA控制器, SDRAM控制器,
2
2
PWM控制器, AC97 / IS音频接口,全双工异步串行接口,红外线接口,串口IC
接口,键盘接口,触摸屏接口,实时时钟和A / D转换器,D / A转换器,以及其它
所需的电池驱动的移动信息设备的控制器和接口,固定小型信息设备,
汽车导航系统,以及紧凑的嵌入式设备。
详细的功能说明在下面的用户手册中提供。前务必阅读这些
设计。
V
R
4181A硬件用户手册( U16049E )
TM
V
R
4100系列架构用户手册( U15509E )
特点
V
R
4120芯(64位RISC内核)上芯片作为CPU的
管道时钟: 131 MHz的
符合MIPS III (除FPU , LL和SC
指令)和MIPS16指令集
支持MACC和DMACC高速积和
操作说明
片上高速缓存存储器
容量包括8 KB指令缓存和8 KB
数据缓存
采用回写高速缓存
物理地址: 32位
虚拟地址: 40位
片上32双项TLB
采用四种模式有效的电源管理:
全速,待机,挂起和休眠
采用了高性能的内部系统总线( T-
公交车)
DRAM控制器,支持64兆, 128兆和256
MB的SDRAM
外部系统总线接口,支持光盘,网页
ROM,闪速存储器,SRAM , ISA设备, IDE (ATA)
设备和SyncFlash 记忆
UMA型LCD控制器(支持STN和TFT
板)
EXCA寄存器兼容CF卡接口( 2
插槽)
USB主机控制器( Rev1.1起, OHCI Rev1.0 )
调节器
USB功能( Rev1.1起)控制器
2
AC97和I S音频接口(各1个通道)
时钟串行接口( 1路)
NS16550兼容的串行接口( 3通道)
红外( SIR)的接口(1通道)
2
I 2 C总线接口( 2个通道,
PD30181AY只)
PWM控制器( 3通道)
DMA控制器,支持连锁模式( 4通道)
键盘扫描接口(支持8 × 12键矩阵)
X - Y坐标自动扫描的触摸屏界面
片上A / D转换器和D / A转换器
片内看门狗定时器单元
RTC单元(共3个定时器和计数器通道)
片上PLL和时钟发生器
电源: 2.5 V核心, 3.3 V的I / O模块
包装: 240引脚塑料FBGA
本文档中的信息如有更改,恕不另行通知。使用本文档,请前
证实,这是最新版本。
不是所有的设备/类型在每个国家都可用。请与当地的NEC代表检查
供应及其他信息。
一号文件U16277EJ1V0DS00 (第1版)
发布日期2002年10月 CP ( K)
日本印刷
商标
表示主要修改点。
2002
1997
PD30181A , 30181AY
应用
汽车导航系统
数字消费类设备(数字化信息家用设备)
电池驱动的移动信息设备
控制器为嵌入式设备
订购信息
产品型号
包
240引脚塑料FBGA ( 16 × 16 )
记
I 2 C总线
接口
无
无
芯片
芯片
2
内部最大
工作频率
131兆赫
131兆赫
131兆赫
131兆赫
PD30181AF1-131-GA3
PD30181AF1-131-GA3-A
PD30181AYF1-131-GA3
PD30181AYF1-131-GA3-A
记
无铅产品
记
240引脚塑料FBGA ( 16 × 16 )
240引脚塑料FBGA ( 16 × 16 )
240引脚塑料FBGA ( 16 × 16 )
引脚配置
240引脚塑料FBGA ( 16
×
16)
底部视图
顶视图
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
V ü牛逼; R P N×M个L·K歼轰G F E D C B A
A B C D E F G H J K L M N P 牛逼U V
索引标记
2
数据表U16277EJ1V0DS
PD30181A , 30181AY
(3/3)
号
P10
P11
P15
P16
P17
P18
R1
R2
R3
R4
R5
R6
R7
R8
R9
R10
R11
R12
R13
R14
R15
R16
R17
R18
T1
T2
T3
T4
T5
T6
T7
T8
T9
T10
T11
T12
T13
T14
T15
动力
供应
2.5 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
2.5 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3V
GND2
GND3
CF0_CE2#/GPIO32
CF0_DIR/GPIO27
CF0_READY/GPIO29
CF0_CE1#/GPIO31
DRQ0#
动力
RSTSW #
GNDTP
VDDTP
VDDAD
VDD3
GND3
DCD2#/SDATAIN/SDI
SDA0/KPORT6/GPIO11
VPBIAS/GPO63
VPLCD/GPO62
VDD3
VDD2
GND3
CF_REG#/GPIO25
CF0_RESET/GPIO28
CF0_STSCHG#/GPIO30
RTCRST #
通电
DAK0#
TPX1
AIN2
DCD0#/GPIO16
DSR0#/CTS1#/GPIO15
RTS2#/SYNC/WS/DIVMODE1
注1
DTR2#/SDATAOUT/SDO/DIVMODE0
注1
TxD1/SDA1/GPIO13
ENAB/M/BMODE0
注1
FPD14/CF1_STSCHG#/GPIO50
FPD13/CF1_CE2#/GPIO49
FPD8/GPIO44
FPD0
名字
号
T16
T17
T18
U1
U2
U3
U4
U5
U6
U7
U8
U9
U10
U11
U12
U13
U14
U15
U16
U17
U18
V1
V2
V3
V4
V5
V6
V7
V8
V9
V10
V11
V12
V13
V14
V15
V16
V17
V18
动力
供应
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
3.3 V
FPD2
I.C. ( GND3 )
注2
CF0_EN#/GPIO26
MPOWER
AIN0
TPX0
TPY0
TxD0/CLKSEL2
注1
RTS0#/GPIO19/CLKSEL1
注1
RxD2/IRDIN
CTS2#/BITCLK/SCLK
I.C. ( GND3 )
注2
SCL0/KPORT7/GPIO12
VSYNC/FLM/BMODE1
注1
FPD15/CF1_READY/GPIO51
FPD12/CF1_CE1#/GPIO48
FPD10/CF1_CD1#/GPIO46
FPD6/GPIO42
FPD4/GPIO40
CF1_RESET/DBUS32
注1
CF0_VCCEN#/GPIO24
TPY1
AIN1
AIN3
AOUT
RxD0
CTS0#/GPIO18
DTR0#/RTS1#/GPIO17/CLKSEL0
注1
TxD2/IRDOUT/MIPS16EN
注1
DSR2#/SRESET#
RxD1/SCL1/GPIO14
DCLK / SHCLK
HSYNC / LOCLK / NWIREEN
注1
FPD11/CF1_CD2#/GPIO47
FPD9/GPIO45
FPD7/GPIO43
FPD5/GPIO41
FPD3
FPD1
名字
注意事项1 。
这些引脚用于模式设置。 A模式的设置是根据这些引脚的状态作出
在RTCRST #信号的上升沿。使用上拉/下拉电阻来设置引脚状态。
2.
一定要连接这些引脚GND3 。
备注
#表示低电平有效。
数据表U16277EJ1V0DS
5