数据表
MOS集成电路
PD178F098
8位单芯片微控制器
描述
该
PD178F098是的闪存模式
PD178076 , 178078 , 178096 ,和178098 ,并设置有
闪存向/从该数据可被写入/擦除与安装在印刷电路板上的微控制器。
对于详细的功能说明,请参考下面的用户手册:
PD178078 , 178098子系列用户手册: U12790E
78K / 0系列用户手册 - 指令
: U12326E
特点
串行接口( UART模式)
IE总线
TM
调节器
与掩膜ROM型号引脚兼容(除V
PP
针)
闪存: 60K字节
记
内部高速RAM : 1024字节
内部扩展RAM : 2048字节
记
缓冲区RAM : 32字节
在相同的电源电压为掩膜ROM模型可操作的(V
DD
= 4.5 5.5 V PLL操作过程中)
记
闪速存储器和内部延伸的RAM的容量可以通过使用存储器大小来改变
选择寄存器( IMS)和内部扩展RAM大小选择寄存器( IXS ) 。
备注
对于闪速存储器模型和掩模ROM的模型之间的差异,是指
1.差异
间
PD178F098与掩膜ROM模型。
电气规范(如供电电流)的
PD178F098从那些的不同
屏蔽ROM的机型。确认量产的任何应用程序集之前,这些差异。
应用领域
汽车音响
订购信息
产品型号
包
100引脚塑料QFP ( 14
×
20)
PD178F098GF-3BA
本文档中的信息如有更改,恕不另行通知。使用本文档,请前
证实,这是最新版本。
不是所有的设备/类型在每个国家都可用。请与当地的NEC为代表的可用性检查
和附加信息。
文档编号U12920EJ1V0DS00
发布日期2000年6月 CP ( K)
日本印刷
商标
表示主要修改点。
1997, 2000
PD178F098
功能概述
(1/2)
项
国内
内存
FL灰内存
60K BYTES
功能
高速RAM 1024字节
缓冲区RAM
扩展RAM
32字节
2048字节
8位
×
32个寄存器(8位
×
8个寄存器
×
4银行)
0.32
s/0.64
s/1.27
s/2.54
s/5.08
S(为f的晶体谐振器
X
= 6.3兆赫)
0.44
s/0.89
s/1.78
s/3.56
s/7.11
S(为f的晶体谐振器
X
= 4.5兆赫)
注1
16位操作
乘法/除法( 8位
×
8位,16位
÷
8比特)
位操作(设置,复位,测试布尔运算)
BCD调整,等等。
总
CMOS输入
CMOS I / O
: 80针
:
8引脚
: 64针
8引脚
通用寄存器
最小指令执行
时间
指令集
I / O端口
N沟道开漏输出:
A / D转换器
串行接口
8位分辨率
×
8通道
3线/ SBI / 2线/ I
2
C总线
注2
模式可选
:1通道
3线模式
:1通道
3线模式(最多32个字节自动发送/接收功能) :1通道
UART模式
:1通道
提供
基本定时器(定时器进FF ( 10赫兹) )
16位定时器/计数器
8位定时器/计数器
看门狗定时器
:
:
:
:
1
1
2
1
通道
通道
频道
通道
IE总线控制器
定时器
蜂鸣器输出
BEEP0针: 1千赫, 1.5千赫, 3千赫, 4千赫
BUZ针: 0.77千赫, 1.54千赫, 3.08千赫, 6.15千赫(为f的晶体谐振器
X
= 6.3兆赫)
向量
打断
来源
PLL
频率
合成
屏蔽
非屏蔽
软件
科模式
内部: 15外部: 8
内部: 1
1
2种
直接分工模式( VCOL引脚)
脉冲吞咽模式( VCOL和VCOH引脚)
参考
频率
电荷泵
相
比较
七种类型的可选择的软件( 1,3, 9,10, 12.5 ,25,50 kHz)的
错误输出: 2个引脚
解锁检测软件
注意事项1 。
当使用IE总线控制器,所述4.5 MHz的晶体谐振器不能使用。使用6.3 MHz的
晶体谐振器。
2.
当我
2
C总线模式时(包括在模式中的软件来实现,而无需使用
外设) , NEC咨询订购口罩。
数据表U12920EJ1V0DS00
3
PD178F098
(2/2)
项
频率计数器
频率测量
AMIFC针:对于450 kHz的计数
FMIFC针:对于450千赫/ 10.7 MHz的计数
待机功能
RESET
HALT模式
停止模式
使用RESET引脚
内部复位看门狗定时器
复位由上电清零电路
检测小于4.5 V
记
(复位不会发生但是, 。 )
检测小于3.5 V
记
( CPU操作期间)
检测小于2.3 V
记
( STOP模式)
电源电压
包
V
DD
= 4.5 5.5 V ( CPU时, PLL操作)
V
DD
= 3.5 5.5 V ( CPU运行时)
100引脚塑料QFP ( 14
×
20)
功能
记
这些电压的最大值。在实践中,芯片可以在电压低于这些的复位。
4
数据表U12920EJ1V0DS00
PD178F098
引脚配置(顶视图)
100引脚塑料QFP ( 14
×
20)
PD178F098GF-3BA
GNDPORT
V
DD
PORT
P47
P46
P45
P44
P43
P42
P41
P40
P67
P66
P65
P64
P63
P62
P61
P60
GND1
P07/INTP7
P00/INTP0
P01/INTP1
P20/SI1
P21/SO1
P22/SCK1
P23/STB
P24/BUSY
P25/SI0/SB0/SDA0
P26/SO0/SB1/SDA1
P27/SCK0/SCL
P70/SI3
P71/SO3
P72/SCK3
P73
P50
P51
P52
P53
P54
P55
P56
P57
P10/ANI0
P11/ANI1
P12/ANI2
P13/ANI3
AV
DD
P14/ANI4
P15/ANI5
P16/ANI6
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81
1
80
2
79
3
78
4
77
5
76
6
75
7
74
8
73
9
72
10
71
11
70
12
69
13
68
14
67
15
66
16
65
17
64
18
63
19
62
20
61
21
60
22
59
23
58
24
57
25
56
26
55
27
54
28
53
29
52
30
51
31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
P06/INTP6
P05/INTP5
P04/INTP4
P124
P123
P122
P121/RX0
P120/TX0
P77
P76
P75/TXD0
P74/RXD0
P137
P136
P135
P134
P133
P132
P131/TO51
P130/TO50
P37/BUZ
P36/BEEP0
P35/TI51
P34/TI50
P33/TI01
P32/TI00
P31/TO0
P30/VM45
P03/INTP3
P02/INTP2
注意事项1.直接连接V
PP
PIN码以GND0 , GND1 , GND2或在正常工作模式。
2.保持在AV电压
DD
, V
DD
端口,和V
DD
锁相环相同,在V
DD
引脚。
3.保持在AV电压
SS
, GNDPORT和GNDPLL相同,在GND0 , GND1 , GND2或。
4.通过0.1-每个连接的REGOSC和REGCPU引脚GND
F的电容。
P17/ANI7
AV
SS
REGCPU
V
DD
REGOSC
X2
X1
GND0
P100
GND2
P101/AMIFC
P102/FMIFC
V
DD
PLL
VCOH
VCOL
GNDPLL
EO0
EO1
V
PP
RESET
数据表U12920EJ1V0DS00
5