数据表
PD178023,178024
8位单芯片微控制器
MOS集成电路
描述
该
PD178023 , 178024顷包含硬件数字调谐8位单芯片CMOS微控制器
系统。
这些微控制器采用了78K / 0系列架构的CPU ,并允许方便地访问内部存储器的
高速且易于控制外设单元。高速78K / 0系列指令是理想的
系统的控制。
作为外设,预分频器, PLL频率合成器和频率计数器的数字调谐系统
提供,以及众多的I / O端口,定时器, A / D转换器,串行接口,以及一个上电清零电路。
此外,三个串行接口,我
2
提供C总线( IIC0 ) ,三线( SIO3 )和UART 。
此外,闪速存储器模型,该
PD178F124 ,即在相同的电源电压范围内操作作为掩模
ROM模型,以及各种开发工具也正在开发中。
对于详细的功能说明,请参考下面的用户手册:
PD178024 , 178124子系列用户手册: U13915E
78K / 0系列用户手册 - 指令
: U12326E
特点
大容量的ROM和RAM
项
产品型号
程序存储器( ROM )
数据存储器
内部高速RAM
24K BYTES
32K字节
1024字节
PD178023
PD178024
指令周期:
f
X
= 4.5兆赫)
0.45/0.89/1.78/3.56/7.11
秒(用的晶体谐振器
硬件PLL频率合成器
向量中断来源:
电源电压
相位比较器,电荷泵
17
双模预分频器,可编程分频器,
许多内部硬件单元
通用I / O端口, A / D转换器,串行
接口(I
2
C总线和UART模式) ,定时器,频率
:V
DD
= 4.5 5.5 V ( PLL和CPU时
操作)
计数器,上电清零电路
:V
DD
= 3.5 5.5 V ( CPU运行时)
本文档中的信息如有更改,恕不另行通知。使用本文档,请前
证实,这是最新版本。
不是所有的设备/类型在每个国家都可用。请与当地的NEC为代表的可用性检查
和附加信息。
一号文件U14126EJ1V0DS00 (第1版)
发布日期1999年9月 CP ( K)
日本印刷
1999
PD178023 , 178024
功能概述
(1/2)
项
国内
内存
高速RAM
通用寄存器
最小指令执行时间
指令集
只读存储器
24字节
(掩膜ROM )
1024字节
8位
×
32个寄存器(8位
×
8个寄存器
×
4银行)
0.45
s/0.89
s/1.78
s/3.56
s/7.11
S(为f的晶体谐振器
X
= 4.5兆赫)
16位操作
乘法/除法( 8位
×
8位,16位
÷
8比特)
位操作(设置,复位,测试,布尔运算)
BCD调整等。
: 62针
: 53针
: 6针
PD178023
32字节
(掩膜ROM )
PD178024
I / O端口
总
CMOS I / O
CMOS输入
N沟道开漏输出: 3针
A / D转换器
串行接口
8位分辨率
×
6通道(V
DD
= 4.5 5.5 V )
I
2
C总线模式
记
:1通道
3线模式
UART模式
定时器
:1通道
:1通道
基本定时器(定时器进FF ( 10赫兹) ) :1通道
8位定时器/计数器
看门狗定时器
:2通道
:1通道
蜂鸣器输出
向量
打断
来源
屏蔽
1路( 1千赫, 1.5千赫, 3千赫, 4千赫)
内部: 11
外部: 5
内部: 1
内部: 1
2种
直接分工模式( VCOL引脚)
脉冲吞咽模式( VCOL和VCOH引脚)
参考频率
电荷泵
相位比较器
七种类型的可选择的软件( 1,3, 9,10, 12.5 ,25,50 kHz)的
错误输出: 2个引脚
解锁检测软件
非屏蔽
软件
PLL
频率
合成
科模式
记
当我
2
C总线模式时(包括在模式中的软件来实现,而无需使用
外设) , NEC咨询订购口罩。
4
数据表U14126EJ1V0DS00
PD178023 , 178024
(2/2)
项
频率计数器
PD178023
频率测量
AMIFC针:对于450 kHz的计数
FMIFC针:对于450千赫/ 10.7 MHz的计数
使用RESET引脚
内部复位看门狗定时器
复位由上电清零电路
PD178024
RESET
检测小于4.5 V
记
(复位不会发生但是, 。 )
检测小于3.5 V
记
( CPU操作期间)
检测小于2.3 V
记
( STOP模式)
电源电压
V
DD
= 4.5 5.5 V ( CPU时, PLL操作)
V
DD
= 3.5 5.5 V ( CPU运行时)
80引脚塑料QFP ( 14
×
20毫米的0.8毫米间距)
80引脚塑料QFP ( 14
×
14毫米, 0.65毫米间距)
包
记
这些电压的最大值。在实践中,芯片可以在电压低于这些的复位。
数据表U14126EJ1V0DS00
5