添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符U型号页 > 首字符U的型号第269页 > UPD178002
数据表
MOS集成电路
PD178002 , 178003
8位单芯片微控制器
PD178002和178003顷8位单芯片CMOS微控制器结合了硬件数字
调谐系统。
该CPU采用了78K / 0结构,这使得它易于实现高速访问内部存储器
和外设控制。还有,所用的说明在高速78K / 0的指令,适用于
系统的控制。
外围硬件包括输入/输出端口, 8位定时器, A / D转换器,串行接口,电源接通清除
电路,以及一个预定标器用于数字调谐,一PLL频率合成器,和一个频率计数器。
PD178P018A ,可以在相同的电源电压范围内操作的一次性PROM或EPROM的版本
作为掩膜ROM版本,以及各种开发工具,也可提供。
详细的功能说明在下面的用户手册中提供。前务必阅读这些
设计。
PD178003子系列用户手册:
U13033E
78K / 0系列用户手册 - 说明: U12326E
特点
程序存储器(ROM )容量
PD178002 : 16字节
PD178003 : 24字节
数据存储器( RAM )容量: 512字节
指令周期: 0.44
S(使用4.5 MHz晶体谐振器)
选定的外设
PD178018A子系列
通用I / O端口, A / D转换器,串行接口,定时器,频率计数器,上电清零电路。
片上硬件锁相环(PLL)频率合成器。
双模预定标器,可编程分频器,相位比较器,电荷泵。
向量中断源: 8
电源电压: V
DD
= 4.5 5.5 V ( PLL操作过程中)
V
DD
= 3.55.5 V(下的CPU操作期间,当系统时钟为f
X
/ 2或更低)的
V
DD
= 4.5 5.5 V(下的CPU操作期间,当系统时钟为f
X
)
本文档中的信息如有更改,恕不另行通知。使用本文档,请前
证实,这是最新版本。
不是所有的设备/类型在每个国家都可用。请与当地的NEC代表检查
供应及其他信息。
一号文件U12628EJ3V0DS00 (第3版)
发布日期1999年12月 CP ( K)
日本印刷
商标
表示主要修改点。
1997, 1999
PD178002 , 178003
应用
汽车音响,家用音响系统。
订购信息
产品型号
80 - pin塑料QFP ( 14
×
14毫米,0.65毫米间距)
80 - pin塑料QFP ( 14
×
14毫米,0.65毫米间距)
PD178002GC-×××-3B9
PD178003GC-×××-3B9
备注
×××
表示ROM代码后缀。
PD178003和
PD178018A子系列阵容
PD178P018A
80针
PROM : 60 KB
RAM : 3 KB
80针
PD178018A
ROM : 60 KB
RAM : 3 KB
PD178018A子系列
80针
PD178016A
ROM : 48 KB
RAM : 3 KB
80针
PD178006A
ROM : 48 KB
RAM : 1 KB
80针
PD178004A
ROM : 32 KB
RAM : 1 KB
80针
PD178003
ROM : 24 KB
RAM : 0.5 KB
PD178003子系列
80针
PD178002
ROM: 16 KB
RAM : 0.5 KB
2
数据表U12628EJ3V0DS00
PD178002 , 178003
概述函数的
产品型号
国内
内存
ROM( ROM配置)
高速RAM
16字节(掩膜ROM )
512个字节
8位
×
32个寄存器(8位
×
8个寄存器
×
4银行)
0.44
s/0.88
s/1.78
s/3.56
s/7.11
s/14.22
S( 4.5 MHz的晶振
谐振器使用)
16位操作
乘法/除法( 8位
×
8位,16位
÷
8比特)
位操作(设置,复位,测试,布尔运算)
BCD调整,等等。
I / O端口
总计:
CMOS输入:
CMOS I / O :
N沟道开漏I / O :
N沟道开漏输出:
A / D转换器
串行接口
定时器
蜂鸣器( BEEP )输出
向量
打断
来源
测试输入
PLL频率
合成
参考频率
电荷泵
相位比较器
频率计数器
科模式
内部: 1
两种类型
直接分工模式( VCOL引脚)
脉冲吞咽模式( VCOH和VCOL引脚)
7种由程序选择(1, 3,5 ,9,10 ,25,50 kHz)的
错误输出: 2
解锁检测的程序
频率测量
AMIFC针: 450 kHz的计数
FMIFC针: 450千赫/ 10.7 MHz的计数
待机功能
RESET
HALT模式
停止模式
使用RESET引脚
复位由上电清零电路( 3 -值检测)
检测小于4.5 V
( CPU时钟:F
X
)
检测小于3.5 V
( CPU时钟:F
X
/ 2或更小,并在上电
应用程序)
检测小于2.5 V
( STOP模式)
电源电压
V
DD
= 4.5 5.5 V (使用PLL工作)
V
DD
= 3.5 5.5 V (与CPU工作, CPU时钟:F
X
/ 2或更小)
V
DD
= 4.5 5.5 V (与CPU工作, CPU时钟:F
X
)
一次性PROM
80引脚塑料QFP ( 14
×
14毫米,0.65毫米间距)
屏蔽
软件
62
1
54
4
3
24千字节(掩膜ROM )
PD178002
PD178003
通用寄存器
最小指令执行时间
指令集
8位分辨率
×
3通道
3线串行I / O模式:1通道
基本定时器(定时器进FF ( 10赫兹) ) :
8位定时器/计数器:
1.5 kHz时, 3千赫, 6千赫
内部: 5 ,外部: 2
1
1路
2通道
PD178P018A
这些电压值是最大的值。复位实际上是在电压低于这些执行
值。
数据表U12628EJ3V0DS00
3
PD178002 , 178003
目录
1.引脚配置(顶视图) .......................................... .................................................. 5 .......
2.框图.............................................................................................................................. 7
3.引脚功能.................................................................................................................................
3.1端口引脚.....................................................................................................................................
3.2非端口引脚.............................................................................................................................
3.3引脚I / O电路和未使用引脚的推荐连接...................................... ...
8
8
9
10
4.内存空间................................................................................................................................ 13
5.外围硬件功能特点............................................ ............................
5.1端口............................................................................................................................................
5.2时钟发生器.........................................................................................................................
5.3定时器...........................................................................................................................................
5.4蜂鸣器输出控制电路............................................. .................................................. ...
5.5 A / D转换器.............................................................................................................................
5.6串行接口.........................................................................................................................
5.7 PLL频率合成器......................................................................................................
5.8频率计数器....................................................................................................................
14
14
15
15
17
18
19
20
21
6.中断功能和测试功能........................................... ............................... 22
6.1中断函数.................................................................................................................... 22
6.2测试功能............................................................................................................................. 25
7.待机功能........................................................................................................................ 26
8.复位功能.............................................................................................................................. 26
9.指令集............................................................................................................................. 27
10.电气规范..................................................................................................... 29
11.封装图纸.................................................................................................................... 38
12.推荐焊接条件............................................. ................................... 39
附录A.差异和
PD178003和
PD178018A子系列........................ 40
附录B.开发工具............................................. .................................................. 41
附录C.相关文件............................................. .................................................. 44
4
数据表U12628EJ3V0DS00
PD178002 , 178003
1.引脚配置(顶视图)
80 - pin塑料QFP ( 14
×
14毫米,0.65毫米间距)
PD178002GC-×××-3B9
PD178003GC-×××-3B9
P10/ANI0
P11/ANI1
P12/ANI2
P13
P14
P15
P20/SI1
P21/SO1
P22/SCK1
P23
P24
P25
P26
P27
P132
P133
P134
P40
P41
P42
80 79 78 77 76 75 74 73 72 71 70 69 68 67 66 65 64 63 62 61
60
1
59
2
58
3
57
4
56
5
55
6
54
7
53
8
52
9
51
10
50
11
49
12
48
13
47
14
46
15
45
16
44
17
43
18
42
19
41
20
21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40
RESET
V
DD
REGOSC
X1
X2
GND
REGCPU
P06
P05
P04
P03
P02
P01/INTP1
P00/INTP0
P125
P124
P123
P122
P121
P120
P37
P36/BEEP
P35
P34/TI2
P33/TI1
P32
P31
P30
P67
P66
P65
P64
P63
P62
P61
P60
P57
P56
P55
P54
注意事项1.将IC (内部连接)引脚直接连接到GND 。
2.将V
DD
PORT和V
DD
PLL引脚V
DD
.
3.将GNDPORT和GNDPLL引脚GND 。
4.通过0.1连接各REGOSC和REGCPU引脚GND
F的电容。
GNDPORT
V
DD
PORT
P43
P44
P45
P46
P47
AMIFC
FMIFC
V
DD
PLL
VCOH
VCOL
GNDPLL
EO0
EO1
IC
P50
P51
P52
P53
数据表U12628EJ3V0DS00
5
查看更多UPD178002PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    UPD178002
    -
    -
    -
    -
    终端采购配单精选

查询更多UPD178002供应信息

深圳市碧威特网络技术有限公司
 复制成功!