数据表
MOS集成电路
PD16650
120- / 128 -OUTPUT TFT -LCD栅极驱动器
该
PD16650是一个TFT-LCD的栅极驱动器。在逻辑输入端设置有一个电平移位电路,该芯片可以输出
高通扫描电压的CMOS电平输入。该
PD16650具有输出切换功能,用于切换
从120输出模式到128输出模式,反之亦然,从而支撑的VGA ,SVGA和XGA
面板。其输出使能功能(OE ),使在任一侧上安装的驱动程序。
特点
输出具有高介电强度(开/关范围: V
DD
- V
EE1
= 40 V
最大
.)
内置的移动方向切换功能
可移动的负电源电压(V
EE1
)级(移位范围: | V
EE1
- V
EE2
| = 10 V)
两个可接受的CMOS输入电平( 3.3和5 V )
输出使能功能
MC-可选择输出计数( MC =高: 120输出模式)
( MC =低: 128输出模式)
斯利姆TCP
订购信息
产品型号
包
TCP ( TAB封装)
标准的TCP ( OL间距= 220
m)
PD16650N-×××
PD16650N-×××
备注
订货时,客户可以指定TCP的外在形式。请致电我们的销售代表
了解更多信息。
一号文件S11041EJ1V0DS00 (第1版)
(上一个号IP - 3677 )
发布日期1995年P月
日本印刷
1995
PD16650
框图
V
CHA
R / L
LS
φ
X
LS
STVR
LS
128位的移位寄存器
LS
STVL
MC
LS
OE
LS
V
EE1
X
1
X
2
X
127
X
128
备注
LS (电平转换器)接口的5 V CMOS电平与V
DD
-V
EE2
的水平。
2
PD16650
引脚说明
引脚符号
X
1
TO X
128
引脚名称
驱动器输出
功能说明
输出扫描信号,以驱动TFT-LCD的栅极电极。的输出的变化
当移位时钟
φ
X
上升。驱动器输出的振幅为V
DD
- V
EE1
.
请参考后面的如何在120-之间切换的细节所示的时序图
输出模式和128的输出模式。
MC
输出计数转换
输入
接收到该改变的输出的数目的信号。对于120的输出
模式时,该引脚必须具有高水准的供给(Ⅴ
CC
) 。为128输出
模式,它必须具有低的电平供给(Ⅴ
SS
或V
EE2
).
V
CHA
逻辑电压转换
输入
STVR
STVL
启动脉冲输入/输出
必须与V提供
EE2
电平,当所述逻辑电源电压是3.3伏,并且
与V
DD
当逻辑电源电压为5.0 V.水平
接收输入到内部移位寄存器中。输入数据被上载
在移位时钟的正向沿的移位寄存器
φ
X
。扫描信号
从X输出
1
TO X
128
。输入/输出电平为CMOS电平。
输出起始脉冲到下一个阶段,如果使用级联连接。在
120输出模式下,起始脉冲是在的负向边沿输出
第120移位时钟
φ
X
脉冲,并清除在121的负向边沿
脉搏。在128输出模式下,起始脉冲为负向输出
第128移位时钟的边沿
φ
X
脉冲,并清除在负向边沿
第129脉冲。
R / L
移方向转换
输入
R / L =高(对于右移) : STVR
→
X
1
→
X
128
→
STVL
R / L =低(左移)
: STVL
→
X
128
→
X
1
→
STVR
φ
X
移位时钟输入
接收移位时钟脉冲为内部移位寄存器。的转变发生在
正向移位时钟脉冲的边沿。
OE
输出使能输入
当该引脚为高电平时,驱动输出固定在低电平。该
移位寄存器但不清除。内部逻辑电路工作连
当该引脚为高电平。
与时钟同步。
提供给该引脚的信号不
V
DD
司机正电源电压
AGE
接收电源电压为逻辑电路和驱动程序。
V
CC
参考电压
5
±0.5
V/3.3
±0.3
V
参考电压为LS1及LS2,电平移位器。
V
SS
V
EE1
地
司机负电源电压
AGE
必须连接到系统接地。
V
EE1
(驱动程序)
V
EE2
司机负电源电压
AGE
V
EE2
(对于逻辑电路)
4
PD16650
使用注意事项
1)
上电序列
以防止闩锁中断,电源必须在顺序接通:
V
CC
→
V
EE1
→
V
EE2
→
V
DD
→
逻辑输入
当魔力了,颠倒顺序。这个顺序也必须转变过程中可以观察到。
2)
旁路电容的插入
内部逻辑电路工作在高电压。为了使V
IH
和V
IL
抗噪声能力,使用的电容器
0.1
F或所以电源电压之间,如下所示。
V
DD
V
CC
0.1
F
V
SS
0.1
F
V
EE2
0.1
F
3)
负电压电平转换
如果有必要转向负电源电压的电平,移位在V
EE1
(驱动电压)的水平。该
移,应限制在: V
EE2
≤
V
EE1
≤
V
EE2
+ 10 V
需要注意的是移位V
EE1
在ON状态的输出电阻和输出下降时间收视率是水平的结果
改变了。
4)
办理V
EE1
和V
EE2
司机负电源电压引脚
对于其中一个负的供电电压电平不偏移,连接在V
EE1
销(驱动器电源电压)
于V
EE2
销(逻辑电源电压)的TCP之外。将未使用的输入引脚连接到V
EE2
的水平。
5