データシート
バイポーラアナログ集積回路
双极模拟集成电路
PC151,741
汎用演算増幅回路
μPC151, 741は高安定度の演算増幅回路で,入力電圧範囲が広く,½相補正回路を必要としません。出力の短絡保
護回路,オフセット調整用の端子を備えており,各種の帰還増幅回路,比較回路に幅広く½用できます。
½用セット,動½温度範囲に応じて通信工業用のμPC151と一般用のμPC741があります。
またシリーズ品として,同一回路构成でデュアル·タイプのμPC251 , 1458もあります。
特徴
·入力オフセット电圧± 1 mV的( TYP 。 )
·入力オフセット电流± 20 nA的( TYP 。 )
入力バイアス電流
大振幅電圧利得
80 NA( TYP 。 )
200000(TYP.)
周波数補償の必要がありません。
入力電圧範囲が広く,ラッチアップが起きません。
オフセット調整用端子が付いています。
出力短絡保護回路を内蔵しています。
オーダ情報
オーダ名称
μPC151C
μPC151G2
μPC741C
μPC741G2
パッケージ
8ピン·プラスチックDIP ( 300密耳)
8ピン·プラスチックSOP ( 225万)
8ピン·プラスチックDIP ( 300密耳)
8ピン·プラスチックSOP ( 225万)
等価回路
端子接続図(顶视图)
V
+
Q
8
Q
9
Q
12
Q
13
Q
18
Q
19
Q
15
R
9
OUT
I
I
2
I
N
3
V
4
+
7 V
+
6 OUT
OFFSET
5 NULL
μPC151C , 151G2
μPC741C , 741G2
OFFSET
空1
8 NC
Q
14
30Ω
I
N
Q
1
Q
3
Q
2
Q
4
I
I
R
5
39 kΩ的
1
30 pF的
Q
16
R
7
50 kΩ
Q
24
Q
17
D
1
R
Q
21
25
10
Q
25
Ω
Q
20
Q
7
OFFSETQ
5
零
R
1
1 kΩ
Q
6
Q
10
R
3
R
2
R
4
50 kΩ 1 kΩ 5 kΩ
Q
11
NULL OFFSET
R
12
R
11
50 kΩ
Q
22
50 Ω
Q
23
V
备考NC :无
连接
本資料の内容は,予告なく変更することがありますので,最新のものであることをご確認の上ご½用ください。
資料番号
G12194JJ6V0DSJ1(第6版)
CP
(K)
本文欄外の
印は,本版で改訂された主な箇所を示しています。
発行年月2001年1月
PC151,741
絶対最大定格(T
A
= 25 ℃)
項
電源電圧
注1
差動入力電圧
入力電圧
注2
出力印加電圧
注3
全損失
出力短絡時間
注6
NULL OFFSET -V
間電圧差
動½周囲温度
保存温度
T
A
T
英镑
40+85
55+125
目
略 号
V
+
V
V
ID
V
I
Vo
P
T
350
注4
μPC151C
μPC151G2
μPC741C
μPC741G2
単½
V
V
V
V
440
注5
mW
s
V
20+80
℃
℃
0.3+36
±30
V
0.3V
+
+0.3
V
0.3V
+
+0.3
440
注5
350
注4
無 限 大
±0.5
注1.電源の逆接続は破壊の可½性がありますのでご注意ください。
2.特性劣化や破壊がなく,入力端子に印加可½な入力電圧範囲です。
電源ON/OFF時などの過渡状態も含めて定格を越えないようにご注意ください。なお,オペアンプとして正常動
½する入力電圧は,電気的特性の同相入力電圧範囲(V
+2 VV
+
-0.5 V(典型值))です。
3.特性劣化や破壊がなく,出力端子に外部から印加可½な電圧範囲です。
電源ON/OFF時などの渡状態も含めて定格を越えないようにご注意ください。
なお,オペアンプとして得られる出力電圧は,電気的特性の最大出力電圧の範囲内です。
4.T
A
≦+55 ℃での値です。T
A
\u003e 55 ℃では-5.0毫瓦/ ℃でディレーティングしてください。
5.T
A
≦+25 ℃での値です。T
A
\u003e 25 ℃では-4.4毫瓦/ ℃でディレーティングしてください。
6.全損失および注4,5のディレーティング以下でご½用ください。
推奨動½条件
項
電源電圧(両電源)
電源電圧(V
= GND)
負荷電流
目
略
V
±
V
+
I
O
号
分钟。
±7.5
+15
±2
典型值。
马克斯。
±16
+32
±5
単½
V
V
mA
2
データシート
G12194JJ6V0DS00
PC151,741
電気的特性(T
A
= 25 ℃, V
±
= ±15 V)
項
目
略 号
V
IO
ΔV
IO
/ΔT
I
IO
I
B
A
v
R
L
≧ 2千欧,V
O
= ±10 V
VR
1
= 10 kΩ(オフセット調整法参照)
I
CC
P
d
CMR
SVR
V
om
V
om
V
ICM
I
短
R
L
= 0 kΩ
5
I
O
= 0 A
I
O
= 0 A
R
S
≦10 kΩ
R
S
≦10 kΩ
R
L
≧10 kΩ
R
L
≧2 kΩ
±12
±10
70
25000
R
S
≦10 kΩ
R
S
≦10 kΩ
条
件
分钟。
典型值。
±1.0
±3
±20
80
200000
±15
1.5
45
90
30
+14
12
+13
11
V
+
0.5
V
+2
20
150
2.8
85
mV
mA
mW
dB
μV/V
V
V
V
mA
马克斯。
±6.0
±30
±200
500
単 ½
mV
μV/℃
nA
nA
入力オフセット電圧
V
IO
温度変化
入力オフセット電流
入力バイアス電 流
注7
大振幅電圧利得
V
IO
可変範囲
回路電流
消費電力
同相信号除去比
電源変動除去比
最大出力電圧
最大出力電圧
同相入力電圧範囲
出力短絡電流
注7.入力バイアス電流の方向は,初段がNPNトランジスタで構成されておりますので,ICへ流れ込む方向です。
オフセット調整法
2
5
10 kΩ
VR
1
V
6
3
+
1
备考OFFSET
空端子は,オープンにするか,上図のように抵抗を通じてV
に接続して½用してください。V
以外への接続は,誤動½,特性劣化,破損の原因となります。
データ·シートG12194JJ6V0DS00
3
データシート
バイポーラアナログ集積回路
双极模拟集成电路
PC832,4062
½消費電力J-FET入力デュアル演算増幅回路
μPC832, 4062は,J-FET入力ペアンプμPC803, 4082シリーズの½消費電流版です。I
CC
400 μA TYP.の½消費
電力と±2Vからの½電圧動½を実現した,画期的なJ-FET入力オペアンプです。J-FET入力となっておりますので,
入力インピーダンスが高く,またAC特性も従来の½消費電力オペアンプに比較し,大幅に改善されています。したが
って,バッテリ動½の各種電子機器における増幅回路や,アクティブフィルタなどの応用回路に最適です。
½用セット,動½周囲温度に応じて通信工業用のμPC832と一般用のμPC4062があります。
またシリーズ品として,同一回路构成でシングル·タイプのμPC831 , 4061 ,クワッド·タイプのμPC834 , 4064も
あります。
特徴
○入力オフセット電圧
○入力バイアス電流
○スルーレート
○ゼロクロス周波数
○回路電流
± 2mV的( TYP 。 )
10 PA( TYP 。 )
3V / μs(典型值)。
为1MHz ( TYP 。 )
400 μA (典型值)
○±2Vから動½します。
○½相補正回路を内蔵しています。
○出力短絡保護回路を内蔵しています。
○標準のデュアルオペアンプの端子接続(ピンコン
パチブル)です。
オーダ情報
オーダ名称
μPC832C
μPC832G2
μPC4062C
μPC4062G2
パッケージ
8ピン·プラスチックDIP ( 300密耳)
8ピン·プラスチックSOP ( 225万)
8ピン·プラスチックDIP ( 300密耳)
8ピン·プラスチックSOP ( 225万)
等価回路(1/2回路)
V
+
R
1
Q
5
Q
9
Q
11
Q
8
I
I
I
N
Q
3
Q
4
Q
6
R
2
R
3
R
6
V
Q
1
Q
2
C
1
R
5
Q
7
OUT
R
10
端子接続図(顶视图)
μPC832C , 832G2
μPC4062C , 4062G2
OUT
1
1
1
+
I
I1
Q
17
Q
18
Q
13
I
N1
3
2
2
+
6 I
I2
7 OUT
2
8 V
+
R
4
R
9
Q
14
Q
15
Q
12
Q
10
Q
16
R
8
R
7
Q
20
Q
19
V
4
5 I
N2
本資料の内容は,後日変更する場合があります。
資料番号
G13980JJ3V0DS00(第3版)
N
CP
(K)
(旧資料番号IC-6677)
発行年月1999年1月
本文欄外の
印は,本版で改訂された主な箇所を示しています。
PC832,4062
絶対最大定格(T
A
= 25 ℃)
項目
電源電圧
注1
差動入力電圧
入力電圧
注2
出力印加電圧
注3
全損失
出力短絡時間
注6
動½周囲温度
保存温度
T
A
T
英镑
40+85
55+125
略号
V
+
V
V
ID
V
I
V
o
P
T
350
注4
μPC832C
μPC832G2
μPC4062C
μPC4062G2
単½
V
V
V
V
440
注5
mW
s
20+80
℃
℃
0.3+36
±30
V
0.3V
+
+0.3
V
0.3V
+
+0.3
440
注5
無限大
350
注4
注1.電源の逆接続は破損の原因となりますのでご注意ください。
2.特性劣化や破損がなく,入力端子に印加可½な入力電圧範囲です。
電源ON/OFF時などの過渡状態も含めて定格を越えないようにご注意ください。
なお,オペアンプとして正常動½する入力電圧は,電気的特性の同相入力電圧範囲内です。
3.特性劣化や破損がなく,出力端子に外部から印加可½な電圧範囲です。
電源ON/OFF時などの過渡状態も含めて定格を越えないようにご注意ください。
なお,オペアンプとして得られる出力電圧は,電気的特性の最大出力電圧の範囲内です。
4.T
A
≦+55 ℃での値です。T
A
\u003e 55 ℃では-5.0毫瓦/ ℃でディレーティングしてください。
5.T
A
≦+25 ℃での値です。T
A
\u003e 25 ℃では-4.4毫瓦/ ℃でディレーティングしてください。
6.全損失および注4,5のディレーティング以下でご½用ください。
推奨動½範囲
項目
電源電圧
出力电流(来源)
出力电流(漏)
負荷容量(A
V
= +1のとき)
V
±
I
源
I
O灌
C
L
略号
分钟。
±2
典型值。
马克斯。
±16
5
3.5
100
単½
V
mA
mA
pF
2
データシート
G13980JJ3V0DS00
PC832,4062
電気的特性(T
A
= 25 ℃,V
±
= ±15 V)
項目
入力オフセット電圧
入力オフセット電流
入力バイアス電流
大振幅電圧利得
回路電流
同相信号除去比
電源変動除去比
最大出力電圧
同相入力電圧範囲
スルーレート
ゼロクロス周波数
入力換算電圧性ノイズ
チャネルセパレーション
入力オフセット電圧
V
IO
温度変化
入力オフセット電流
入力バイアス電流
V
IO
ΔV
IO
/ΔT
I
IO
注7
I
B
注7
R
S
≦50 Ω,T
A
= 20+70 ℃
T
A
= 20+70 ℃
T
A
= 20+70 ℃
T
A
= 20+70 ℃
±10
±2
3.5
略号
V
IO
I
IO
注7
I
B
注7
A
V
I
CC
CMR
SVR
V
om
V
ICM
SR
f
团结
e
n
R
S
= 100 Ω , F = 1千赫
A
V
= 1
R
L
≧10 kΩ
R
L
≧ 10千欧,V
O
= ±10 V
I
O
= 0 A,両チャネル
70
70
±12
±12
3000
R
S
≦50 Ω
条件
分钟。
典型值。
±2
±5
10
9000
400
90
90
+14.0
13.6
+15
13
3
1
30
120
±15
500
μA
dB
dB
V
V
V / μs的
兆赫
纳伏/赫兹
dB
mV
μV/℃
nA
nA
马克斯。
±10
±50
100
単½
mV
pA
pA
注7,入力バイアス电流の方向は,初段がP沟道
J- FETで构成されていますので, ICへ流れ込む方向です。また牛逼
J
= 25 ℃
以上では,温度上昇に伴い指数関数的に増加します(特性曲線I
B
T
A
特性参照)。測定の際はできる限りT
J
≒
T
A
となるようご配慮ください。
注意μPC832 , 4062は高入力インピーダンス特性を有しておりますので,基板上における端子間の絶縁に十分ご注
意ください。
データ·シートG13980JJ3V0DS00
3