NEC的3.0 GHz的
除以64/128/256预分频器
特点
高频率运行到3 GHz
可选的分频比:
÷64, ÷128, ÷256
低电流消耗:
19毫安在5 V
小型封装:
8引脚SSOP
可用磁带和卷轴
UPB1506GV
UPB1507GV
测试电路
UPB1507GV
C
1年
f
IN
2 V
CC
NC
7 OPEN
IN
8
C
描述
NEC的UPB1506GV和UPB1507GV是硅MMIC数字
与纳沙 IV硅双极制造预分频器
流程。它们的特点是高频响应到3 GHz ,
可选择的分频64,128或256的模式,并在操作
同时提请只有19毫安5伏的电源。该装置是
装在一个小的8引脚SSOP封装,有助于
系统小型化。这些器件专为在使用中
PLL合成器的DBS和CATV机顶盒和无线局域网
应用程序。
电气特性
(T
A
= -40+ 85C ,V
CC
= 4.5 5.5 V ,ZS = 50Ω )
产品型号
包装外形
符号
I
CC
f
IN( U)
f
IN(L)1
f
IN(L)2
P
IN1
P
IN2
V
OUT
V
在(H)的
V
IN(L )
参数和条件
短路电流
上限工作频率,P
IN
= -15到+6 dBm的
下限工作频率,P
IN
= -10到+6 dBm的
下限工作频率,P
IN
= -15到+6 dBm的
输入功率,女
IN
= 1.0 3.0千兆赫
输入功率,女
IN
= 0.5 1.0千兆赫
输出电压,C
L
= 0.8 pF的
分频比控制输入高
分频比控制输入低
单位
mA
GHz的
GHz的
GHz的
DBM
DBM
V
P-P
V
V
BER
O
NUM
EN
艺术
AS
gp
E
T是
n
PL
低tashee
FOL
a
GV
e
d
Th
为d恩德
ES 506
th
B1
UP
SAL
OM通讯
fr
NS :R当地
Re
SIG
t
ou
De
No
ew
CT
NTA S:
或N
f
co
se
TAIL
LEA
德
P
ê FO
FFIC
o
E:
T
3 SW1
SW2 6
GND 5
C
V
OUT
4 OUT
V
CC
万pF的
C = 1000 pF的
UPB1506GV,UPB1507GV
S08
民
12.5
典型值
19
3.0
0.5
1.0
-15
-10
1.2
1.6
V
CC
打开或GND
+6
+6
最大
26.5
美国加州东部实验室
UPB1506GV , UPB1507GV
绝对最大额定值
1
(T
A
= 25°C)
符号
V
CC
V
IN
P
IN
P
D
T
OP
T
英镑
参数
电源电压
输入电压
输入功率
动力
耗散
2
工作温度
储存温度
单位
V
V
DBM
mW
°C
°C
评级
-0.5 6.0
-0.5 VCC + 0.5
+10
250
-45至+85
-55到+150
推荐
工作条件
符号
V
CC
T
OP
参数
电源电压
工作温度
单位最小典型最大
V
°C
4.5
-40
5.0
+25
5.5
+85
注意事项:
1.操作中过量的这些参数中的任何一个,可能会导致
在永久性损坏。
2.安装在双面覆铜50x50x1.6毫米环氧
玻璃PWB (T
A
= +85C).
引脚说明
PIN号
UPB1506GV
UPB1507GV
针
名字
1
8
5
3
IN
IN
GND
SW1
应用的
电压
(V)
–
–
0
H / L
针
电压
(V)
2.9
2.9
–
–
描述
2
3
4
1
信号输入端子。该引脚被耦合到所述源极与电容器
(如1000 pF的) 。
信号输入旁路引脚。这个引脚必须配备有旁路
电容器(例如: 1000 pF)的接地。
接地引脚。应尽可能广泛的形成在板接地图案
可以最小化接地阻抗。
分比输入引脚。该比率可以通过以下的输入来控制
数据这些引脚。
SW2
H
H
÷64
L
÷128
6
6
SW2
SW1
L
÷128
÷256
这些引脚应配备有旁路电容器(例如: 1000 pF)时,以
地面上。
8
7
2
4
V
CC
OUT
4.5 5.5
–
–
2.6 4.7
电源引脚。该引脚必须配备旁路电容
(例如: 1000 pF)的接地。
分频的输出引脚。该管脚被设计成发射极跟随器
输出。该引脚可以连接到CMOS输入,由于1.2 Vp-p的最小
输出。
无连接。该引脚必须被打开。
5
7
NC
–
–
数据表
双极型数字集成电路
P
PB1506GV,
P
PB1507GV
3GHz的输入除以256 , 128 , 64预分频器IC
用于模拟DBS调谐器
该
P
PB1506GV和
P
PB1507GV是3.0 GHz的输入,对模拟DBS调谐器的高师硅分频器集成电路
应用程序。这些IC的除以256 , 128和64有助于产生模拟的DBS调谐器,用试剂盒使用17的K
DTS系列控制器或标准CMOS PLL合成器IC 。该
P
PB1506GV/
P
PB1507GV是收缩包装
的版本
P
PB586G / 588G或
P
PB1505GR使得这些更小的封装有助于减少安装
空间从传统的集成电路更换。
该
P
PB1506GV和
P
PB1507GV使用的是NEC的高F制造的
T
纳沙IV硅双极工艺。
此方法使用的氮化硅钝化膜和金电极。这些材料可以保护芯片表面从
外部污染和防止腐蚀/迁移。因此,这些IC具有出色的性能,一致性和
可靠性。
特点
x
x
x
x
x
高切换频率
低电流消耗
可选择的高师
引脚连接变化
: f
in
= 0.5 GHz至3.0 GHz的
: 5 V , 19毫安
:
y256, y128, y64
:
P
PB1506GV和
P
PB1507GV
高密度表面贴装8引脚塑料SSOP ( 175万)
应用
这些IC可为本地振荡器和PLL频率合成器包括模数之间的分频器使用
预分频器。例如,下面的应用程序可以选择;
x
x
模拟DBS调谐器的合成器
模拟CATV转换器的合成器
订购信息
产品型号
包
8引脚塑料
SSOP ( 175万)
记号
1506
1507
供给方式
压纹带8mm宽。引脚1是磁带拉出来
方向。 1 000 P /卷。
P
PB1506GV-E1
P
PB1507GV-E1
备注
如需订购评估样品,请联系您当地的NEC销售办事处。
(样品订购部件号:
P
PB1506GV,
P
PB1507GV)
注意:静电敏感器件
一号文件P10767EJ3V0DS00 (第3版)
发布日期1998年1月 CP ( K)
日本印刷
1996
P
PB1506GV,
P
PB1507GV
PIN码说明
应用的
电压
V
针
电压
V
2.9
PIN号
引脚名称
IN
功能及说明
信号输入端子。该引脚应连接到信号
源电容器(如1 000 pF)的直流切断。
信号输入旁路引脚。该引脚必须配备
旁路电容(例如1 000 pF)的最小化
接地阻抗。
接地引脚。在电路板上接地图案应该是
形成尽可能宽,以减少地面
阻抗。
分频比输入引脚。比可由下式确定
下面的应用水平,这些引脚。
SW2
H
L
y128
y256
P
PB1506GV
2
P
PB1507GV
1
IN
2.9
3
8
GND
0
4
5
SW1
H / L
1
3
SW2
SW1
H
L
y64
y128
6
6
这些引脚应配备旁路电容
(如1 000 pF的) ,以尽量减少接地阻抗。
V
CC
4.5 5.5
电源引脚。该引脚必须配备
旁路电容(如10 000 pF的) ,以尽量减少地面
阻抗。
分频的输出引脚。该引脚设计
射极跟随器输出。该引脚可以连接到
由于CMOS输入至1.2V
P-P
MIN输出。
无连接引脚。该引脚必须公开。
8
2
OUT
2.6 4.7
7
4
NC
5
7
4