UCC3882/-1
www.ti.com
SLUS294A - 1999年3月 - 修订2005年10月
平均电流模式同步
控制器有5位DAC
特点
联合DAC /电压监控器和PWM
同步整流功能
5位数字至模拟( DAC )转换器
1 % DAC /参考结合精度
兼容5 V和12 V系统和12
V-只有系统
低失调电流检测放大器
可编程振荡器频率实践
700千赫
折返电流限制
过压和欠压故障的Windows
2 - Ω图腾柱输出,具有可编程
死区时间,以消除交叉传导
芯片禁用功能
框图
CAM
4
曹
6
OVP
OVP ( + 17.5 % )
OV
OV ( + 9 % )
VSNS
1
电压
扩音器
VFB
15
当前
扩音器
3V
UV
UV( -9 % )
19 VDRVHI
S
R
COMP
16
Q
转
On
延迟
RT
防跨
条件
折返
当前
极限
18 GATEHI
12 PGND
2
PWRGD
描述
该UCC3882结合了高精度的参考和
电压监控电路与平均电流
模式PWM同步整流控制器
电路电源的高端微处理器与
最少的外部元件。该UCC3882
转换成5 V或12 V至一个可调输出范围
从1.8VDC在50 mV的步至2.05VDC和
2.1VDC至3.5VDC在100 mV的步长为1 % DC
系统的精度。
ISOUT
6
电流检测
扩音器
1.37 V
10 VDRVLO
转
On
延迟
RT
17 EN
4.3 V/4.2 V
VIN
UVLO
9
10.5 V/10 V
5V
REF
VIN
11 GATELO
是“
是+
8
X16
7
输出失调
5 V REF
VSNS
D0
D1
D2
D3
D4
27
26
24
23
22
D / C转换器
2 V - 3.5 V , 100毫伏
or
1.3 V - 2.05 V, 50毫伏
OSC
21 VREF
28 GND
20
命令
14
CT
13
RT
UDG970471
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权所有 1999-2005 ,德州仪器
UCC3882/-1
SLUS294A - 1999年3月 - 修订2005年10月
www.ti.com
这些器件具有有限的内置ESD保护。引线应短接在一起或设备
贮藏期间放置在导电泡棉或处理,以防止对静电损坏MOS大门。
描述(续)
DAC的输出电压是直接兼容
英特尔的5位VID代码(表
1)
其中包括1.3 V至
2.05 V在50 mV的步和2.1 V至3.5 V以100 mV
步骤。在DAC /参考的准确性
组合是优于1% 。欠压锁定
电路保证了正确的逻辑状态
在上电和断电输出。该
过压和欠压比较器监测
系统的输出电压和表示当它上升
高于或低于其设计值超过
9%。第二次过压比较器数字化部队
GATEHI关闭和GATELO对系统输出时
电压超过超过其设计值
17.5%.
对于所有的部分,接地EN引脚禁用
GATEHI和GATELO输出,关闭
电源。对于3882 ,编程DAC
低于1.8 V的输出电压,或编程全部
VID引脚高也禁止GATEHI和
GATELO输出。为-1的选择部件,所述
GATEHI和GATELO输出被切换,并且
电源的输出电压调节在
编程DAC输出电压为所有VID代码。
的电压和电流放大器具有2.5MHz的
增益带宽积,以满足高性能
系统的要求。内部电流检测
放大器允许使用一个较小的值的电流检测
电阻器,最大限度地减少功率损耗。该振荡器
频率由外部编程RT和CT 。
折返电路降低转换器的短
电路的电流限制到其标称值时的50%的
该
变流器
is
短路,
最小化
在异常部分的压力和耗散
条件。栅极驱动器的低阻抗图腾
能够驱动较大的外部极输出级
的MOSFET。交叉传导内部淘汰
通过编程的关断之间的死区时间
打开外部高压侧和同步的
的MOSFET。
该器件采用28引脚宽体表面
贴装封装。该UCC3882被指定为
操作从0℃至70℃。
接线图
N, DW或PW包
( TOP VIEW )
VSNS
PWRGD
NC
CAM
曹
OSOUT
是+
是“
VIN
VDRVLO
GATELO
保护地
RT
CT
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
GND
D0
D1
NC
D2
D3
D4
VREF
命令
VDRVHI
GATEHI
EN
COMP
VFB
NC - 无内部连接
2
www.ti.com
UCC3882/-1
SLUS294A - 1999年3月 - 修订2005年10月
绝对最大额定值
(1)
单位
VDRVHI , GATEHI
(2)
VDRVLO , GATELO
参考GND所有其他引脚
VIN
储存温度
结。温度
引线温度(焊接, 10秒)
(1)
(2)
0.3 V至20 V
0.3 V至15 V
0.3 V至5.3 V
15 V
-65_C到150_C
-55 ° C至150 ℃。
300°C
电流是积极进入,负出指定的终端。请教包装数据手册中科热限制和
包的考虑。
20 V在无负载。降额至18.5 V下使用时具有大于1000 pF的串联电容性负载具有小于20
.
电气特性
除非另有说明, VIN = VDRVHI = VDRVLO = 12 V , VSNS = 3.5 V ,V
D0
= V
D1
= V
D2
= V
D3
= V
D4
= 0 V ,R
T
= 13 k,
C
T
= 1.8 NF, EN =开, 0 ℃, <牛逼
A
< 70 ° C,T
A
= T
J
.
参数
欠压锁定
VIN UVLO开启阈值
VIN UVLO关断阈值
UVLO阈值迟滞
电源电流
l
IN
DAC /参考
指令电压精度
D0 - D4电压高
D0 - D4输入偏置电流
OVP比较器
TRIP POINT
迟滞
OV比较
TRIP POINT
迟滞
PWRGD导通电阻
紫外线比较
TRIP POINT
迟滞
使能引脚
上拉电流
电压误差放大器
输入失调电压
输入偏置电流
开环增益
电源抑制比
输出电流采购
输出吸收电流
V
CM
= 3 V
V
CM
= 3 V
2.05 V < V
COMP
< 3.05 V
10.8 V < VIN < 15 V
V
VFB
= 2 V, V
命令
= V
COMP
= 2.5 V
V
VFB
= 3 V, V
命令
= V
COMP
= 2.5 V
–10
–0.5
90
85
–1.6
1
–0.8
0
10
0.5
mV
A
dB
dB
mA
mA
V
EN
= 2.5 V
–80
–50
–20
A
%在指令电压
(2)
–12%
–9%
20
–5%
mV
%在指令电压
(2)
5%
9%
20
470
12%
mV
%在指令电压
(2)
10
17
20
25
V
mV
10.8 V < VIN < 13.2 V,I
RE
F = 0毫安
(1)
DX引脚悬空
DX引脚连接到GND
–120
–1%
5
–70
1%
5.2
–20
V
mA
EN = 0 V
7
12
mA
9.5
300
10.5
10
500
700
10.8
V
V
mV
测试条件
民
典型值
最大
单位
(1)
(2)
该试验测量的命令电压和电压放大器的偏移电压的综合误差。适用于所有DAC码
从1.8 V至3.5 V.
这个百分比被测量相对于由D0 D4的引脚设置了理想命令电压。
3
UCC3882/-1
SLUS294A - 1999年3月 - 修订2005年10月
www.ti.com
电气特性(续)
除非另有说明, VIN = VDRVHI = VDRVLO = 12 V , VSNS = 3.5 V ,V
D0
= V
D1
= V
D2
= V
D3
= V
D4
= 0 V ,R
T
= 13 k,
C
T
= 1.8 NF, EN =开, 0 ℃, <牛逼
A
< 70 ° C,T
A
= T
J
.
参数
电流检测放大器
收益
共模抑制比
电源抑制比
输出电流采购
输出吸收电流
电流放大器
输入失调电压
输入偏置电流
开环增益
输出电压高
电源抑制比
输出电流采购
输出吸收电流
振荡器
初始精度
谷峰值电压
频率变化与电压
输出低电压
输出高电压
上升时间
下降时间
TURN ON DALAY
GATEHI关闭,以GATELO开启
GATELO关闭,以GATEHI开启
折返式限流
钳位电平
系统短路电流限制
(3)
(4)
V
命令
= V
SNS
, V
FB
= V
命令
= 100mV的
V
命令
= 0, V
FB
= V
命令
= 100mV的
V
命令
= 2.3 V, V
FB
= 0 V
(4)
(3)
(3)
测试条件
民
15
典型值
16
60
80
–4
最大
17
单位
V/V
dB
dB
0 V& LT ; V
CM
& LT ; 4.5 V
10.8 V < VIN < 15 V
V
是“
= 2 V, V
ISOUT
= V
是+
= 2.5 V
V
是“
= 3 V, V
ISOUT
= V
是+
= 2.5 V
V
CM
= 3 V
V
CM
= 3 V
1 V < V
曹
< 2.5 V
10.8 V < VIN < 15 V
V
CAM
= 2 V, V
曹
= V
COMP
= 2.5 V
V
CAM
= 3 V, V
曹
= V
COMP
= 2.5 V
T
A
= 25°C
0° ℃下牛逼
A
& LT ; 70℃
10.8 V < VIN < 15 V
I
门
= -100毫安
I
门
= 100毫安
C
门
= 3.3 nF的,R
系列
= 10
C
门
= 3.3 nF的,R
系列
= 10
324
300
3
–3
mA
Ma
mV
A
dB
V
dB
mA
Ma
4
1
–0.1
90
3
80
–7
17
360
360
1.67
1%
0.2
11.8
20
15
150
135
1.37
0.71
80
80
396
420
千赫
千赫
V
输出部分( GATEHI和GATELO )
V
V
ns
ns
ns
ns
V
22
A
14.4
17
这个电压被测量相对于所述命令电压。
这个参数的计算假设为0.005的片外检测电阻值
。该测试包括错误的所有来源,从
该IC 。
引脚说明
CAM :
该管脚为反相输入到电流
放大器。从平均负载电流反馈
ISOUT引脚通过一个电阻连接到该引脚施加。
电流环路补偿网络也
连接到这个引脚(见曹) 。
曹:
该引脚为电流放大器的输出。该
电流环补偿网络连接
之间的引脚和凸轮销。上的电压
该引脚为输入到PWM比较器和
4
调节系统的输出电压。该
电压在这个输出小于0.5 V范围
(强制为0%的占空比),以上述2.5伏迫使
最大占空比。 A 3 V钳位电路防止
过度升高过去曹电压
振荡器峰值电压,提供出色的瞬态
反应。
www.ti.com
UCC3882/-1
SLUS294A - 1999年3月 - 修订2005年10月
COMP :
该引脚电压误差放大器的输出
电压。系统电压补偿网络是
COMP和VFB之间。 1.37 V夹
上面的命令用于强制电源
进入电流限制模式下,当输出短路
短路。请参见应用部分
编程电流限制。
命令:
该引脚为5比特的输出
数字到模拟(DAC)转换器,并且是
非反相电压误差放大器的输入端。该
电压此引脚设定开关稳压器的输出
电压。该命令电压由DAC设置
输入引脚D0 D4 ,根据表1中。
命令源阻抗通常1.2 kΩ和
如果必须开车,因此只有高阻抗输入
精度要保持。旁路指令
用0.01
F,
低ESR ,低ESL电容最好
电路的抗干扰能力。
CT :
该引脚用于RT编程的内部
脉宽调制振荡器频率。使用高品质
电容器的最佳振荡器的精度。见
应用部分编程oscillator.a
D0-D4:
这些都为数字输入控制码
该DAC (见
表1)。
该DAC包括两个
范围由D4和D0表示至少设置
显著位(LSB)和维生素D3 ,最显著位
(MSB)。阿位被设置为低通过连接到GND ;一
位被设置为高浮,或者将其连接到一个5伏
源。每个控制端子被上拉至约
5V通过一个内部上拉up.i
恩:
该输入用于禁用GATEHI和
GATELO输出,导致禁用输出
供应量。 EN拉至GND导致GATEHI和
GATELO输出保持低电平,而浮针
或向上拉至5V确保正常操作。 EN为
在内部上拉到5V 。
GATEHI :
该输出提供一个低阻抗
图腾柱驱动器来驱动高侧外部
MOSFET。该引脚与之间的串联电阻
外部MOSFET的栅极推荐
防止栅极驱动振铃和过冲。良好的布局
技术应该被用来防止GATEHI从
振铃超过以下PGND 0.3V 。该VDRVHI
引脚为GATEHI引脚的电源。 GATEHI
在UVLO和过压条件被禁用。
对于3882 , GATEHI也将被禁用时,
指令电压为1.3 V之间设定
和1.75伏时,或在D0 D4的标签都是逻辑
较高的水平,表明没有处理器存在。
GATELO :
该输出提供一个低阻抗
图腾柱驱动器来驱动低端同步
外部MOSFET 。该引脚之间的串联电阻
和外部MOSFET的栅极是
建议,以防止栅极驱动振铃和
过冲。好的布线技术应该用于
防止GATELO振铃超过0.3 V以下
保护地。该VDRVLO引脚提供电源
GATELO 。 UVLO期间GATELO被禁用
条件。对于3882 , GATELO也将被禁用
当命令电压编程
在1.3 V和1.75伏时,或在D0 D4的销
都是逻辑高电平,表示没有处理器
目前。
GND :
该设备的参考地。所有电压,
除栅极电压,是
相对于GND测量。旁路电容
VIN , VREF , VSNS和命令应该是
直接连接到邻近接地的接地平面。
IS-IS :
该管脚为反相输入到电流
读出放大器,并连接到低压侧
平均电流检测电阻器。
IS + :
该引脚为同相输入到电流
读出放大器和被连接到高压侧
平均电流检测电阻器。
ISOUT :
该引脚的电流检测输出
放大器。该引脚上的电压等于
通过检测电阻乘以16和电压
由指令电压偏置了。这个电压是
采用平均电流模式控制和
电流限制。
地线:
该引脚提供了一个专用的接地为
输出栅极驱动器。 GND和PGND引脚应
可以用很短的印刷电路板走线外部连接
或飞机。脱钩VDRVHI和VDRVLO至PGND
有至少0.1的低ESR电容器
F.
PWRGD :
该引脚为开漏输出,是
驱动为低电平时,复位微处理器VSNS
上升到高于或下降到低于其标称值由9%。
在对漏极开路开关的电阻将不
高于470
.
此输出应拉至
一逻辑电平电压,并应被编程为
沉1mA以下。
RT :
该引脚用于CT编程的内部
脉宽调制振荡器频率。它也被用于编程
外部MOSFET的导通之间的延迟时间
通和关断周期,从而消除了交叉
导这些MOSFET的。请参阅应用
部,用于编程振荡器和
控制交叉传导。
VDRVHI :
该引脚供电的高压侧
输出驱动器, GATEHI 。连接VDRVHI至18V
对于电源转换12VDC或更低来源
到较低的电压,并且向一个12V源系统
对于电源转换5VDC 。该引脚应
使用低ESR直接旁路到地线
电容。
5
UCC3882/-1
www.ti.com
SLUS294A - 1999年3月 - 修订2005年10月
平均电流模式同步
控制器有5位DAC
特点
联合DAC /电压监控器和PWM
同步整流功能
5位数字至模拟( DAC )转换器
1 % DAC /参考结合精度
兼容5 V和12 V系统和12
V-只有系统
低失调电流检测放大器
可编程振荡器频率实践
700千赫
折返电流限制
过压和欠压故障的Windows
2 - Ω图腾柱输出,具有可编程
死区时间,以消除交叉传导
芯片禁用功能
框图
CAM
4
曹
6
OVP
OVP ( + 17.5 % )
OV
OV ( + 9 % )
VSNS
1
电压
扩音器
VFB
15
当前
扩音器
3V
UV
UV( -9 % )
19 VDRVHI
S
R
COMP
16
Q
转
On
延迟
RT
防跨
条件
折返
当前
极限
18 GATEHI
12 PGND
2
PWRGD
描述
该UCC3882结合了高精度的参考和
电压监控电路与平均电流
模式PWM同步整流控制器
电路电源的高端微处理器与
最少的外部元件。该UCC3882
转换成5 V或12 V至一个可调输出范围
从1.8VDC在50 mV的步至2.05VDC和
2.1VDC至3.5VDC在100 mV的步长为1 % DC
系统的精度。
ISOUT
6
电流检测
扩音器
1.37 V
10 VDRVLO
转
On
延迟
RT
17 EN
4.3 V/4.2 V
VIN
UVLO
9
10.5 V/10 V
5V
REF
VIN
11 GATELO
是“
是+
8
X16
7
输出失调
5 V REF
VSNS
D0
D1
D2
D3
D4
27
26
24
23
22
D / C转换器
2 V - 3.5 V , 100毫伏
or
1.3 V - 2.05 V, 50毫伏
OSC
21 VREF
28 GND
20
命令
14
CT
13
RT
UDG970471
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权所有 1999-2005 ,德州仪器
UCC3882/-1
SLUS294A - 1999年3月 - 修订2005年10月
www.ti.com
这些器件具有有限的内置ESD保护。引线应短接在一起或设备
贮藏期间放置在导电泡棉或处理,以防止对静电损坏MOS大门。
描述(续)
DAC的输出电压是直接兼容
英特尔的5位VID代码(表
1)
其中包括1.3 V至
2.05 V在50 mV的步和2.1 V至3.5 V以100 mV
步骤。在DAC /参考的准确性
组合是优于1% 。欠压锁定
电路保证了正确的逻辑状态
在上电和断电输出。该
过压和欠压比较器监测
系统的输出电压和表示当它上升
高于或低于其设计值超过
9%。第二次过压比较器数字化部队
GATEHI关闭和GATELO对系统输出时
电压超过超过其设计值
17.5%.
对于所有的部分,接地EN引脚禁用
GATEHI和GATELO输出,关闭
电源。对于3882 ,编程DAC
低于1.8 V的输出电压,或编程全部
VID引脚高也禁止GATEHI和
GATELO输出。为-1的选择部件,所述
GATEHI和GATELO输出被切换,并且
电源的输出电压调节在
编程DAC输出电压为所有VID代码。
的电压和电流放大器具有2.5MHz的
增益带宽积,以满足高性能
系统的要求。内部电流检测
放大器允许使用一个较小的值的电流检测
电阻器,最大限度地减少功率损耗。该振荡器
频率由外部编程RT和CT 。
折返电路降低转换器的短
电路的电流限制到其标称值时的50%的
该
变流器
is
短路,
最小化
在异常部分的压力和耗散
条件。栅极驱动器的低阻抗图腾
能够驱动较大的外部极输出级
的MOSFET。交叉传导内部淘汰
通过编程的关断之间的死区时间
打开外部高压侧和同步的
的MOSFET。
该器件采用28引脚宽体表面
贴装封装。该UCC3882被指定为
操作从0℃至70℃。
接线图
N, DW或PW包
( TOP VIEW )
VSNS
PWRGD
NC
CAM
曹
OSOUT
是+
是“
VIN
VDRVLO
GATELO
保护地
RT
CT
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
GND
D0
D1
NC
D2
D3
D4
VREF
命令
VDRVHI
GATEHI
EN
COMP
VFB
NC - 无内部连接
2
www.ti.com
UCC3882/-1
SLUS294A - 1999年3月 - 修订2005年10月
绝对最大额定值
(1)
单位
VDRVHI , GATEHI
(2)
VDRVLO , GATELO
参考GND所有其他引脚
VIN
储存温度
结。温度
引线温度(焊接, 10秒)
(1)
(2)
0.3 V至20 V
0.3 V至15 V
0.3 V至5.3 V
15 V
-65_C到150_C
-55 ° C至150 ℃。
300°C
电流是积极进入,负出指定的终端。请教包装数据手册中科热限制和
包的考虑。
20 V在无负载。降额至18.5 V下使用时具有大于1000 pF的串联电容性负载具有小于20
.
电气特性
除非另有说明, VIN = VDRVHI = VDRVLO = 12 V , VSNS = 3.5 V ,V
D0
= V
D1
= V
D2
= V
D3
= V
D4
= 0 V ,R
T
= 13 k,
C
T
= 1.8 NF, EN =开, 0 ℃, <牛逼
A
< 70 ° C,T
A
= T
J
.
参数
欠压锁定
VIN UVLO开启阈值
VIN UVLO关断阈值
UVLO阈值迟滞
电源电流
l
IN
DAC /参考
指令电压精度
D0 - D4电压高
D0 - D4输入偏置电流
OVP比较器
TRIP POINT
迟滞
OV比较
TRIP POINT
迟滞
PWRGD导通电阻
紫外线比较
TRIP POINT
迟滞
使能引脚
上拉电流
电压误差放大器
输入失调电压
输入偏置电流
开环增益
电源抑制比
输出电流采购
输出吸收电流
V
CM
= 3 V
V
CM
= 3 V
2.05 V < V
COMP
< 3.05 V
10.8 V < VIN < 15 V
V
VFB
= 2 V, V
命令
= V
COMP
= 2.5 V
V
VFB
= 3 V, V
命令
= V
COMP
= 2.5 V
–10
–0.5
90
85
–1.6
1
–0.8
0
10
0.5
mV
A
dB
dB
mA
mA
V
EN
= 2.5 V
–80
–50
–20
A
%在指令电压
(2)
–12%
–9%
20
–5%
mV
%在指令电压
(2)
5%
9%
20
470
12%
mV
%在指令电压
(2)
10
17
20
25
V
mV
10.8 V < VIN < 13.2 V,I
RE
F = 0毫安
(1)
DX引脚悬空
DX引脚连接到GND
–120
–1%
5
–70
1%
5.2
–20
V
mA
EN = 0 V
7
12
mA
9.5
300
10.5
10
500
700
10.8
V
V
mV
测试条件
民
典型值
最大
单位
(1)
(2)
该试验测量的命令电压和电压放大器的偏移电压的综合误差。适用于所有DAC码
从1.8 V至3.5 V.
这个百分比被测量相对于由D0 D4的引脚设置了理想命令电压。
3
UCC3882/-1
SLUS294A - 1999年3月 - 修订2005年10月
www.ti.com
电气特性(续)
除非另有说明, VIN = VDRVHI = VDRVLO = 12 V , VSNS = 3.5 V ,V
D0
= V
D1
= V
D2
= V
D3
= V
D4
= 0 V ,R
T
= 13 k,
C
T
= 1.8 NF, EN =开, 0 ℃, <牛逼
A
< 70 ° C,T
A
= T
J
.
参数
电流检测放大器
收益
共模抑制比
电源抑制比
输出电流采购
输出吸收电流
电流放大器
输入失调电压
输入偏置电流
开环增益
输出电压高
电源抑制比
输出电流采购
输出吸收电流
振荡器
初始精度
谷峰值电压
频率变化与电压
输出低电压
输出高电压
上升时间
下降时间
TURN ON DALAY
GATEHI关闭,以GATELO开启
GATELO关闭,以GATEHI开启
折返式限流
钳位电平
系统短路电流限制
(3)
(4)
V
命令
= V
SNS
, V
FB
= V
命令
= 100mV的
V
命令
= 0, V
FB
= V
命令
= 100mV的
V
命令
= 2.3 V, V
FB
= 0 V
(4)
(3)
(3)
测试条件
民
15
典型值
16
60
80
–4
最大
17
单位
V/V
dB
dB
0 V& LT ; V
CM
& LT ; 4.5 V
10.8 V < VIN < 15 V
V
是“
= 2 V, V
ISOUT
= V
是+
= 2.5 V
V
是“
= 3 V, V
ISOUT
= V
是+
= 2.5 V
V
CM
= 3 V
V
CM
= 3 V
1 V < V
曹
< 2.5 V
10.8 V < VIN < 15 V
V
CAM
= 2 V, V
曹
= V
COMP
= 2.5 V
V
CAM
= 3 V, V
曹
= V
COMP
= 2.5 V
T
A
= 25°C
0° ℃下牛逼
A
& LT ; 70℃
10.8 V < VIN < 15 V
I
门
= -100毫安
I
门
= 100毫安
C
门
= 3.3 nF的,R
系列
= 10
C
门
= 3.3 nF的,R
系列
= 10
324
300
3
–3
mA
Ma
mV
A
dB
V
dB
mA
Ma
4
1
–0.1
90
3
80
–7
17
360
360
1.67
1%
0.2
11.8
20
15
150
135
1.37
0.71
80
80
396
420
千赫
千赫
V
输出部分( GATEHI和GATELO )
V
V
ns
ns
ns
ns
V
22
A
14.4
17
这个电压被测量相对于所述命令电压。
这个参数的计算假设为0.005的片外检测电阻值
。该测试包括错误的所有来源,从
该IC 。
引脚说明
CAM :
该管脚为反相输入到电流
放大器。从平均负载电流反馈
ISOUT引脚通过一个电阻连接到该引脚施加。
电流环路补偿网络也
连接到这个引脚(见曹) 。
曹:
该引脚为电流放大器的输出。该
电流环补偿网络连接
之间的引脚和凸轮销。上的电压
该引脚为输入到PWM比较器和
4
调节系统的输出电压。该
电压在这个输出小于0.5 V范围
(强制为0%的占空比),以上述2.5伏迫使
最大占空比。 A 3 V钳位电路防止
过度升高过去曹电压
振荡器峰值电压,提供出色的瞬态
反应。
www.ti.com
UCC3882/-1
SLUS294A - 1999年3月 - 修订2005年10月
COMP :
该引脚电压误差放大器的输出
电压。系统电压补偿网络是
COMP和VFB之间。 1.37 V夹
上面的命令用于强制电源
进入电流限制模式下,当输出短路
短路。请参见应用部分
编程电流限制。
命令:
该引脚为5比特的输出
数字到模拟(DAC)转换器,并且是
非反相电压误差放大器的输入端。该
电压此引脚设定开关稳压器的输出
电压。该命令电压由DAC设置
输入引脚D0 D4 ,根据表1中。
命令源阻抗通常1.2 kΩ和
如果必须开车,因此只有高阻抗输入
精度要保持。旁路指令
用0.01
F,
低ESR ,低ESL电容最好
电路的抗干扰能力。
CT :
该引脚用于RT编程的内部
脉宽调制振荡器频率。使用高品质
电容器的最佳振荡器的精度。见
应用部分编程oscillator.a
D0-D4:
这些都为数字输入控制码
该DAC (见
表1)。
该DAC包括两个
范围由D4和D0表示至少设置
显著位(LSB)和维生素D3 ,最显著位
(MSB)。阿位被设置为低通过连接到GND ;一
位被设置为高浮,或者将其连接到一个5伏
源。每个控制端子被上拉至约
5V通过一个内部上拉up.i
恩:
该输入用于禁用GATEHI和
GATELO输出,导致禁用输出
供应量。 EN拉至GND导致GATEHI和
GATELO输出保持低电平,而浮针
或向上拉至5V确保正常操作。 EN为
在内部上拉到5V 。
GATEHI :
该输出提供一个低阻抗
图腾柱驱动器来驱动高侧外部
MOSFET。该引脚与之间的串联电阻
外部MOSFET的栅极推荐
防止栅极驱动振铃和过冲。良好的布局
技术应该被用来防止GATEHI从
振铃超过以下PGND 0.3V 。该VDRVHI
引脚为GATEHI引脚的电源。 GATEHI
在UVLO和过压条件被禁用。
对于3882 , GATEHI也将被禁用时,
指令电压为1.3 V之间设定
和1.75伏时,或在D0 D4的标签都是逻辑
较高的水平,表明没有处理器存在。
GATELO :
该输出提供一个低阻抗
图腾柱驱动器来驱动低端同步
外部MOSFET 。该引脚之间的串联电阻
和外部MOSFET的栅极是
建议,以防止栅极驱动振铃和
过冲。好的布线技术应该用于
防止GATELO振铃超过0.3 V以下
保护地。该VDRVLO引脚提供电源
GATELO 。 UVLO期间GATELO被禁用
条件。对于3882 , GATELO也将被禁用
当命令电压编程
在1.3 V和1.75伏时,或在D0 D4的销
都是逻辑高电平,表示没有处理器
目前。
GND :
该设备的参考地。所有电压,
除栅极电压,是
相对于GND测量。旁路电容
VIN , VREF , VSNS和命令应该是
直接连接到邻近接地的接地平面。
IS-IS :
该管脚为反相输入到电流
读出放大器,并连接到低压侧
平均电流检测电阻器。
IS + :
该引脚为同相输入到电流
读出放大器和被连接到高压侧
平均电流检测电阻器。
ISOUT :
该引脚的电流检测输出
放大器。该引脚上的电压等于
通过检测电阻乘以16和电压
由指令电压偏置了。这个电压是
采用平均电流模式控制和
电流限制。
地线:
该引脚提供了一个专用的接地为
输出栅极驱动器。 GND和PGND引脚应
可以用很短的印刷电路板走线外部连接
或飞机。脱钩VDRVHI和VDRVLO至PGND
有至少0.1的低ESR电容器
F.
PWRGD :
该引脚为开漏输出,是
驱动为低电平时,复位微处理器VSNS
上升到高于或下降到低于其标称值由9%。
在对漏极开路开关的电阻将不
高于470
.
此输出应拉至
一逻辑电平电压,并应被编程为
沉1mA以下。
RT :
该引脚用于CT编程的内部
脉宽调制振荡器频率。它也被用于编程
外部MOSFET的导通之间的延迟时间
通和关断周期,从而消除了交叉
导这些MOSFET的。请参阅应用
部,用于编程振荡器和
控制交叉传导。
VDRVHI :
该引脚供电的高压侧
输出驱动器, GATEHI 。连接VDRVHI至18V
对于电源转换12VDC或更低来源
到较低的电压,并且向一个12V源系统
对于电源转换5VDC 。该引脚应
使用低ESR直接旁路到地线
电容。
5
UCC2882/-1
UCC3882/-1
平均电流模式同步控制器, 5位DAC
特点
联合DAC /电压监控器和PWM
同步整流功能
5位数字至模拟( DAC )转换器
1 % DAC /参考结合精度
兼容5V和12V系统和
12V-只有系统
低失调电流检测放大器
可编程振荡器频率实践
至700kHz
折返电流限制
过压和欠压故障的Windows
2Ω图腾柱输出,具有可编程
死区时间,以消除交叉传导
芯片禁用功能
描述
该UCC3882结合了高精密基准电压
监控电路与平均电流模式PWM同步的
理性整改控制器电路电源的高端微处理器的
处理机具有最少的外部元件。该UCC3882
转换成5V或12V至一个可调输出范围为1.8VDC
到2.05VDC步长为50mV和2.1VDC至3.5VDC以100mV
步骤,用1%的直流系统的准确性。
DAC输出电压与英特尔的5位直接兼容
VID代码(表1) ,涵盖1.3V到2.05V ,步进
和2.1V至3.5V的100mV的步骤。 DAC的精度/ REF-
erence组合是优于1% 。欠压锁定税务局局长
cuitry保证正确的逻辑状态输出时
上电和断电。过压和欠压
比较器监视系统的输出电压,并指示
当它上升到高于或下降到低于其设计值由多
超过9% 。第二次过压比较器数字化部队
GATEHI关闭和GATELO对系统输出电压EX-时
ceeds它设计了超过17.5 %的价值。
(续)
框图
UDG-97047-1
03/99
本站由ICminer.com电子图书馆服务版权所有2003
UCC2882/-1
UCC3882/-1
绝对最大额定值
VDRVHI , GATEHI (注1 ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V至20V
VDRVLO , GATELO 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V至15V
所有其他引脚参考GND 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V至5.3V
VIN 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 15V
储存温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -65 ° C至+ 150°C
结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -55 ° C至+ 150°C
引线温度(焊接, 10秒)。 。 。 。 。 。 。 。 。 。 。 。 。 + 300℃
接线图
DIL -28 , SOIC -28 (顶视图)
N, DW或PW包
VSNS
PWRGD
N / C
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
GND
D0
D1
N / C
D2
D3
D4
VREF
命令
VDRVHI
GATEHI
EN
COMP
VFB
电流是积极进入,负出指定的终端。
咨询数据手册的热限制包装节
和包的考虑。
注1 : 20V在无负载。减免至18.5V与电容使用时,
大于1000pF的串联小于20略去负荷
.
CAM
曹
ISOUT
是+
是“
VIN
VDRVLO
GATELO
保护地
RT
CT
描述(续)
对于所有的部分,接地EN引脚禁用
GATEHI和GATELO输出,关闭电源
供应量。对于2882和3882只,编程DAC
低于1.8V的输出电压,或编程所有的VID
高引脚也禁止GATEHI和GATELO输出
放。对于“ -1"选项部分, GATEHI和GATELO
输出被切换,并且该电源的输出电压
年龄规定在程序的DAC输出电压
所有VID代码。
的电压和电流放大器具有2.5MHz的
增益带宽积,以满足高性能系
统的要求。内部电流检测放大器
允许使用一个较小的值的电流检测电阻,
最大限度地减少功率损耗。振荡器的频率是克斯特
应受编为R
T
和C
T
。折返电路
减小了转换器的短路电流限制到50%的
其标称值时,转换器被短路,
尽量减少在AB-元件应力和耗散
正常情况下。栅极驱动器的低阻抗
图腾柱能够驱动大克斯特的输出级
最终的MOSFET。交叉传导内部淘汰
通过编程关断和转弯之间的死区时间
在外部高压侧和同步MOSFET的。
该器件采用28引脚宽体表面
贴装封装。该UCC2882规定工作
从-25 ℃至+ 85 ℃, UCC3882被指定为
操作从0℃至70℃。
电气特性:
除非另有说明,VIN = VDRVHI = VDRVLO = 12V, VSNS = 3.5V ,V
D0
= V
D1
= V
D2
= V
D3
= V
D4
= 0V ,R
T
= 13K ,C
T
= 1.8nF , EN =开, 0 ℃, <牛逼
A
< 70 ° C,T
A
= T
J
.
参数
测试条件
欠压锁定
VIN UVLO开启阈值
VIN UVLO关断阈值
UVLO阈值迟滞
电源电流
EN = 0V
l
IN
本站由ICminer.com电子图书馆服务版权所有2003
民
典型值
10.5
10
500
7
最大单位
10.8
700
12
V
V
mV
mA
9.5
300
2
UCC2882/-1
UCC3882/-1
电气特性:
除非另有说明,VIN = VDRVHI = VDRVLO = 12V, VSNS = 3.5V ,V
D0
= V
D1
= V
D2
= V
D3
= V
D4
= 0V ,R
T
= 13K ,C
T
= 1.8nF , EN =开, 0 ℃, <牛逼
A
< 70 ° C,T
A
= T
J
.
参数
测试条件
DAC /参考
指令电压精度
10.8V < VIN < 13.2V ,我
REF
= 0毫安(注1 )
D0 - D4电压高
DX引脚悬空
D0 - D4输入偏置电流
DX引脚连接到GND
OVP比较器
TRIP POINT
%在指令电压(注2 )
迟滞
OV比较
TRIP POINT
%在指令电压(注2 )
迟滞
PWRGD导通电阻
紫外线比较
TRIP POINT
%在指令电压(注2 )
迟滞
使能引脚
上拉电流
V
EN
= 2.5V
电压误差放大器
输入失调电压
V
CM
= 3V
输入偏置电流
V
CM
= 3V
开环增益
2.05V < V
COMP
< 3.05V
电源抑制比
10.8V < VIN < 15V
输出电流采购
V
VFB
= 2V, V
命令
= V
COMP
= 2.5V
输出吸收电流
V
VFB
= 3V, V
命令
= V
COMP
= 2.5V
电流检测放大器
收益
共模抑制比
0V & LT ; V
CM
& LT ; 4.5V
电源抑制比
10.8V < VIN < 15V
输出电流采购
V
IS
– = 2V, V
ISOUT
= V
IS
+ = 2.5V
输出吸收电流
V
是“
= 3V, V
ISOUT
= V
是+
= 2.5V
电流放大器
输入失调电压
V
CM
= 3V
输入偏置电流
V
CM
= 3V
开环增益
1V < V
曹
& LT ; 2.5V
输出电压高
电源抑制比
10.8V < VIN < 15V
输出电流采购
V
CAM
= 2V, V
曹
= V
COMP
= 2.5V
输出吸收电流
V
CAM
= 3V, V
曹
= V
COMP
= 2.5V
振荡器
初始精度
T
A
= 25°C
0° ℃下牛逼
A
& LT ; 70℃
谷峰值电压
频率变化与电压
10.8V < VIN < 15V
输出部分( GATEHI和GATELO )
输出低电压
I
门
= -100mA
输出高电压
I
门
= 100毫安
上升时间
C
门
=为3.3nF ,R
系列
= 10
下降时间
C
门
=为3.3nF ,R
系列
= 10
民
–1
–120
10
5
–70
17
20
9
20
典型值
最大单位
1
5.2
–20
25
%
V
A
%
mV
%
mV
%
mV
A
mV
A
dB
dB
mA
mA
V/V
dB
dB
mA
mA
mV
A
dB
V
dB
mA
mA
396
420
千赫
千赫
V
%
V
V
ns
ns
5
12
470
–12
–9
20
–50
0
90
85
–1.6
1
–5
–80
–10
–0.5
–20
10
0.5
–0.8
15
3
16
60
80
–4
4
1
–0.1
90
3
80
–7
17
17
–3
324
300
360
360
1.67
1
0.2
11.8
20
15
80
80
本站由ICminer.com电子图书馆服务版权所有2003
3
UCC2882/-1
UCC3882/-1
电气特性:
除非另有说明,VIN = VDRVHI = VDRVLO = 12V, VSNS = 3.5V ,V
D0
= V
D1
= V
D2
= V
D3
= V
D4
= 0V ,R
T
= 13K ,C
T
= 1.8nF , EN =开, 0 ℃, <牛逼
A
< 70 ° C,T
A
= T
J
.
参数
测试条件
民
典型值
最大单位
开启延迟
GATEHI关闭,以GATELO开启
150
ns
GATELO关闭,以GATEHI开启
135
ns
折返式限流
1.37
V
钳位电平
V
命令=
V
SNS
V
FB
= V
命令
- 为100mV (注3)
0.71
V
V
SNS
= 0
V
FB
= V
命令
- 为100mV (注3)
14.4
17
22
A
系统短路电流限制
V
命令=
2.3V
V
FB
= 0V (注4)
注1:该试验测量的命令电压和电压放大器的偏移电压的综合误差。适用于所有
DAC代码为1.8V至3.5V 。
注2 :此百分比测定相对于由D0的编程提供了理想指挥电压 - D4引脚。
注3:该电压被测量相对于所述命令电压。
注4 :该参数的计算假设为0.005的片外检测电阻值
。这个测试包括所有来源
从集成电路误差。
引脚说明
CAM :
该引脚为反相输入端的电流扩增
费里。从ISOUT平均负载电流反馈
引脚通过一个电阻连接到该引脚施加。趋势/涌流
环路补偿网络也连接到该引脚
(见曹下文) 。
曹:
该引脚为电流放大器的输出。趋势/涌流
环路补偿网络连接此之间
销和凸轮销。该引脚上的电压是输入
到PWM比较器和调节输出电压
该系统。在此输出电压从BE-范围
低0.5V (强制为0%的占空比),以高于2.5V迫使
最大占空比。 3V器件的钳位电路防止
过度升高过去的振荡器曹电压
峰值电压,提供出色的瞬态响应。
COMP :
该引脚电压误差放大器的输出电压
年龄。系统电压补偿网络是AP-
COMP和VFB之间的合股。一个1.37V钳位以上
命令是用来迫使电源电流成
租限制模式时,输出短路。看
应用部分的编程电流限制。
命令:
此引脚是5位的输出digi-
河谷到模拟(DAC)转换器,并且所述非反相IN-
放电压误差放大器的。该引脚上的电压
设定开关调节器的输出电压。该公
MAND电压由DAC输入引脚D0 D4, AC-设置
盘带表1命令源阻抗
通常1.2KΩ ,因此必须驱动只有高阻抗
ANCE输入,如果精度是需要维持。绕行
命令和0.01μF ,低ESR ,低ESL电容
最佳电路的抗干扰能力。
4
CT :
该引脚用于RT编程的内部
脉宽调制振荡器频率。使用高品质的电容
最佳振荡器的精度。请参见应用部分
用于编程振荡器。
D0-D4:
这些都为数字输入控制码
DAC的(见表1 ) 。该DAC包括两个范围
通过D4和与D0代表至少显著设置
位(LSB)和维生素D3 ,最显著位(MSB) 。有一点是
设置低通过被连接到GND ;一个位设置由高
浮,或者将其连接到一个5V电源。每个控制
端子被上拉至约5V通过一个内部上拉
了。
恩:
该输入用于禁用GATEHI和
GATELO输出,导致禁用电源。
EN拉至GND导致GATEHI和GATELO
输出保持低电平,而浮针或拉
高达5V确保正常操作。 EN被上拉至5V
在内部。
GATEHI :
该输出提供一个低阻抗图腾
极驱动器来驱动高侧外部MOSFET 。一个SE-
里斯这个引脚和外部的栅极之间的电阻
MOSFET的建议,以防止栅极驱动振铃
和过冲。好的布线技术,应使用
防止GATEHI振铃超过0.3V以下
保护地。该VDRVHI引脚提供电源的
GATEHI引脚。 UVLO期间GATEHI被禁用,
过压条件。对于只有3882分之2882 , GATEHI
也被禁止指令电压为亲
编程1.3和1.75V时,或在D0 D4之间
引脚都是逻辑高电平,表示没有处理器
目前。
本站由ICminer.com电子图书馆服务版权所有2003
UCC2882/-1
UCC3882/-1
引脚说明(续)
GATELO :
该输出提供一个低阻抗图腾
极驱动器来驱动低端外部同步
MOSFET。这个引脚和栅极之间串联一个电阻
外部MOSFET的建议,以防止门
驱动振铃和过冲。良好的布局技巧
应该用来防止GATELO振铃更多
比下面PGND 0.3V 。该VDRVLO引脚提供
电源GATELO 。 UVLO期间GATELO被禁用
条件。对于只有3882分之2882 , GATELO也显示
当指令电压进行编程BE-体健
吐温1.3和1.75V时,或在D0 D4的销都
逻辑水平高,说明没有处理器存在。
GND :
该设备的参考地。所有电压,用
异常的门电压,测量与
对于GND 。对VIN , VREF , VSNS旁路电容器
和命令应该是直接连接到
地平面附近的GND 。
IS-IS :
该引脚为反相输入端的电流检测
放大器和连接到所述平均的低侧
电流检测电阻。
IS + :
该引脚为同相输入到电流
读出放大器和被连接到所述的高侧
平均电流检测电阻。
ISOUT :
该引脚的电流检测输出扩增
费里。该引脚上的电压等于两端的电压
检测电阻乘以16和偏置了由
指令电压。该电压被用于平均
电流模式控制和电流限制。
地线:
该引脚提供了一个专用的接地的输出
把栅极驱动器。 GND和PGND引脚应
外部连接采用短PCB板走线或
平面。脱钩VDRVHI和VDRVLO和PGND
低ESR电容至少0.1μF的。
PWRGD :
该引脚为开漏输出,驱动
低复位微处理器时VSNS上述上升
或低于其标称值的9% 。导通电阻
漏极开路的开关将不超过470Ω以上。
此输出应拉至逻辑电平电压
并应被编程以吸收1mA以下。
RT :
该引脚用于CT编程的内部
脉宽调制振荡器频率。它也被用于编程
外部MOSFET的导通之间的延迟时间和
关闭时间,从而消除交叉传导
这些MOSFET的。请参见应用部分的亲
编程振荡器和用于控制交叉传导
化。
VDRVHI :
该引脚供电的高侧输出
驱动程序, GATEHI 。连接VDRVHI到18V或更低
源,电源转换12VDC降低
电压,并以12V电源用于为功率支持系统
层数转换5VDC 。该引脚应旁路二
接连到PGND使用低ESR电容。
VDRVLO :
该引脚提供电源的低压侧输出
驱动程序, GATELO 。 VDRVLO通常连接到一个12V的
源,但也可以连接到5V电源,用于驱动
逻辑电平MOSFET 。该引脚应旁路二
接连到PGND使用低ESR电容。
VIN :
该引脚提供电源的芯片。连接到VIN
一个稳定的电压源,其至少10.8V以上GND。
该GATEHI , GATELO和PWRGD输出将举行
为低电平,直到VCC超过上欠压锁定
门槛。该引脚应直接旁路到GND 。
VFB :
该引脚为反相输入端的误差放大器。
这个输入通过反馈连接至COMP
通过一个电阻网络和电源输出
器或分压器网络。
VREF :
该引脚提供一个准确的5V参考,
内部短路电流限制。 VREF权力
D / A转换,并提供一个阈值电压为
在UVLO比较器。为了获得最佳的参考稳定性,逐
通过VREF直接到GND的低ESR ,低ESL钙
pacitor至少0.01μF的。
VSNS :
该引脚被连接到系统的输出电压
年龄通过一个低通的R- C滤波器。当在电压
VSNS上升到高于或低于所述命令电压
9% , PWRGD输出变为低电平复位MI-
croprocessor 。当VSNS的电压高于上升
指令电压17.5 %时, OVP比较
禁止GATEHI输出和使GATELO
输出,迫使0%的占空比的电源。这
销也可用于由折返电流限制电路
以指示当输出电压一直短税务局局长
cuited 。 VSNS应该很好地分离到IC
用一个电容到GND。在OV和UV比较'
滞后通常为20mV ,需要良好的布局和滤波器
tering技术,以确保噪音和地面反弹
不小心绊倒的OV和UV比较。这是
建议的RC滤波器设定为约
飞秒/ 10被用来从系统中输出过滤噪声,
其中Fs是振荡器频率。
本站由ICminer.com电子图书馆服务版权所有2003
5