地铁
提供了两个终端侧接口,一正一负轨( RP和RN )或NRZ ( RD )接口。
该选择由状态放置在信号引线标记PNENB确定。当一个低施加到
在信号引线,所述的HDB3解码器和HDB3编码器模块被旁路,并且在终端侧的I / O是一个
正,负电源接口。当高被加到信号引线,一种NRZ接口设置。
数据逐个从地铁上的时钟信号( CLKO )的下降沿。接收数据和时钟显
的NAL失效,并且通过将低的接收禁用铅( RXDIS )强制设置为高阻抗状态。
对于一个接收正和负轨接口,反相时钟( CLKO)也被提供。
在终端侧接口用于发射机可以是正和负轨(TP和TN )或NRZ ( TD)上
数据依赖于所述公共控制引线PNENB的状态。数据移入捷运正面
时钟信号( CLKI )的转变。输入时钟被监视时钟丢失。当输入时钟
保持为高或低, TXLOC将被设置为低。捷运还提供了生成并插入AIS的能力
(全1信号) ,独立于发送数据。低置于TXAIS率先实现发送AIS
发电机。
提供了两个回环,回环传输和接收环回。发送环回连接数据
路径从发射机输出驱动级的时钟恢复,并禁用外部接收器的输入。
发送回送是通过将低的LBKTX信号线激活。
收到回送接收数据路径连接到发送输出电路和禁止发送输入。
收到回送是通过将低的LBKRX信号线激活。
6 Mbps的操作中,地铁应在P和N轨模式下操作,从而绕过的HDB3解码器/
编码器。
引脚图
贝尔克
LQLTY
TXLOC
RxAIS
TXAIS
TP / TD
40
38
36
34
32
30
20
22
24
26
28
EQB1
EQB0
GND
CLKI
VDD
10
GND
VDD
12
TPO
TNO
GND
GNDA
16
18
DI2
DI1
GND
GND
GND
VDD
低
42
LBKTX
TN
6
4
2
VCOC
PNENB
DCK
VDD
GND
RN
RP / RD
CLKO
CLKO
GND
PLLC
14
8
地铁引脚图
( TOP VIEW )
AGFIL
RxLOS
图2.捷运引脚图其名称和编号
LBKRX
VDD
RXDIS
CV
VAGC
44
-3-
TXC-02050-MB
埃德。 3 1994年4月
地铁
引脚说明
电源和接地
符号
VDD
GND
VAGC
GNDA
PIN号
10,18,35,
37,42
1,6,11,16,32,
36,39,44
23
31
I / O / P *
P
P
P
P
TYPE
名称/功能
VDD :
5伏电源,
±
5%.
地面:
0伏参考。
AGC VDD :
采用1N914或1N4148从VDD隔离
二极管。
AGC地:
0伏参考。
*注: I =输入; O =输出; P =电源
线路侧I / O
符号
DI1
DI2
PIN号
29
30
I / O / P
I
O
TYPE
类似物
类似物
名称/功能
数据在1 :
HDB3或B8ZS编码的双极接受
数据输入。
数据在2 :
直流参考电压数据输入DI1 。
捷运使用内部产生的参考电压进行
ENCE作为AC地对接收的数据输入。一
外部0.1
F的电容,并联一个10
F / 6.3 V
钽电容器,连接该引脚之间
地面上。没有其他的连接,应使此
引脚。
传递负输出:
线传输阴性;输出
放是低电平有效。
正传递出:
线传输阳性;产量
是低电平有效。
TNO
TPO
33
34
O
O
TTL24mA
TTL24mA
终端侧的I / O
符号
RN
PIN号
12
I / O / P
O
TYPE
TTL4mA
名称/功能
接收负:
当PNENB低, HDB3
编解码器被旁路和N-轨( RN)的数据被设置在
该引脚。当PNENB为高电平时,输出被强制为
一个高阻抗状态。
接收正/接收数据:
当PNENB是
低, HDB3编解码器被旁路, P-铁( RP )
数据提供该引脚上。当PNENB高,
NRZ数据( RD)的设置。
时钟输出反转:
接收反相时钟输出。
正,负电源接收同步输出数据
在上升沿。禁用于NRZ模式。
RP / RD
13
O
TTL4mA
CLKO
14
O
CMOS8mA
-4-
TXC-02050-MB
埃德。 3 1994年4月
地铁
符号
CLKO
PIN号
15
I / O / P
O
TYPE
CMOS8mA
名称/功能
时钟输出:
接收时钟输出。收到积极
而负轨和NRZ数据同步输出
下降沿。
时钟在:
传输时钟输入P和N轨
NRZ数据。传输数据移入地铁上
上升沿。这个时钟必须具有的频率
±
20ppm的为34368千比特/秒的操作和
±
30 PPM
为8448分之6312 kbit / s的操作(参考: CCITT recom-
议书G.703 ) 。这样做的占空比要求
时钟信号是50%的
±
5% ,在1.4V的TTL测量
阈值电平。
传正/发送数据:
当PNENB是
低, HDB3解码器被旁路并透过P轨
( TP)的数据被施加到该引脚。当PNENB高,
NRZ发送数据( TD)上被施加。
传递负:
当PNENB低, HDB3
编解码器被旁路,并发送N-二铁( TN )被施加
此引脚。当PNENB高,这个输入被禁用。
CLKI
38
I
TTLr
TP / TD
40
I
TTL
TN
41
I
TTL
报警信号输出
符号
TXLOC
PIN号
2
I / O / P
O
TYPE
TTL2mA
名称/功能
传输损耗的时钟:
低电平有效输出。一反
麻省理工学院的损失时钟发生报警时,发送时钟
输入( CKLI )被卡住高或低20-32个时钟周期。
恢复发生在科幻RST输入时钟跳变。
线路质量:
这个信号代表了总的估计
这是通过计算确定的线路质量的
编码违规34 ( 8 ) Mbit / s的操作。如果行
出错率大于10
-6
在一个10的阈值(40)
第二区间, LQLTY变为高电平有效。 LQLTY是
低电平有效时,编码违规不超过
10
-6
阈值在10 (40)秒的时间间隔。输出
该引脚上才有效,当相应的时钟显
最终被施加到贝尔克。它应该被忽略
操作的P和N模式。
编码违例:
高电平输出。的编码违例
当HDB3编码违规是发生脉冲化
在所接收的行数据的输入进行检测。的编码vio-
集是没有的HDB3零替换代码的一部分。一
编码冲突发生时,由于噪音或其他
减损影响线路信号。此输出
引脚应被忽略,在P和N模式。
接收信号丢失:
低电平有效输出。对于接收
当输入数据是零出现信号的损失
20-32个时钟周期。当接收时恢复
信号返回。
LQLTY
5
O
TTL2mA
CV
19
O
TTL2mA
RxLOS
20
O
TTL2mA
-5-
TXC-02050-MB
埃德。 3 1994年4月
地铁
提供了两个终端侧接口,一正一负轨( RP和RN )或NRZ ( RD )接口。
该选择由状态放置在信号引线标记PNENB确定。当一个低施加到
在信号引线,所述的HDB3解码器和HDB3编码器模块被旁路,并且在终端侧的I / O是一个
正,负电源接口。当高被加到信号引线,一种NRZ接口设置。
数据逐个从地铁上的时钟信号( CLKO )的下降沿。接收数据和时钟显
的NAL失效,并且通过将低的接收禁用铅( RXDIS )强制设置为高阻抗状态。
对于一个接收正和负轨接口,反相时钟( CLKO)也被提供。
在终端侧接口用于发射机可以是正和负轨(TP和TN )或NRZ ( TD)上
数据依赖于所述公共控制引线PNENB的状态。数据移入捷运正面
时钟信号( CLKI )的转变。输入时钟被监视时钟丢失。当输入时钟
保持为高或低, TXLOC将被设置为低。捷运还提供了生成并插入AIS的能力
(全1信号) ,独立于发送数据。低置于TXAIS率先实现发送AIS
发电机。
提供了两个回环,回环传输和接收环回。发送环回连接数据
路径从发射机输出驱动级的时钟恢复,并禁用外部接收器的输入。
发送回送是通过将低的LBKTX信号线激活。
收到回送接收数据路径连接到发送输出电路和禁止发送输入。
收到回送是通过将低的LBKRX信号线激活。
6 Mbps的操作中,地铁应在P和N轨模式下操作,从而绕过的HDB3解码器/
编码器。
引脚图
贝尔克
LQLTY
TXLOC
RxAIS
TXAIS
TP / TD
40
38
36
34
32
30
20
22
24
26
28
EQB1
EQB0
GND
CLKI
VDD
10
GND
VDD
12
TPO
TNO
GND
GNDA
16
18
DI2
DI1
GND
GND
GND
VDD
低
42
LBKTX
TN
6
4
2
VCOC
PNENB
DCK
VDD
GND
RN
RP / RD
CLKO
CLKO
GND
PLLC
14
8
地铁引脚图
( TOP VIEW )
AGFIL
RxLOS
图2.捷运引脚图其名称和编号
LBKRX
VDD
RXDIS
CV
VAGC
44
-3-
TXC-02050-MB
埃德。 3 1994年4月
地铁
引脚说明
电源和接地
符号
VDD
GND
VAGC
GNDA
PIN号
10,18,35,
37,42
1,6,11,16,32,
36,39,44
23
31
I / O / P *
P
P
P
P
TYPE
名称/功能
VDD :
5伏电源,
±
5%.
地面:
0伏参考。
AGC VDD :
采用1N914或1N4148从VDD隔离
二极管。
AGC地:
0伏参考。
*注: I =输入; O =输出; P =电源
线路侧I / O
符号
DI1
DI2
PIN号
29
30
I / O / P
I
O
TYPE
类似物
类似物
名称/功能
数据在1 :
HDB3或B8ZS编码的双极接受
数据输入。
数据在2 :
直流参考电压数据输入DI1 。
捷运使用内部产生的参考电压进行
ENCE作为AC地对接收的数据输入。一
外部0.1
F的电容,并联一个10
F / 6.3 V
钽电容器,连接该引脚之间
地面上。没有其他的连接,应使此
引脚。
传递负输出:
线传输阴性;输出
放是低电平有效。
正传递出:
线传输阳性;产量
是低电平有效。
TNO
TPO
33
34
O
O
TTL24mA
TTL24mA
终端侧的I / O
符号
RN
PIN号
12
I / O / P
O
TYPE
TTL4mA
名称/功能
接收负:
当PNENB低, HDB3
编解码器被旁路和N-轨( RN)的数据被设置在
该引脚。当PNENB为高电平时,输出被强制为
一个高阻抗状态。
接收正/接收数据:
当PNENB是
低, HDB3编解码器被旁路, P-铁( RP )
数据提供该引脚上。当PNENB高,
NRZ数据( RD)的设置。
时钟输出反转:
接收反相时钟输出。
正,负电源接收同步输出数据
在上升沿。禁用于NRZ模式。
RP / RD
13
O
TTL4mA
CLKO
14
O
CMOS8mA
-4-
TXC-02050-MB
埃德。 3 1994年4月
地铁
符号
CLKO
PIN号
15
I / O / P
O
TYPE
CMOS8mA
名称/功能
时钟输出:
接收时钟输出。收到积极
而负轨和NRZ数据同步输出
下降沿。
时钟在:
传输时钟输入P和N轨
NRZ数据。传输数据移入地铁上
上升沿。这个时钟必须具有的频率
±
20ppm的为34368千比特/秒的操作和
±
30 PPM
为8448分之6312 kbit / s的操作(参考: CCITT recom-
议书G.703 ) 。这样做的占空比要求
时钟信号是50%的
±
5% ,在1.4V的TTL测量
阈值电平。
传正/发送数据:
当PNENB是
低, HDB3解码器被旁路并透过P轨
( TP)的数据被施加到该引脚。当PNENB高,
NRZ发送数据( TD)上被施加。
传递负:
当PNENB低, HDB3
编解码器被旁路,并发送N-二铁( TN )被施加
此引脚。当PNENB高,这个输入被禁用。
CLKI
38
I
TTLr
TP / TD
40
I
TTL
TN
41
I
TTL
报警信号输出
符号
TXLOC
PIN号
2
I / O / P
O
TYPE
TTL2mA
名称/功能
传输损耗的时钟:
低电平有效输出。一反
麻省理工学院的损失时钟发生报警时,发送时钟
输入( CKLI )被卡住高或低20-32个时钟周期。
恢复发生在科幻RST输入时钟跳变。
线路质量:
这个信号代表了总的估计
这是通过计算确定的线路质量的
编码违规34 ( 8 ) Mbit / s的操作。如果行
出错率大于10
-6
在一个10的阈值(40)
第二区间, LQLTY变为高电平有效。 LQLTY是
低电平有效时,编码违规不超过
10
-6
阈值在10 (40)秒的时间间隔。输出
该引脚上才有效,当相应的时钟显
最终被施加到贝尔克。它应该被忽略
操作的P和N模式。
编码违例:
高电平输出。的编码违例
当HDB3编码违规是发生脉冲化
在所接收的行数据的输入进行检测。的编码vio-
集是没有的HDB3零替换代码的一部分。一
编码冲突发生时,由于噪音或其他
减损影响线路信号。此输出
引脚应被忽略,在P和N模式。
接收信号丢失:
低电平有效输出。对于接收
当输入数据是零出现信号的损失
20-32个时钟周期。当接收时恢复
信号返回。
LQLTY
5
O
TTL2mA
CV
19
O
TTL2mA
RxLOS
20
O
TTL2mA
-5-
TXC-02050-MB
埃德。 3 1994年4月