TS5070
TS5071
可编程编解码器/滤波器
COMBO 2
ND
GENERATION
完整编解码器和过滤系统
包括:
- 发送和接收PCM通道
过滤器
–
μ律
或A- law压扩CODER
和解码器
- 接收功率放大器驱动
300
- 4.096 MHz的串行PCM数据(最大)
可编程的功能:
- 发送增益25.4 dB范围内, 0.1分贝
步骤
- 接收增益25.4 dB范围内, 0.1分贝
步骤
- 混合平衡滤波器取消
TER
- 时隙分配:多达64个
角子机/ FRAME
- 2端口分配( TS5070 )
- 6接口锁存器( TS5070 )
- 一,
婆媳
- 模拟环回
- 数字环回
直接接口固态
SLIC组件
简化了SLIC变压器,单
二次绕组
标准串行控制接口
80 mW工作功率(典型值)
为1.5mW待机功耗(典型值)
符合或超过所有CCITT和
LSSGR规格
兼容TTL和CMOS数字输入
TERFACES
描述
该TS5070series是第二generationcom-
bined PCM编解码器和过滤器设备进行了优化
对用户的数字交换和应用
干线卡。
采用先进的开关电容技术
TS5070和TS5071结合传输带通
和接收低通滤波器通道与一个COM
panding PCM编码器和解码器。该器件
是A -law和
μ律
可选择,并采用一个反面
常规串行PCM接口能够被
主频高达4.096兆赫。一些可编的
均衡器的功能可通过一个串行控制来控制
端口。
1997年12月
DIP20
(塑胶)
订购号: TS5071N
PLCC28
订购号码:
TS5070FN
TS5070FNTR
信道增益可编程过25.4分贝
范围中的每一个方向上,和一个可编程滤波器
包括使混合平衡来进行寻址
justed ,以适应广泛的回路阻抗CON-
ditions 。
这两种变压器和主动SLIC接口电路
与真正的或复杂的终端阻抗可以
此过滤器,在EX-进行平衡与取消
30分贝塞斯是容易实现的,当meas-
整个passbandagainst standardtest三 - 置的
mination网络。
为了使IIG COMBO接口的SLIC CON-
控制引线,多个可编程锁存器
包括;每一个都可以被配置为一个IN-
放或输出。该TS5070提供了6个锁存器
和TS5071 5锁存器。
1/32
TS5070 - TS5071
引脚连接
PLCC28
TS5070FN
DIP20
TS5071N
电源,时钟
名字
V
CC
V
SS
GND
BCLK
针
TYPE
S
S
S
I
TS5070
FN
27
3
1
16
TS5071
N
19
3
1
12
功能
正电源
供应
负
电源
地
位时钟
+5V
±
5%
– 5 V
±
5%
所有模拟和数字信号都参考该引脚。
位时钟输入,用于将PCM数据移位进和移出的
D
R
和D
X
销。 BCLK可能会有所不同,从64 kHz到4.096
兆赫在8 kHz的增量,并且必须是同步的
MCLK ( TS5071只) 。
所使用的开关电容滤波器的主时钟输入
及编码器和译码器顺序逻辑。必须是
512千赫, 1 1分之536 。 544兆赫,
2.048 MHz或4.096 MHz和同步与BCLK 。
BCLK和MCLK连接在一起的TS5071 。
描述
MCLK
I
17
12
主时钟
4/32