SLLS423I - 2000年6月 - 修订2005年3月
TSB41AB1
IEEE 1394A 2000一个端口电缆
收发器/仲裁器
描述
该TSB41AB1提供在实现一个单口节点所需的数字和模拟收发器功能
基于电缆的IEEE1394网络。电缆端口采用一个差分线路收发器。该收发器
包括:电路系统,以根据需要来确定连接状态监视线路的条件下,进行初始化
和仲裁,并为数据包的接收和发送。该TSB41AB1被设计为具有链接到接口
层控制器(LLC) ,如TSB12LV21 , TSB12LV22 , TSB12LV23 , TSB12LV26 , TSB12LV31 ,
TSB12LV41 , TSB12LV42 ,或TSB12LV01A 。
该TSB41AB1仅需要一个外部24.576 MHz的晶体作为参考。外部时钟可以被提供
而不是晶体。一个内部振荡器驱动一个内部锁相环( PLL) ,其生成所述
所需的393.216 MHz的参考信号。该参考信号在内部划分来提供时钟信号
用于控制的出编码的选通脉冲和数据信息传输。一个49.152 MHz的时钟信号
被提供给相关联的有限责任公司的两个芯片的同步,并用于对再同步
接收到的数据。掉电( PD )功能,当通过断言PD端支持高,停止操作
的锁相环。
该TSB41AB1支持本身和它的有限责任公司之间的一个可选的隔离屏障。当ISO输入端
绑高, LLC接口输出表现一般。当ISO端子接低电平,内部差分
逻辑被启用,并且在输出被驱动,使得它们可以通过一个电容或变压器耦合
作为IEEE标准1394-1995的附录J和IEEE 1394 -2000 (节所述的电隔离屏障
5.9.4 )(以下,称为附件J型隔离) 。与TI总线保持隔离ISO终端操作
在物理层要高。
数据位可以通过电缆端口从LLC在两个,四个或八个平行路径被接收到的发送
(取决于所要求的传输速度)和被内部地锁存于TSB41AB1在
与49.152 MHz的系统时钟同步。这些位被串联结合,进行编码,并发送
在98.304 , 196.608 ,或393.216兆比特/秒(简称为S100 ,S200 ,和S400的速度,分别)作为
出站数据选通信息流。在传输期间,经编码的数据的信息被发送
差异在城规会的电缆线对和编码频闪信息传输差分对TPA
对电缆。
在数据包接收,接收电缆端口的TPA和TPB发射器被禁用,而接收器
该端口被启用。经编码的数据信息被接收在TPA电缆对,并将编码
频闪信息被接收的TPB线缆对。所接收的数据选通信息进行解码以恢复
接收时钟信号和串行数据位。串行数据位被分裂成两个,四个,或8位并行
流(这取决于所指示的接收速度) ,再同步到本地49.152 MHz的系统时钟
并将其发送到相关联的有限责任公司。
无论是TPA和TPB线缆接口集成差分比较器在监视线路状态
初始化和仲裁。这些比较器的输出被使用的内部逻辑,以确定
仲裁状态。所述TPA信道监视输入电缆的共模电压。此值
共模电压的仲裁过程中用于设定下一个分组的传输速度。此外,
城规会的信道监视进线电缆的共模电压对城规会为一的存在
远程供给双绞线偏置电压。
该TSB41AB1提供了一个1.86 -V的标称偏置电压端口终止TPBIAS终端。这种偏见
电压,当通过由遥控接收器中的电缆所示,表示活动连接的存在。这
偏置电压源必须由1-3的外部滤波电容来稳定
F.
TPBIAS通常是V
DD
-0.2 V时,
端口没有连接到另一节点。
在TSB41AB1线路驱动器工作在高阻抗的电流模式,并设计有工作
为了外部的112 - Ω线路端接电阻网络相匹配的110 Ω电缆的阻抗。一个网络
在双绞线电缆的每一端设置。每一个网络是由一对串联连接的56 - Ω的
电阻器。一对电阻器直接连接到所述双绞线-A终端的中点是
连接到其相应的TPBIAS电压端子。一对电阻器的中点,其直接
2
邮政信箱655303达拉斯,德克萨斯州75265
邮政信箱1443休斯敦,得克萨斯州77251-1443