添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第1022页 > TS80C31X2-VCBB
TS80C31X2
8位CMOS微控制器无ROM
1.描述
TS80C31X2是高性能CMOS和无ROM
80C51的CMOS单芯片8位的版本
微控制器。
该TS80C31X2保留TSC80C31的所有功能
有128字节的内部RAM , 5源, 4个优先级
级中断系统中,一个片振子和两个定时器/
计数器。
此外, TS80C31X2具有双数据指针,一个
有利于更灵活的串行通道
多机通信( EUART )和X2的速度
改进机制。
该TS80C31X2的全静态设计允许
降低系统的功耗通过使时钟
频率降低到任何值,即使直流,而不丧失
数据。
该TS80C31X2有2个软件可选模式
为进一步降低功耗减少活动
消费。在空闲模式下,CPU被冻结,而
定时器,串行口和中断系统仍在
操作。在省电模式下的RAM中保存
和所有其他功能都不起作用。
2.特点
q
80C31兼容
8031引脚和指令兼容
4个8位I / O端口
2个16位定时器/计数器
128字节暂存RAM
q
与中断结构
5个中断源,
4个优先级的中断系统
q
全双工增强型UART。
帧错误检测
自动地址识别
q
高速架构
40兆赫@ 5V , 30MHz的@ 3V
X2速度改进能力( 6个时钟/
机器周期)
30兆赫@ 5V , 20兆赫@ 3V (相当于
60兆赫@ 5V , 40兆赫@ 3V )
q
功率控制模式
空闲模式
掉电模式
断电标志
q
q
双数据指针
异步端口复位
q
q
q
一旦模式(片上仿真)
电源: 4.5-5.5V , 2.7-5.5V
温度范围:商业级( 0 70
o
C)和
工业级(-40 85
o
C)
包: PDIL40 , PLCC44 , VQFP44 1.4 , PQFP F1
( 13.9足迹)
q
版本C - 2001年1月15日
1
TS80C31X2
3.框图
RXD
XTAL1
XTAL2
ALE / PROG
PSEN
中央处理器
EA
RD
WR
(1)
(1)
定时器0
定时器1
INT
CTRL
并行I / O端口&分机。公共汽车
端口0端口1端口2端口3
EUART
内存
128x8
TXD
C51
CORE
(1) (1)
IB总线
(1) (1)
RESET
T0
T1
(1) (1)
P1
P2
INT0
INT1
P0
P3
( 1 ) :端口3复用功能
2
版本C - 2001年1月15日
TS80C31X2
4. SFR映射
在TS80C31X2分为以下类别的特殊功能寄存器(SFR ) :
C51内核寄存器: ACC , B, DPH , DPL , PSW , SP , AUXR1
I / O端口寄存器: P0 , P1 , P2 , P3
定时器寄存器: TCON , TH0 , TH1 , TMOD , TL0 , TL1
串行I / O端口寄存器: SADDR , SADEN , SBUF , SCON
电源和时钟控制寄存器: PCON
中断系统寄存器:IE , IP , IPH
其他: CKCON
表1.所有的SFR及其地址和他们的复位值
寻址
ABLE
0/8
1/9
2/A
3/B
非可位寻址
4/C
5/D
6/E
7/F
F8h
F0h
E8h
E0h
D8h
D0h
C8h
C0h
B8h
B0h
A8h
A0h
98h
90h
88h
80h
IP
XXX0 0000
P3
1111 1111
IE
0XX0 0000
P2
1111 1111
SCON
0000 0000
P1
1111 1111
TCON
0000 0000
P0
1111 1111
0/8
TMOD
0000 0000
SP
0000 0111
1/9
TL0
0000 0000
DPL
0000 0000
2/A
TL1
0000 0000
DPH
0000 0000
3/B
4/C
5/D
6/E
TH0
0000 0000
TH1
0000 0000
CKCON
XXXX XXX0
PCON
00X1 0000
7/F
SBUF
XXXX XXXX
SADDR
0000 0000
AUXR1
XXXX XXX0
SADEN
0000 0000
IPH
XXX0 0000
PSW
0000 0000
0000 0000
B
0000 0000
FFH
F7h
EFH
E7h
东方红
D7h
CFH
C7h
BFH
B7h
AFH
A7h
9Fh
97h
8Fh
87h
版权所有
版本C - 2001年1月15日
3
TS80C31X2
5.引脚配置
P1.0 / T2
P1.1 / T2EX
P1.2
P1.3
P1.4
P1.5
P1.6
P1.7
RST
P3.0/RxD
P3.1/TxD
P3.2/INT0
P3.3/INT1
P3.4/T0
P3.5/T1
P3.6/WR
P3.7/RD
XTAL2
XTAL1
VSS
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
VCC
VSS1/NIC*
P0.1 / A1
P0.2 / A2
P0.3 / A3
P0.4 / A4
P0.5 / A5
P0.6 / A6
P0.7 / A7
EA / VPP
ALE / PROG
PSEN
P2.7 / A15
P2.6 / A14
P2.5 / A13
P2.4 / A12
P2.3 / A11
P2.2 / A10
P2.1 / A9
P2.0 / A8
P1.5
P1.6
P1.7
RST
P3.0/RxD
NIC *
P3.1/TxD
P3.2/INT0
P3.3/INT1
P3.4/T0
P3.5/T1
7
8
9
10
11
12
13
14
15
16
17
P0.2/AD2
P0.3/AD3
39
38
37
36
35
34
33
32
31
30
29
P0.0 / A0
P1.4
P1.3
P1.2
P1.1
P1.0
P0.0/AD0
P0.1/AD1
6
5
4
3
2
1
44 43 42 41 40
P0.4/AD4
P0.5/AD5
P0.6/AD6
P0.7/AD7
EA
NIC *
ALE
PSEN
P2.7/A15
P2.6/A14
P2.5/A13
PDIL /
CDIL40
PLCC44
18 19 20 21 22 23 24 25 26 27 28
P3.6/WR
NIC *
P2.0/A8
XTAL2
XTAL1
P2.2/A10
P2.3/A11
P2.4/A12
P3.7/RD
P2.1/A9
VSS
VSS1/NIC*
P0.0/AD0
P0.1/AD1
P0.2/AD2
44 43
42 41 40
39
38 37 36 35 34
P1.5
P1.6
P1.7
RST
P3.0/RxD
NIC *
P3.1/TxD
P3.2/INT0
P3.3/INT1
P3.4/T0
P3.5/T1
1
2
3
4
5
6
7
8
9
10
11
33
32
31
30
29
28
27
26
25
24
23
P0.4/AD4
P0.5/AD5
P0.6/AD6
P0.7/AD7
EA
NIC *
ALE
PSEN
P2.7/A15
P2.6/A14
P2.5/A13
PQFP44
VQFP44
12 13 14 15 16 17 18 19 20 21 22
XTAL1
NIC *
P2.0/A8
XTAL2
P2.3/A11
P2.4/A12
P2.1/A9
VSS
P2.2/A10
P3.6/WR
P3.7/RD
*网卡:无内部连接
4
P0.3/AD3
VCC
P1.4
P1.3
P1.2
P1.1
P1.0
VCC
版本C - 2001年1月15日
TS80C31X2
表2.引脚说明了40/44引脚封装
助记符
V
SS
Vss1
V
CC
P0.0-P0.7
引脚数
DIL
20
LCC
22
1
44
43-36
VQFP 1.4
16
39
38
37-30
TYPE
I
I
I
I / O
名称和功能
地面:
0V参考
选购地:
联系销售网络CE的接地连接。
电源:
这是在电源电压为正常,空闲和加电
向下运行
端口0 :
端口0是一个开漏双向I / O口。 P0口具有1秒
写入到其中的佛罗里达州燕麦和可以用作高阻抗输入。 P0口必须
为了防止任何寄生电流消耗被极化至Vcc或Vss 。
P0口也访问期间复低位地址和数据总线
外部程序和数据存储器。在这种应用中,它使用强大的内部
发射1秒,当拉。
端口1 :
端口1是一个具有内部上拉电阻的8位双向I / O口。端口1
有写信给他们1秒引脚拉高由内部上拉电阻和
可以被用作输入。作为输入,端口1引脚是外部拉低时将
因为内部上拉电阻的电流。
端口2 :
端口2是一个具有内部上拉电阻的8位双向I / O口。端口2
有写信给他们1秒引脚拉高由内部上拉电阻和
可以被用作输入。作为输入使用时, P2口是外部拉低时将
因为内部上拉电阻的电流。端口2发出的高位地址
在从外部程序存储器取,并在外部访问字节
使用16位地址( MOVX @ DPTR )。在此应用程序数据存储器,它
使用强大的内部上拉发送1 。在外部数据存储器访问
即使用8位地址( MOVX @Ri ),端口2发出的P2 SFR中的内容。
端口3 :
端口3是一个具有内部上拉电阻的8位双向I / O口。端口3
有写信给他们1秒引脚拉高由内部上拉电阻和
可以被用作输入。作为输入使用时, P3口是外部拉低时将
因为内部上拉电阻的电流。端口3还提供了特殊的
80C51系列的特性,具体如下。
RXD( P3.0 ) :
串行输入端口
的TxD ( P3.1 ) :
串行输出端口
INT0 ( P3.2 ) :
外部中断0
INT1 ( P3.3 ) :
外部中断1
T0 ( P3.4 ) :
定时器0外部输入
T1 ( P3.5 ) :
定时器1外部输入
WR ( P3.6 ) :
外部数据存储器写选通
RD ( P3.7 ) :
外部数据存储器读选通
RESET :
在这个引脚上的两个机器周期振荡器运行时,
重置设备。内部扩散电阻到V
SS
允许一个上电复位
仅使用一个外部电容与V
CC.
地址锁存使能:
输出脉冲用于锁存地址的低字节
在一个访问外部存储器。在正常操作中, ALE是在发射
的1/6 ( 1/3 X 2模式)的振荡器频率恒定的速率,并且可用于
外部定时或时钟。请注意,一个ALE脉冲在每个跳过
访问外部数据存储器。
程序存储使能:
读选通外部程序存储器。当
从外部程序存储器执行代码时, PSEN被激活两次,每次
机器周期,所不同的是2的PSEN激活过程中的每个接入被跳过
到外部数据存储器。 PSEN期间从内部取未激活
程序存储器。
外部访问允许:
EA必须从外部保持低电平,使设备
获取外部程序存储器位置的代码。
晶体1 :
输入到振荡器反相放大器器并输入到内部
时钟发生器电路。
水晶2 :
振荡器反相放大器的输出ER
40
39-32
P1.0-P1.7
1-8
2-9
40-44
1-3
I / O
P2.0-P2.7
21-28
24-31
18-25
I / O
P3.0-P3.7
10-17
11,
13-19
5,
7-13
I / O
10
11
12
13
14
15
16
RESET
17
9
11
13
14
15
16
17
18
19
10
5
7
8
9
10
11
12
13
4
I
O
I
I
I
I
O
O
I
ALE
30
33
27
O( I)
PSEN
29
32
26
O
EA
XTAL1
XTAL2
31
19
18
35
21
20
29
15
14
I
I
O
版本C - 2001年1月15日
5
TS80C31X2
8位CMOS微控制器0-60兆赫
1.描述
TEMIC TS80C31X2是高性能CMOS和
80C51的CMOS单芯片8位的无ROM版本
位微控制器。
该TS80C31X2保留了TEMIC的所有功能
TSC80C31有128字节的内部RAM , 5 -源,
4优先级中断系统中,一个片振子
和两个定时器/计数器。
此外, TS80C31X2具有双数据指针,一个
有利于更灵活的串行通道
多机通信( EUART )和X2的速度
改进机制。
该TS80C31X2的全静态设计允许
降低系统的功耗通过使时钟
频率降低到任何值,即使直流,而不丧失
数据。
该TS80C31X2有2个软件可选模式
为进一步降低功耗减少活动
消费。在空闲模式下,CPU被冻结,而
定时器,串行口和中断系统仍在
操作。在省电模式下的RAM中保存
和所有其他功能都不起作用。
2.特点
q
80C31兼容
8031引脚和指令兼容
4个8位I / O端口
2个16位定时器/计数器
128字节暂存RAM
q
与中断结构
5个中断源,
4个优先级的中断系统
q
全双工增强型UART。
帧错误检测
自动地址识别
q
高速架构
40兆赫@ 5V , 30MHz的@ 3V
X2速度改进能力( 6个时钟/
机器周期)
30兆赫@ 5V , 20兆赫@ 3V (相当于
60兆赫@ 5V , 40兆赫@ 3V )
q
功率控制模式
空闲模式
掉电模式
断电标志
q
q
双数据指针
异步端口复位
q
q
q
一旦模式(片上仿真)
电源: 4.5-5.5V , 2.7-5.5V
温度范围:商业级( 0 70
o
C)和
工业级(-40 85
o
C)
包: PDIL40 , PLCC44 , VQFP44 1.4 , PQFP F1
( 13.9足迹)
q
版本A - 1999年3月19日
1
初步
TS80C31X2
3.框图
RXD
XTAL1
XTAL2
ALE / PROG
PSEN
中央处理器
EA
RD
WR
(1)
(1)
定时器0
定时器1
INT
CTRL
并行I / O端口&分机。公共汽车
端口0端口1端口2端口3
EUART
内存
128x8
TXD
C51
CORE
(1) (1)
IB总线
(1) (1)
RESET
T0
T1
(1) (1)
P1
P2
INT0
INT1
P0
P3
( 1 ) :端口3复用功能
2
版本A - 1999年3月19日
初步
TS80C31X2
4. SFR映射
在TS80C31X2分为以下类别的特殊功能寄存器(SFR ) :
C51内核寄存器: ACC , B, DPH , DPL , PSW , SP , AUXR1
I / O端口寄存器: P0 , P1 , P2 , P3
定时器寄存器: TCON , TH0 , TH1 , TMOD , TL0 , TL1
串行I / O端口寄存器: SADDR , SADEN , SBUF , SCON
电源和时钟控制寄存器: PCON
中断系统寄存器:IE , IP , IPH
其他: CKCON
表1.所有的SFR及其地址和他们的复位值
寻址
ABLE
0/8
1/9
2/A
3/B
非可位寻址
4/C
5/D
6/E
7/F
F8h
F0h
E8h
E0h
D8h
D0h
C8h
C0h
B8h
B0h
A8h
A0h
98h
90h
88h
80h
IP
XXX0 0000
P3
1111 1111
IE
0XX0 0000
P2
1111 1111
SCON
0000 0000
P1
1111 1111
TCON
0000 0000
P0
1111 1111
0/8
TMOD
0000 0000
SP
0000 0111
1/9
TL0
0000 0000
DPL
0000 0000
2/A
TL1
0000 0000
DPH
0000 0000
3/B
4/C
5/D
6/E
TH0
0000 0000
TH1
0000 0000
CKCON
XXXX XXX0
PCON
00X1 0000
7/F
SBUF
XXXX XXXX
SADDR
0000 0000
AUXR1
XXXX 0XX0
SADEN
0000 0000
IPH
XXX0 0000
PSW
0000 0000
0000 0000
B
0000 0000
FFH
F7h
EFH
E7h
东方红
D7h
CFH
C7h
BFH
B7h
AFH
A7h
9Fh
97h
8Fh
87h
版权所有
版本A - 1999年3月19日
3
初步
TS80C31X2
5.引脚配置
P1.0
P1.1
P1.2
P1.3
P1.4
P1.5
P1.6
P1.7
RST
P3.0/RxD
P3.1/TxD
P3.2/INT0
P3.3/INT1
P3.4/T0
P3.5/T1
P3.6/WR
P3.7/RD
XTAL2
XTAL1
VSS
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
VCC
P0.0
VSS1/NIC*
P0.2/AD2
P0.3/AD3
39
38
37
36
35
34
33
32
31
30
29
P0.0/AD0
P0.1/AD1
P0.1
P0.2
P1.4
P1.3
P1.2
P1.1
P1.0
2
P0.3
P0.4
P0.5
P0.6
P0.7
EA
ALE
PSEN
P2.7
P2.6
P2.5
P2.4
P2.3
P2.2
P2.1
P2.0
P1.5
P1.6
P1.7
RST
P3.0/RxD
NIC *
P3.1/TxD
P3.2/INT0
P3.3/INT1
P3.4/T0
P3.5/T1
7
8
9
10
11
12
13
14
15
16
17
6
5
4
3
1
44 43 42 41 40
P0.4/AD4
P0.5/AD5
P0.6/AD6
P0.7/AD7
EA
NIC *
ALE
PSEN
P2.7/A15
P2.6/A14
P2.5/A13
PDIL40
PLCC44
18 19 20 21 22 23 24 25 26 27 28
P3.6/WR
NIC *
P2.0/A8
XTAL2
XTAL1
P2.2/A10
P2.3/A11
P2.4/A12
P3.7/RD
P2.1/A9
VSS
VSS1/NIC*
P0.0/AD0
P0.1/AD1
P0.2/AD2
44 43
42 41 40
39
38 37 36 35 34
P1.5
P1.6
P1.7
RST
P3.0/RxD
NIC *
P3.1/TxD
P3.2/INT0
P3.3/INT1
P3.4/T0
P3.5/T1
1
2
3
4
5
6
7
8
9
10
11
33
32
31
30
29
28
27
26
25
24
23
P0.4/AD4
P0.5/AD5
P0.6/AD6
P0.7/AD7
EA
NIC *
ALE
PSEN
P2.7/A15
P2.6/A14
P2.5/A13
PQFP44
VQFP44
12 13 14 15 16 17 18 19 20 21 22
XTAL1
NIC *
P2.0/A8
XTAL2
P2.3/A11
P2.4/A12
P2.1/A9
VSS
P2.2/A10
P3.6/WR
P3.7/RD
*网卡:无内部连接
4
P0.3/AD3
VCC
P1.4
P1.3
P1.2
P1.1
P1.0
VCC
版本A - 1999年3月19日
初步
TS80C31X2
表2.引脚说明了40/44引脚封装
助记符
V
SS
Vss1
V
CC
P0.0-P0.7
引脚数
DIL
20
LCC
22
1
44
43-36
VQFP 1.4
16
39
38
37-30
TYPE
I
I
I
I / O
名称和功能
地面:
0V参考
选购地:
联系销售网络CE的接地连接。
电源:
这是在电源电压为正常,空闲和加电
向下运行
端口0 :
端口0是一个开漏双向I / O口。 P0口具有1秒
写入到其中的佛罗里达州燕麦和可以用作高阻抗输入。 P0口也
访问外部程序中复用的低位地址和数据总线
和数据存储器。在这种应用中,它发射时使用强大的内部上拉
1s.
端口1 :
端口1是一个具有内部上拉电阻的8位双向I / O口。端口1
有写信给他们1秒引脚拉高由内部上拉电阻和
可以被用作输入。作为输入,端口1引脚是外部拉低时将
因为内部上拉电阻的电流。
端口2 :
端口2是一个具有内部上拉电阻的8位双向I / O口。端口2
有写信给他们1秒引脚拉高由内部上拉电阻和
可以被用作输入。作为输入使用时, P2口是外部拉低时将
因为内部上拉电阻的电流。端口2发出的高位地址
在从外部程序存储器取,并在外部访问字节
使用16位地址( MOVX @ DPTR )。在此应用程序数据存储器,它
使用强大的内部上拉发送1 。在外部数据存储器访问
即使用8位地址( MOVX @Ri ),端口2发出的P2 SFR中的内容。
端口3 :
端口3是一个具有内部上拉电阻的8位双向I / O口。端口3
有写信给他们1秒引脚拉高由内部上拉电阻和
可以被用作输入。作为输入使用时, P3口是外部拉低时将
因为内部上拉电阻的电流。端口3还提供了特殊的
80C51系列的特性,具体如下。
RXD( P3.0 ) :
串行输入端口
的TxD ( P3.1 ) :
串行输出端口
INT0 ( P3.2 ) :
外部中断0
INT1 ( P3.3 ) :
外部中断1
T0 ( P3.4 ) :
定时器0外部输入
T1 ( P3.5 ) :
定时器1外部输入
WR ( P3.6 ) :
外部数据存储器写选通
RD ( P3.7 ) :
外部数据存储器读选通
RESET :
在这个引脚上的两个机器周期振荡器运行时,
重置设备。内部扩散电阻到V
SS
允许一个上电复位
仅使用一个外部电容与V
CC.
地址锁存使能:
输出脉冲用于锁存地址的低字节
在一个访问外部存储器。在正常操作中, ALE是在发射
的1/6 ( 1/3 X 2模式)的振荡器频率恒定的速率,并且可用于
外部定时或时钟。请注意,一个ALE脉冲在每个跳过
访问外部数据存储器。
程序存储使能:
读选通外部程序存储器。当
从外部程序存储器执行代码时, PSEN被激活两次,每次
机器周期,所不同的是2的PSEN激活过程中的每个接入被跳过
到外部数据存储器。 PSEN期间从内部取未激活
程序存储器。
外部访问允许:
EA必须从外部保持低电平,使设备
获取外部程序存储器位置的代码。
晶体1 :
输入到振荡器反相放大器器并输入到内部
时钟发生器电路。
水晶2 :
振荡器反相放大器的输出ER
40
39-32
P1.0-P1.7
1-8
2-9
40-44
1-3
I / O
P2.0-P2.7
21-28
24-31
18-25
I / O
P3.0-P3.7
10-17
11,
13-19
5,
7-13
I / O
10
11
12
13
14
15
16
17
RESET
9
11
13
14
15
16
17
18
19
10
5
7
8
9
10
11
12
13
4
I
O
I
I
I
I
O
O
I
ALE
30
33
27
O( I)
PSEN
29
32
26
O
EA
XTAL1
XTAL2
31
19
18
35
21
20
29
15
14
I
I
O
版本A - 1999年3月19日
5
初步
TS80C31X2
8位CMOS微控制器无ROM
1.描述
TS80C31X2是高性能CMOS和无ROM
80C51的CMOS单芯片8位的版本
微控制器。
该TS80C31X2保留TSC80C31的所有功能
有128字节的内部RAM , 5源, 4个优先级
级中断系统中,一个片振子和两个定时器/
计数器。
此外, TS80C31X2具有双数据指针,一个
有利于更灵活的串行通道
多机通信( EUART )和X2的速度
改进机制。
该TS80C31X2的全静态设计允许
降低系统的功耗通过使时钟
频率降低到任何值,即使直流,而不丧失
数据。
该TS80C31X2有2个软件可选模式
为进一步降低功耗减少活动
消费。在空闲模式下,CPU被冻结,而
定时器,串行口和中断系统仍在
操作。在省电模式下的RAM中保存
和所有其他功能都不起作用。
2.特点
q
80C31兼容
8031引脚和指令兼容
4个8位I / O端口
2个16位定时器/计数器
128字节暂存RAM
q
与中断结构
5个中断源,
4个优先级的中断系统
q
全双工增强型UART。
帧错误检测
自动地址识别
q
高速架构
40兆赫@ 5V , 30MHz的@ 3V
X2速度改进能力( 6个时钟/
机器周期)
30兆赫@ 5V , 20兆赫@ 3V (相当于
60兆赫@ 5V , 40兆赫@ 3V )
q
功率控制模式
空闲模式
掉电模式
断电标志
q
q
双数据指针
异步端口复位
q
q
q
一旦模式(片上仿真)
电源: 4.5-5.5V , 2.7-5.5V
温度范围:商业级( 0 70
o
C)和
工业级(-40 85
o
C)
包: PDIL40 , PLCC44 , VQFP44 1.4 , PQFP F1
( 13.9足迹)
q
版本C - 2001年1月15日
1
TS80C31X2
3.框图
RXD
XTAL1
XTAL2
ALE / PROG
PSEN
中央处理器
EA
RD
WR
(1)
(1)
定时器0
定时器1
INT
CTRL
并行I / O端口&分机。公共汽车
端口0端口1端口2端口3
EUART
内存
128x8
TXD
C51
CORE
(1) (1)
IB总线
(1) (1)
RESET
T0
T1
(1) (1)
P1
P2
INT0
INT1
P0
P3
( 1 ) :端口3复用功能
2
版本C - 2001年1月15日
TS80C31X2
4. SFR映射
在TS80C31X2分为以下类别的特殊功能寄存器(SFR ) :
C51内核寄存器: ACC , B, DPH , DPL , PSW , SP , AUXR1
I / O端口寄存器: P0 , P1 , P2 , P3
定时器寄存器: TCON , TH0 , TH1 , TMOD , TL0 , TL1
串行I / O端口寄存器: SADDR , SADEN , SBUF , SCON
电源和时钟控制寄存器: PCON
中断系统寄存器:IE , IP , IPH
其他: CKCON
表1.所有的SFR及其地址和他们的复位值
寻址
ABLE
0/8
1/9
2/A
3/B
非可位寻址
4/C
5/D
6/E
7/F
F8h
F0h
E8h
E0h
D8h
D0h
C8h
C0h
B8h
B0h
A8h
A0h
98h
90h
88h
80h
IP
XXX0 0000
P3
1111 1111
IE
0XX0 0000
P2
1111 1111
SCON
0000 0000
P1
1111 1111
TCON
0000 0000
P0
1111 1111
0/8
TMOD
0000 0000
SP
0000 0111
1/9
TL0
0000 0000
DPL
0000 0000
2/A
TL1
0000 0000
DPH
0000 0000
3/B
4/C
5/D
6/E
TH0
0000 0000
TH1
0000 0000
CKCON
XXXX XXX0
PCON
00X1 0000
7/F
SBUF
XXXX XXXX
SADDR
0000 0000
AUXR1
XXXX XXX0
SADEN
0000 0000
IPH
XXX0 0000
PSW
0000 0000
0000 0000
B
0000 0000
FFH
F7h
EFH
E7h
东方红
D7h
CFH
C7h
BFH
B7h
AFH
A7h
9Fh
97h
8Fh
87h
版权所有
版本C - 2001年1月15日
3
TS80C31X2
5.引脚配置
P1.0 / T2
P1.1 / T2EX
P1.2
P1.3
P1.4
P1.5
P1.6
P1.7
RST
P3.0/RxD
P3.1/TxD
P3.2/INT0
P3.3/INT1
P3.4/T0
P3.5/T1
P3.6/WR
P3.7/RD
XTAL2
XTAL1
VSS
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
VCC
VSS1/NIC*
P0.1 / A1
P0.2 / A2
P0.3 / A3
P0.4 / A4
P0.5 / A5
P0.6 / A6
P0.7 / A7
EA / VPP
ALE / PROG
PSEN
P2.7 / A15
P2.6 / A14
P2.5 / A13
P2.4 / A12
P2.3 / A11
P2.2 / A10
P2.1 / A9
P2.0 / A8
P1.5
P1.6
P1.7
RST
P3.0/RxD
NIC *
P3.1/TxD
P3.2/INT0
P3.3/INT1
P3.4/T0
P3.5/T1
7
8
9
10
11
12
13
14
15
16
17
P0.2/AD2
P0.3/AD3
39
38
37
36
35
34
33
32
31
30
29
P0.0 / A0
P1.4
P1.3
P1.2
P1.1
P1.0
P0.0/AD0
P0.1/AD1
6
5
4
3
2
1
44 43 42 41 40
P0.4/AD4
P0.5/AD5
P0.6/AD6
P0.7/AD7
EA
NIC *
ALE
PSEN
P2.7/A15
P2.6/A14
P2.5/A13
PDIL /
CDIL40
PLCC44
18 19 20 21 22 23 24 25 26 27 28
P3.6/WR
NIC *
P2.0/A8
XTAL2
XTAL1
P2.2/A10
P2.3/A11
P2.4/A12
P3.7/RD
P2.1/A9
VSS
VSS1/NIC*
P0.0/AD0
P0.1/AD1
P0.2/AD2
44 43
42 41 40
39
38 37 36 35 34
P1.5
P1.6
P1.7
RST
P3.0/RxD
NIC *
P3.1/TxD
P3.2/INT0
P3.3/INT1
P3.4/T0
P3.5/T1
1
2
3
4
5
6
7
8
9
10
11
33
32
31
30
29
28
27
26
25
24
23
P0.4/AD4
P0.5/AD5
P0.6/AD6
P0.7/AD7
EA
NIC *
ALE
PSEN
P2.7/A15
P2.6/A14
P2.5/A13
PQFP44
VQFP44
12 13 14 15 16 17 18 19 20 21 22
XTAL1
NIC *
P2.0/A8
XTAL2
P2.3/A11
P2.4/A12
P2.1/A9
VSS
P2.2/A10
P3.6/WR
P3.7/RD
*网卡:无内部连接
4
P0.3/AD3
VCC
P1.4
P1.3
P1.2
P1.1
P1.0
VCC
版本C - 2001年1月15日
TS80C31X2
表2.引脚说明了40/44引脚封装
助记符
V
SS
Vss1
V
CC
P0.0-P0.7
引脚数
DIL
20
LCC
22
1
44
43-36
VQFP 1.4
16
39
38
37-30
TYPE
I
I
I
I / O
名称和功能
地面:
0V参考
选购地:
联系销售网络CE的接地连接。
电源:
这是在电源电压为正常,空闲和加电
向下运行
端口0 :
端口0是一个开漏双向I / O口。 P0口具有1秒
写入到其中的佛罗里达州燕麦和可以用作高阻抗输入。 P0口必须
为了防止任何寄生电流消耗被极化至Vcc或Vss 。
P0口也访问期间复低位地址和数据总线
外部程序和数据存储器。在这种应用中,它使用强大的内部
发射1秒,当拉。
端口1 :
端口1是一个具有内部上拉电阻的8位双向I / O口。端口1
有写信给他们1秒引脚拉高由内部上拉电阻和
可以被用作输入。作为输入,端口1引脚是外部拉低时将
因为内部上拉电阻的电流。
端口2 :
端口2是一个具有内部上拉电阻的8位双向I / O口。端口2
有写信给他们1秒引脚拉高由内部上拉电阻和
可以被用作输入。作为输入使用时, P2口是外部拉低时将
因为内部上拉电阻的电流。端口2发出的高位地址
在从外部程序存储器取,并在外部访问字节
使用16位地址( MOVX @ DPTR )。在此应用程序数据存储器,它
使用强大的内部上拉发送1 。在外部数据存储器访问
即使用8位地址( MOVX @Ri ),端口2发出的P2 SFR中的内容。
端口3 :
端口3是一个具有内部上拉电阻的8位双向I / O口。端口3
有写信给他们1秒引脚拉高由内部上拉电阻和
可以被用作输入。作为输入使用时, P3口是外部拉低时将
因为内部上拉电阻的电流。端口3还提供了特殊的
80C51系列的特性,具体如下。
RXD( P3.0 ) :
串行输入端口
的TxD ( P3.1 ) :
串行输出端口
INT0 ( P3.2 ) :
外部中断0
INT1 ( P3.3 ) :
外部中断1
T0 ( P3.4 ) :
定时器0外部输入
T1 ( P3.5 ) :
定时器1外部输入
WR ( P3.6 ) :
外部数据存储器写选通
RD ( P3.7 ) :
外部数据存储器读选通
RESET :
在这个引脚上的两个机器周期振荡器运行时,
重置设备。内部扩散电阻到V
SS
允许一个上电复位
仅使用一个外部电容与V
CC.
地址锁存使能:
输出脉冲用于锁存地址的低字节
在一个访问外部存储器。在正常操作中, ALE是在发射
的1/6 ( 1/3 X 2模式)的振荡器频率恒定的速率,并且可用于
外部定时或时钟。请注意,一个ALE脉冲在每个跳过
访问外部数据存储器。
程序存储使能:
读选通外部程序存储器。当
从外部程序存储器执行代码时, PSEN被激活两次,每次
机器周期,所不同的是2的PSEN激活过程中的每个接入被跳过
到外部数据存储器。 PSEN期间从内部取未激活
程序存储器。
外部访问允许:
EA必须从外部保持低电平,使设备
获取外部程序存储器位置的代码。
晶体1 :
输入到振荡器反相放大器器并输入到内部
时钟发生器电路。
水晶2 :
振荡器反相放大器的输出ER
40
39-32
P1.0-P1.7
1-8
2-9
40-44
1-3
I / O
P2.0-P2.7
21-28
24-31
18-25
I / O
P3.0-P3.7
10-17
11,
13-19
5,
7-13
I / O
10
11
12
13
14
15
16
RESET
17
9
11
13
14
15
16
17
18
19
10
5
7
8
9
10
11
12
13
4
I
O
I
I
I
I
O
O
I
ALE
30
33
27
O( I)
PSEN
29
32
26
O
EA
XTAL1
XTAL2
31
19
18
35
21
20
29
15
14
I
I
O
版本C - 2001年1月15日
5
查看更多TS80C31X2-VCBBPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    TS80C31X2-VCBB
    -
    -
    -
    -
    终端采购配单精选

查询更多TS80C31X2-VCBB供应信息

深圳市碧威特网络技术有限公司
 复制成功!