TPS9104
蜂窝用户终端
电源/音频系统
SLVS133A - 1996年8月 - 修订1998年4月
详细说明
参考电压
监管机构及复位发生器使用内部1.185 -V带隙基准电压源。参考也
缓冲并带出对楼盘的外用药; REF可以输出最大为2毫安。一个0.01 μF至0.1 μF
电容器必须连接REF和接地之间。
LDO稳压器
租置计划9104包括三个低压降稳压器,具有1 - Ω PMOS串联旁路晶体管来实现,用
100静态电源电流
A.
每个稳压器可以提供高达连续输出高达100 mA
电流。 1- Ω PMOS串联旁路晶体管实现了仅100毫伏的电压差在最大
额定输出电流。每个稳压器的输出电压可以被独立地编程为3.3V或3V的
使用其编程控制输入PL , PA或PB (PX ) 。在过氧化物酶的一个逻辑低电平设置稳压器的输出电压
至3.3 V ;它为逻辑高电平套3 V.
每个LDO包含一个电流限制电路。当稳压器的电流需求超过电流限制,
输出电压下降成比例的过量电流。当过量的负载电流被移除,则
输出电压恢复到规定。超过VL上的电流限制可以禁用TPS9104 。如果有足够的
当前的需求被置于VL ,输出电压下降到复位门限电压造成RESET以下
去低,有效地解锁使能。
VL旨在是主电源电压的微处理器和其它系统的逻辑功能。 VA和
VB中可以用于供电的低噪声模拟电路和/或实施的系统的电源管理。启用
端子EN_A和EN_B被用于向下当不需要它来驱动电路。 EN_A和EN_B是
TTL兼容的输入与10 μA工作电流源上拉电阻。一个逻辑低电平使能相应的监管机构
而逻辑高拉稳压器的输出电压到地,并降低了调节器的静态电流
泄漏水平。无论EN_A和EN_B不活动状态,直到RESET为逻辑高电平。
所述的LDO的稳定性能够确保通过加入补偿端子CL ,CA和CB ,其连接到
调节器通过一个内部1 - Ω电阻的输出。该补偿方案允许电容器
具有高达15的等效串联电阻(ESR )
,
省去昂贵,低ESR的电容器。
复位发生器
复位是,进到逻辑低电平上电时,微处理器复位信号,或者每当VL低于2.93 V
( 2.6 V 3 -V的应用程序) ,并保持该状态250毫秒VL超过复位门限值后(见
图5)。漏极开路输出具有30 μA上拉,无需外部上拉电阻和
仍然允许其与其他的开路漏极或开路集电极信号进行连接。复位是有效的电源电压
低至1.5V。
开,关,开, ON_REM和EN功能
接通输入旨在是主启用对TPS9104与应连接到地
一个按钮开关。当开关被按下时,内部逻辑拉EN低。在EN端的设计
水槽3.2毫安和可以用作一个下拉使能对TPS9104或其他系统的电路等功能。
当EN被拉低时, TPS9104检查,以确保电源电压高于UVLO阈值
电压和模头的温度低于160℃。如果这两个条件都满足时,参考电压电路,
调节L,复位发生器和其他支持电路被启用。当RESET变为高电平时,系统能
响应与关逻辑高时,它锁存所述TPS9104上,和ON按钮可以被释放。
在TPS9104被以类似的方式被禁用。如果在TPS9104启用按下ON按钮,
ON信号响应一个逻辑高。一旦检测到该逻辑高电平时,该系统可以与一个逻辑响应
低关断,禁用TPS9104和减少供电电流1
A
(参见图1) 。
邮政信箱655303
达拉斯,德克萨斯州75265
5