TPS70345 , TPS70348 , TPS70351 , TPS70358 , TPS70302
双输出低压差稳压器
与POWER UP测序SPLIT电压DSP系统
SLVS285A - 2000年8月 - 修订2002年10月
描述(续)
该TPS703xx系列稳压器提供了非常低的压差电压,双输出,功率可达
顺序控制,它主要设计用于DSP应用。这些器件具有低噪声输出
而无需使用任何附加的滤波器旁路电容,其设计性能为具有快速瞬态
响应和稳定47
F
低ESR电容。
这些设备有固定的3.3 -V / 2.5 V, 3.3 V / 1.8 V, 3.3 V / 1.5 V, 3.3 V / 1.2 V,和可调电压选项。
稳压器1可支持高达1 A ,并调节2最多可支持2 A.独立的电压输入允许
设计者来配置源功率。
由于PMOS导通元件相当于一个低阻值的电阻,电压差非常低(通常为160
毫伏关于调节器1)和是成正比的输出电流。另外,由于PMOS传输元件
是电压驱动型器件,静态电流非常低,并且独立于输出负载(最大的
250
A
在整个输出电流范围内) 。该LDO系列还具有睡眠模式;施加高信号
根据EN (使能)关闭两个调节器,减少了输入电流为1
A
在T
J
= 25°C.
该设备被使能时, EN引脚被连接到一个低电平输入电压。两者的输出电压
监管者感觉到在V
SENSE1
和V
SENSE2
分别引脚。
输入信号在SEQ引脚控制这两个监管机构的上电顺序。当该装置是
启用和SEQ终端拉高或悬空,V
OUT2
打开第一个和V
OUT1
一直关闭,直到V
OUT2
达到其稳定的输出电压的大约83%。在那个时间V
OUT1
被接通。如果V
OUT2
拉
低于其调节的电压V的83 %(即过载状态)
OUT1
将被关闭。拉SEQ终端
低反转电顺序和V
OUT1
首先导通。该序列引脚连接到一个内部上拉
电流源。
对每个稳压器,内部有一个放电晶体管放电的输出电容器时的调节器
关闭(禁用) 。
该PG1脚报告的电压条件下V
OUT1
。该PG1引脚可用于实现SVS (电源
复位),用于通过调节器1供给的电路。
该TPS703xx设有一个RESET ( SVS , POR ,或上电复位) 。 RESET为低电平有效,漏极开路输出
并且需要一个上拉电阻才能正常操作。当向上拉, RESET变到高阻抗状态
(即逻辑高电平)后120 ms的延时,当满足所有以下三个条件。首先,V
IN1
必须高于
在欠压状态。第二,手动复位( MR)的销必须在一个高阻抗状态。三,V
OUT2
必须是其调节电压的高于约95%。为了监视V
OUT1
中, PG1输出引脚可
连接到MR1和MR2 。 RESET可以用来驱动上电复位或低电量指示灯。如果RESET
不使用时,它可以被悬空。
内部偏置电压由V供电
IN1
并需要2.7 V的全部功能。每个稳压器的输入有
防止每个输出从开启到相应的输入欠压锁定电路达到2.5 V.
可选项
TJ
稳压器1
VO ( V)
3.3 V
3.3 V
- 40 ° C至125°C
3.3 V
3.3 V
可调整的
( 1.22 V至5.5 V )
稳压器2
VO ( V)
1.2 V
1.5 V
1.8 V
2.5 V
可调整的
( 1.22 V至5.5 V )
TSSOP
( PWP )
TPS70345PWP
TPS70348PWP
TPS70351PWP
TPS70358PWP
TPS70302PWP
注:该TPS70302是使用可编程的外部电阻分压器(见
应用信息) PWP封装提供卷带封装。添加
的R后缀的设备类型(例如, TPS70302PWPR ) 。
2
邮政信箱655303
达拉斯,德克萨斯州75265