ThunderLAN TNETE110A
PCI以太网控制器
单芯片10 BASE -T
SPWS022A - 1996年4月 - 修订1996年11月
描述
ThunderLAN是一个高速的网络架构,可提供完整的PCI -至10 BASE-T / AUI以太网
的解决方案。该TNETE110A ,一个实现了ThunderLAN架构,是一款智能协议
网络接口。该ThunderLAN SRAM FIFO为基础架构,无需外部存储器
并提供有板载物理层的单芯片无缝PCI到10 BASE-T / AUI ( IEEE 802.3 )解决方案
界面。参见图1 。
该无缝PCI接口支持32位数据流,工作速度可达33 MHz和能
内部数据传输速率高达2Gbps的,考虑所有可用的PCI带宽的充分利用。该TNETE110A
提供了使用PCI配置读/写周期跳线自动配置。可自定义的配置
寄存器,它可以从外部串行EEPROM自动载入,允许TNETE110A基于设计者
系统,得到它们的系统的唯一识别码。该TNETE110A PCI接口,在开发
用在半导体和计算机产业等领导一起,一直在大力进行测试上
多个平台上,以保证在整个可用的PCI制品的各式各样的兼容性。此外,该
ThunderLAN司机和ThunderLAN架构,采用TI公司的专利技术的自适应性能优化( APO )
技术,以动态地调整为最小的延迟,最小主机CPU使用率的关键参数,并且
最大的系统性能。这种技术确保了PCI接口的最大能力是
使用自动调整适配器的特定系统中,它被运行。
一种智能协议处理程序(PH) ,实现了网络的串行协议。 PH值被设计为
最小的开销与多种协议,使用常见的状态机来实现95%的
总协议处理程序。在发送时, PH值序列化的数据,增加了取景和循环冗余校验( CRC )
域,和接口到网络的物理层(PHY)芯片。在接收时,它提供了地址识别, CRC
和错误校验,帧分解和反序列化。用于多个信道的数据被传递到和从
PH值通过循环缓冲FIFO的FIFO中的SRAM的方法。
符合IEEE 1149.1标准的TNETE110A提供了一个用于5针测试访问端口
边界扫描测试。
该TNETE110A是144引脚四方扁平封装和薄型四方扁平封装。
TNETE110和TNETE110A之间的差异:
该TNETE110A实现CIS指针寄存器中的PC卡标准定义的。该寄存器可
在偏移28H的PCI配置寄存器中。对于TNETE110等之间的差异
TNETE110A ,咨询
ThunderLAN程序员指南
(文献编号SPWU013 ) 。
2
邮政信箱1443
休斯敦,得克萨斯州77251-1443