www.ti.com
TMS320DM6443
数字媒体系统级芯片
SPRS282E - 2005年12月 - 修订2007年3月
任何引用的C64x DSP或C64xCPU中也同样适用,除非另有说明,否则到的C64x + DSP和
的C64x + CPU ,分别。
以每秒( MIPS)的高达47.52亿指令以594兆赫的时钟速率的性能,该
的C64x +内核提供解决方案,以高性能DSP的编程难题。 DSP内核具有
高速控制器的操作灵活性和阵列处理器数值的能力。该
C64x + DSP内核处理器有64个通用的32位字的长度和高度8的寄存器
独立的功能单元,两个乘法器为32位的结果和6的算术逻辑单元(ALU ) 。该
八个功能单元包括指令,以加速在视频和成像应用中的性能。
DSP内核可产生每周期4个16位乘法累加器(MAC )共计23.76亿
的MAC每秒( MMACS ) ,或每个周期8个8位MAC为总共4752 MMACS 。欲了解更多详细信息
上的C64x + DSP ,看
的TMS320C64x / C64x的DSP + CPU和指令集参考指南
(文献编号SPRU732 ) 。
该DM6443还具有应用特定的硬件逻辑,片上存储器,以及附加的片
外设类似于其他C6000 DSP平台的设备。该DM6443芯采用两电平
基于缓存的架构。 1级程序高速缓存( L1P )是一个256K位直接映射缓存和
1级数据高速缓存( L1D )是一个640K位的2路组相联高速缓存。 2级内存/缓存( L2 )
由是程序和数据空间之间共享一个512K位的存储器空间。 L2存储器可
被配置为映射存储器,高速缓存,或两者的组合。
外设集包括: 1配置的视频端口;一个10/100 Mb / s以太网MAC ( EMAC )与
管理数据输入/输出( MDIO)模块;一个内部集成电路(I2C)总线接口;一个音频
串行端口(ASP) ; 2 64位通用定时器,可分别配置为2个独立的32位定时器; 1
64位看门狗定时器;高达71针通用输入/输出(GPIO ),具有可编程的
中断/事件生成模式,复用等外设; 3个UART硬件
握手在1个UART支持; 3脉冲宽度调制器(PWM )的外围设备; 2外部存储器
接口:一个异步的外部存储器接口( EMIFA )较慢存储器/外设,以及一个
对于DDR2更高的速度同步存储器接口。
该DM6443包括一个视频处理子系统( VPSS ) ,其具有可配置的调整器和视频
处理后端( VPBE )输出用于显示。
该调整器接受单独的水平和垂直调整大小的图像数据从1 / 4倍的增量为4倍
256 / N,其中N为64和1024之间。
该视频处理后端( VPBE )包括一个在屏幕显示引擎( OSD)和一对
视频编码器( VENC ) 。在OSD引擎可以处理2个独立的视频窗口和2个独立的
OSD窗口。其它配置包括2个视频窗口,1个OSD窗口,和1属性窗口
允许多达8级alpha混合的。该VENC规定,在54 MHz的运行四个模拟的DAC ,
用于复合NTSC / PAL视频,S视频,和/或分量视频输出端提供一个手段。该VENC
还提供了多达数字输出的24比特接口到RGB888设备。数字输出能够
8位/ 16位BT.656输出和/或CCIR.601与单独的水平和垂直同步信号。
以太网媒体访问控制器( EMAC)提供的DM644x和之间的有效接口
网络。该DM6443 EMAC同时支持10Base-T和100BASE-TX或10兆比特/秒(Mbps )
和100 Mbps的半双工或全双工模式,支持硬件流控制和服务质量( QOS )
支持。
管理数据输入/输出( MDIO )模块不断轮询,以所有32个MDIO地址
枚举系统中的所有物理层设备。一次的PHY候选已经选择了ARM ,所述
MDIO模块通过读取PHY状态寄存器监视其链路状态。链接更改事件
存储在MDIO模块中,并且可以任选地中断了ARM ,允许ARM的轮询链接
该装置的不连续进行昂贵的MDIO状态的访问。
在HPI , I2C , SPI , USB2.0和VLYNQ接口允许DM6443轻松控制外围设备和/或
与主处理器进行通信。该DM6443还提供了多媒体卡的支持, MMC / SD ,与
SDIO支持。
提交文档反馈
数字媒体系统级芯片( DMSoC )
3