TMS57014A
双音频数位类比转换器
SLAS077D - 1993年9月 - 修订1995年11月
D
D
D
D
D
D
D
D
D
D
D
D
D
采用5 V单电源供电
取样率(F
s
)高达48千赫
18位分辨率
脉宽调制(PWM )输出
对于价格的样品去加重滤波器
32 , 37.8 , 44.1和48千赫
静音随着零数据检测标志
数字衰减到 - 60分贝
0.004%的总谐波失真
最大
96 dB总声道动态范围
最低
串行端口接口
差分结构
CMOS技术
二进制补数据格式
DWB包装
( TOP VIEW )
INIT
TEST
ATT
移
LATCH
256FSO
TEST
DGND
TEST
BCK
数据
LRCK
莫特尔
MUTER
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
DV
DD
L1
AV
DDL
L2
AGNDL
XGND
XIN
XOUT
XV
DD
AGNDR
R2
AV
DDR
R1
DV
DD
描述
该TMS57014A是一个立体声倍过取样的sigma-delta数字 - 模拟转换器(DAC),设计用于在使用中
系统,如光盘,数字录音带,多媒体,和盒式磁带录像机。该装置
提供高分辨率的信号转换。此设备由两个相同的同步转换路径
对左和右音频通道。其他开销功能提供片定时和控制。
其他功能还包括静音,衰减,去加重和零数据检测。控制字( 16位)的
从主机控制器或处理器实现这些功能。
该TMS57014A的特点是操作从0℃至70℃。
可选项
包
TA
0 ° C至70℃
小尺寸
( DWB )
TMS57014ADWBLE
可在磁带和卷轴只( LE ) 。
该器件包含电路,以保护其投入和对输出的伤害,由于高静电压或静电场;
然而,建议采取预防措施,以避免应用超过最大额定电压,以这些较高任何电压的
高阻抗电路。在储存或处理,设备引线应短接在一起或设备应放置
在导电泡棉。在一个电路中,未使用的输入应始终连接到拨逻辑电压电平,最好是无论是
VCC或地。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
版权
1995年,德州仪器
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
邮政信箱655303
达拉斯,德克萨斯州75265
1
TMS57014A
双音频数位类比转换器
SLAS077D - 1993年9月 - 修订1995年11月
功能框图
INIT
XIN
XOUT 256FSO
1
22
21
6
ATT
移
LATCH
3
4
5
串行
控制
定时和控制
衰减
去加重
滤波器
DAC
调制器
27
25
L1
L2
13
14
莫特尔
MUTER
插
滤波器
零数据
检测
零数据
检测
插
滤波器
左声道
数据11
10
BCK
LRCK 12
串行
数据
接口
右声道
去加重
滤波器
DAC
调制器
16
18
R1
R2
2
邮政信箱655303
达拉斯,德克萨斯州75265
TMS57014A
双音频数位类比转换器
SLAS077D - 1993年9月 - 修订1995年11月
终端功能
终奌站
名字
ATT
AVDDL
AVDDR
AGNDL
AGNDR
BCK
数据
DVDD
DGND
INIT
LATCH
LRCK
莫特尔
MUTER
L1
L2
R1
R2
移
TEST
XIN
XOUT
XVDD
XGND
256FSO
号
3
26
17
24
19
10
11
15, 28
8
1
5
12
13
14
27
25
16
18
4
2, 7, 9
22
21
20
23
6
I / O
I
I
I
I
I
I
I
I
I
I
I
I
O
O
O
O
O
O
I
I
I
O
I
I
O
描述
串行控制数据。 ATT是配置为LSB的第一个16位字(见表2 ,图3和4)。
模拟电源(左声道)
模拟电源(右声道)
模拟地(左声道)
模拟地(右声道)
位时钟输入端。 BCK钟表串行音频数据插入设备。
音频数据输入。数据可以被配置为16或18位, MSB或LSB在前。数据是二进制补码。
数字电源
数字地
复位。当INIT变为低电平时,器件复位。该设备是在INIT的上升沿启动。在LRCK
信号必须被施加到器件上的复位发生。
串行控制数据锁存器。控制数据加载到内部寄存器时,锁存器被拉低。
左/右时钟。 LRCK表示与左通道DAC (高时)或串行数据是否与
右声道DAC(时低) 。
左声道静音标志有效。当左声道静音或通过该信道的数据保持在零的
系统寄存器选择的时间,莫特尔被拉低。
右声道静音标志有效。当右声道静音或通过该信道的数据保持在零为
系统寄存器选择的时间, MUTER被拉低。
左PWM输出1
左PWM输出2
正确的PWM输出1
正确的PWM输出2
移位时钟。移位时钟脉冲的控制数据到内部寄存器。
所有的测试输入应接低电平。
英寸XIN主时钟派生器件的所有关键逻辑信号。辛运行在512 Fs的,其中Fs是采样率。
主时钟输出
电源为时钟部分
地面时钟部分
系统时钟输出。 256FSO反映主时钟输入除以2的速率是256Fs ,其中Fs是采样
率。
详细说明
该TMS57014A集成了一个内插脉冲响应滤波器( FIR)和过取样的调制器。
脉冲宽度调制(PWM)的数字输出馈送到一个外部低通滤波器来恢复模拟
音频信号。
两个控制寄存器配置设备,所述衰减寄存器控制的衰减范围及
系统寄存器控制附加功能(见寄存器设置一节) 。
复位/初始化
当INIT被拉低,内部复位信号有效大约120次的采样
频率(f
s
) INIT的下降沿之后。在这种状态下,所有内部电路被初始化,并且PWM
输出被保持在零数据(50%占空比)。当INIT变为高电平时,内部复位信号变为无效
最多五个LRCK周期后INIT的上升沿。在这点上,内部时钟是同步的
与LRCK和PWM输出是有效的(参见图1) 。在LRCK信号必须施加适当的初始化。
邮政信箱655303
达拉斯,德克萨斯州75265
3
TMS57014A
双音频数位类比转换器
SLAS077D - 1993年9月 - 修订1995年11月
复位/初始化(续)
INIT
国内
RESET
LRCK
120次F与
5周期最大
图1.复位时序关系
定时和控制
定时和控制电路产生并贯穿本设计分发必需的时钟。 XIN是
外部主时钟输入。的数据路径,采样率设置为LRCK = XIN / 512 。与固定
32倍的过采样率和每一个PWM输出值需要16 XIN周期,改变昕的效果
在表1中示出。
该DAC可以在48千赫和32千赫之间的任意转换率,通过选择适当的操作
主时钟频率。某些转换器的功能,如去加重滤波器,仅操作
在表1中的频率。
表1.主时钟,采样率的比较
XIN
(兆赫)
24.5760
22.5792
19.3536
16.3840
256FSO
(兆赫)
12.2880
11.2896
9.6768
8.1920
LRCK
(千赫)
48.0
44.1
37.8
32.0
数字音频数据接口
转换周期同步到LRCK的上升沿,并且数据必须满足设置
在时序要求表中指定的要求。该输入数据是16或18位的MSB或LSB
首先在系统寄存器选择。的BCK频率必须等于或大于32女性
s
对于16位的数据
或36女性
s
对于18位的数据,其中F
s
是采样率。图2示出了输入时序。
BCK
数据
(16-bit)
数据
(18-bit)
LRCK
15
14
1
0
15
14
1
17
16
15
14
1
0
17
16
15
14
1
左声道
右声道
图2.音频数据输入时序
4
邮政信箱655303
达拉斯,德克萨斯州75265
0
0
TMS57014A
双音频数位类比转换器
SLAS077D - 1993年9月 - 修订1995年11月
串行控制接口
本设备使用的至少-显著比特第一格式。因此,对于一个16位的字, D15是最显著
位和D0是最低显著位。除非另有说明,所有值都以二进制补格式。
串行控制数据输入
控制数据输入的16位实现了设备控制功能。该TMS57014A有两个寄存器
这样的数据:该系统寄存器和衰减寄存器。系统寄存器包含大多数系统的
的配置信息,并且衰减寄存器控制音频输出电平,去加重和静音。
图3显示了AT&T , SHIFT ,和锁存输入时间。内部数据负载的下降沿
锁存器。移位时钟应为LATCH的建立时间是前高LATCH变为低电平。
移
ATT
LATCH
0
最低位
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
最高位
图3.控制,数据输入时序
MUTE(静音)
当静音被激活时,输出PWM变为零数据(50%占空比)。这两个静音标志,莫特尔
和MUTER ,独立地设定为低的基础上,在各自的通道为零的数据。此功能
在下列条件下被激活:
1.当零数据检测器检测到的输入数据已经被零为2500°F的周期
s
或12 500
的F周期
s
(如在控制寄存器中选择) ,输出为50 %的占空比。
2.当静音寄存器值被设置为高的串行控制数据的装置。
3.当INIT为有效(低电平)时,输出为50 %的占空比。
零数据检测
后的输入数据保持的F零为2500或12 500次循环
s
由系统寄存器( D4,D5 ),为设置,则
通道静音标志被激活。零数据检测可用于两个通道独立,所以这两个
输出( MUTER和莫特尔)表示零的数据已被检测出在相应的信道。该
零检测中的串行控制数据寄存器的值选择的检测周期。静音标志返回高
紧接在接收到非零输入数据。
去重滤波器
四套去加重滤波器系数的支持四个采样率(F
s
) : 32 , 37.8 , 44.1和48千赫。国内
寄存器的值选择的滤波器系数。内部寄存器的值启用或禁用过滤器。图4
示的去加重特性。
许多音频信号源已被记录,与那些的逆预加重特性
在图4所示的去加重特性的这种装置提供了重建原来的频率的
反应。
邮政信箱655303
达拉斯,德克萨斯州75265
5
TMS57014A
双音频数位类比转换器
SLAS077D - 1993年9月 - 修订1995年11月
D
D
D
D
D
D
D
D
D
D
D
D
D
采用5 V单电源供电
取样率(F
s
)高达48千赫
18位分辨率
脉宽调制(PWM )输出
对于价格的样品去加重滤波器
32 , 37.8 , 44.1和48千赫
静音随着零数据检测标志
数字衰减到 - 60分贝
0.004%的总谐波失真
最大
96 dB总声道动态范围
最低
串行端口接口
差分结构
CMOS技术
二进制补数据格式
DWB包装
( TOP VIEW )
INIT
TEST
ATT
移
LATCH
256FSO
TEST
DGND
TEST
BCK
数据
LRCK
莫特尔
MUTER
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
DV
DD
L1
AV
DDL
L2
AGNDL
XGND
XIN
XOUT
XV
DD
AGNDR
R2
AV
DDR
R1
DV
DD
描述
该TMS57014A是一个立体声倍过取样的sigma-delta数字 - 模拟转换器(DAC),设计用于在使用中
系统,如光盘,数字录音带,多媒体,和盒式磁带录像机。该装置
提供高分辨率的信号转换。此设备由两个相同的同步转换路径
对左和右音频通道。其他开销功能提供片定时和控制。
其他功能还包括静音,衰减,去加重和零数据检测。控制字( 16位)的
从主机控制器或处理器实现这些功能。
该TMS57014A的特点是操作从0℃至70℃。
可选项
包
TA
0 ° C至70℃
小尺寸
( DWB )
TMS57014ADWBLE
可在磁带和卷轴只( LE ) 。
该器件包含电路,以保护其投入和对输出的伤害,由于高静电压或静电场;
然而,建议采取预防措施,以避免应用超过最大额定电压,以这些较高任何电压的
高阻抗电路。在储存或处理,设备引线应短接在一起或设备应放置
在导电泡棉。在一个电路中,未使用的输入应始终连接到拨逻辑电压电平,最好是无论是
VCC或地。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
版权
1995年,德州仪器
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
邮政信箱655303
达拉斯,德克萨斯州75265
1
TMS57014A
双音频数位类比转换器
SLAS077D - 1993年9月 - 修订1995年11月
功能框图
INIT
XIN
XOUT 256FSO
1
22
21
6
ATT
移
LATCH
3
4
5
串行
控制
定时和控制
衰减
去加重
滤波器
DAC
调制器
27
25
L1
L2
13
14
莫特尔
MUTER
插
滤波器
零数据
检测
零数据
检测
插
滤波器
左声道
数据11
10
BCK
LRCK 12
串行
数据
接口
右声道
去加重
滤波器
DAC
调制器
16
18
R1
R2
2
邮政信箱655303
达拉斯,德克萨斯州75265
TMS57014A
双音频数位类比转换器
SLAS077D - 1993年9月 - 修订1995年11月
终端功能
终奌站
名字
ATT
AVDDL
AVDDR
AGNDL
AGNDR
BCK
数据
DVDD
DGND
INIT
LATCH
LRCK
莫特尔
MUTER
L1
L2
R1
R2
移
TEST
XIN
XOUT
XVDD
XGND
256FSO
号
3
26
17
24
19
10
11
15, 28
8
1
5
12
13
14
27
25
16
18
4
2, 7, 9
22
21
20
23
6
I / O
I
I
I
I
I
I
I
I
I
I
I
I
O
O
O
O
O
O
I
I
I
O
I
I
O
描述
串行控制数据。 ATT是配置为LSB的第一个16位字(见表2 ,图3和4)。
模拟电源(左声道)
模拟电源(右声道)
模拟地(左声道)
模拟地(右声道)
位时钟输入端。 BCK钟表串行音频数据插入设备。
音频数据输入。数据可以被配置为16或18位, MSB或LSB在前。数据是二进制补码。
数字电源
数字地
复位。当INIT变为低电平时,器件复位。该设备是在INIT的上升沿启动。在LRCK
信号必须被施加到器件上的复位发生。
串行控制数据锁存器。控制数据加载到内部寄存器时,锁存器被拉低。
左/右时钟。 LRCK表示与左通道DAC (高时)或串行数据是否与
右声道DAC(时低) 。
左声道静音标志有效。当左声道静音或通过该信道的数据保持在零的
系统寄存器选择的时间,莫特尔被拉低。
右声道静音标志有效。当右声道静音或通过该信道的数据保持在零为
系统寄存器选择的时间, MUTER被拉低。
左PWM输出1
左PWM输出2
正确的PWM输出1
正确的PWM输出2
移位时钟。移位时钟脉冲的控制数据到内部寄存器。
所有的测试输入应接低电平。
英寸XIN主时钟派生器件的所有关键逻辑信号。辛运行在512 Fs的,其中Fs是采样率。
主时钟输出
电源为时钟部分
地面时钟部分
系统时钟输出。 256FSO反映主时钟输入除以2的速率是256Fs ,其中Fs是采样
率。
详细说明
该TMS57014A集成了一个内插脉冲响应滤波器( FIR)和过取样的调制器。
脉冲宽度调制(PWM)的数字输出馈送到一个外部低通滤波器来恢复模拟
音频信号。
两个控制寄存器配置设备,所述衰减寄存器控制的衰减范围及
系统寄存器控制附加功能(见寄存器设置一节) 。
复位/初始化
当INIT被拉低,内部复位信号有效大约120次的采样
频率(f
s
) INIT的下降沿之后。在这种状态下,所有内部电路被初始化,并且PWM
输出被保持在零数据(50%占空比)。当INIT变为高电平时,内部复位信号变为无效
最多五个LRCK周期后INIT的上升沿。在这点上,内部时钟是同步的
与LRCK和PWM输出是有效的(参见图1) 。在LRCK信号必须施加适当的初始化。
邮政信箱655303
达拉斯,德克萨斯州75265
3
TMS57014A
双音频数位类比转换器
SLAS077D - 1993年9月 - 修订1995年11月
复位/初始化(续)
INIT
国内
RESET
LRCK
120次F与
5周期最大
图1.复位时序关系
定时和控制
定时和控制电路产生并贯穿本设计分发必需的时钟。 XIN是
外部主时钟输入。的数据路径,采样率设置为LRCK = XIN / 512 。与固定
32倍的过采样率和每一个PWM输出值需要16 XIN周期,改变昕的效果
在表1中示出。
该DAC可以在48千赫和32千赫之间的任意转换率,通过选择适当的操作
主时钟频率。某些转换器的功能,如去加重滤波器,仅操作
在表1中的频率。
表1.主时钟,采样率的比较
XIN
(兆赫)
24.5760
22.5792
19.3536
16.3840
256FSO
(兆赫)
12.2880
11.2896
9.6768
8.1920
LRCK
(千赫)
48.0
44.1
37.8
32.0
数字音频数据接口
转换周期同步到LRCK的上升沿,并且数据必须满足设置
在时序要求表中指定的要求。该输入数据是16或18位的MSB或LSB
首先在系统寄存器选择。的BCK频率必须等于或大于32女性
s
对于16位的数据
或36女性
s
对于18位的数据,其中F
s
是采样率。图2示出了输入时序。
BCK
数据
(16-bit)
数据
(18-bit)
LRCK
15
14
1
0
15
14
1
17
16
15
14
1
0
17
16
15
14
1
左声道
右声道
图2.音频数据输入时序
4
邮政信箱655303
达拉斯,德克萨斯州75265
0
0
TMS57014A
双音频数位类比转换器
SLAS077D - 1993年9月 - 修订1995年11月
串行控制接口
本设备使用的至少-显著比特第一格式。因此,对于一个16位的字, D15是最显著
位和D0是最低显著位。除非另有说明,所有值都以二进制补格式。
串行控制数据输入
控制数据输入的16位实现了设备控制功能。该TMS57014A有两个寄存器
这样的数据:该系统寄存器和衰减寄存器。系统寄存器包含大多数系统的
的配置信息,并且衰减寄存器控制音频输出电平,去加重和静音。
图3显示了AT&T , SHIFT ,和锁存输入时间。内部数据负载的下降沿
锁存器。移位时钟应为LATCH的建立时间是前高LATCH变为低电平。
移
ATT
LATCH
0
最低位
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
最高位
图3.控制,数据输入时序
MUTE(静音)
当静音被激活时,输出PWM变为零数据(50%占空比)。这两个静音标志,莫特尔
和MUTER ,独立地设定为低的基础上,在各自的通道为零的数据。此功能
在下列条件下被激活:
1.当零数据检测器检测到的输入数据已经被零为2500°F的周期
s
或12 500
的F周期
s
(如在控制寄存器中选择) ,输出为50 %的占空比。
2.当静音寄存器值被设置为高的串行控制数据的装置。
3.当INIT为有效(低电平)时,输出为50 %的占空比。
零数据检测
后的输入数据保持的F零为2500或12 500次循环
s
由系统寄存器( D4,D5 ),为设置,则
通道静音标志被激活。零数据检测可用于两个通道独立,所以这两个
输出( MUTER和莫特尔)表示零的数据已被检测出在相应的信道。该
零检测中的串行控制数据寄存器的值选择的检测周期。静音标志返回高
紧接在接收到非零输入数据。
去重滤波器
四套去加重滤波器系数的支持四个采样率(F
s
) : 32 , 37.8 , 44.1和48千赫。国内
寄存器的值选择的滤波器系数。内部寄存器的值启用或禁用过滤器。图4
示的去加重特性。
许多音频信号源已被记录,与那些的逆预加重特性
在图4所示的去加重特性的这种装置提供了重建原来的频率的
反应。
邮政信箱655303
达拉斯,德克萨斯州75265
5