修订历史
PAGE (S )
号
7
增加/变动/删除
以下信号如表2-3 ,信号说明更新说明:
- 并行端口 - 地址总线:
PGPIO [3: 0], HPI.HA [15: 0], EMIF.A [17: 2]
- 并行端口 - 数据总线:
PGPIO [19: 4] , EMIF.D [31:16] , HPI.HD [15: 0], EMIF.D [15 :0]的
- 并行端口 - 控制引脚:
PGPIO35 - PGPIO20 , EMIF.HOLDA
- EMIF - 时钟引脚:
ECLKIN , ECLKOUT1 , ECLKOUT2 , EMIFCLKS
- 主机端口 - 数据引脚:
PGPIO [ 43:36 ] , HPI.HD [7 :0]的
- 主机端口 - 控制引脚:
PGPIO44 , HPI.HAS , PGPIO45 , HPI.HBIL
- HPI引脚:
HCNTL1和HCNTL0 , HCS , HR / W, HDS2和HDS1 , HPIENA (更新“其他”项也)
- 中断和复位引脚:
IACK
- 通用I / O引脚:
GPIO [ 7:0] , GPIO4 , XF
- 振荡器/时钟引脚:
CLKOUT
- 多通道缓冲串行端口引脚( McBSP0的和McBSP1的) :
CLKR0 , FSR0 , CLKX0 , DX0 , FSX0 , CLKR1 , FSR1 , DX1 , CLKX1 , FSX1
- 串行端口2 ( McBSP2的/ UART )引脚:
DX2 , GPIO3 , CLKX2 , CLKR2 , GPIO5 , FSX2 , FSR2
- 定时器引脚:
TIM0 , TIM1
- 电源引脚:
PSENSE
图3-1中, TMS320VC5502的框图:
- 增加了“指令Cache ”块
- “ HPI模块”模块:
- 替换“ A [ 15 : 0 ] ”和“ HA [ 15 : 0 ] ”
- 替换“D [ 15 : 0 ] ”和“ HD [ 15 : 0 ] ”
- 添加脚注约HD [ 15 : 8 ]
- 删除了“ HD [ 7 : 0 ] ”
修订后的第3.1.1节,片上ROM
更新了表3-1 ,片上ROM布局
图3-2 , TMS320VC5502存储器映射:
- 改变“ MP / MC ”到“ MPNMC ”
表3-4 ,并行端口复用信号TMS320VC5502路由:
- 从“并行端口MUX MODE = 0 ( HPI非Multiplex ) ”来改变列标题
“并行/主机端口MUX MODE = 0 ( HPI非Multiplex ) ”
- 从“并行端口MUX MODE = 1 ( FULL EMIF ) ”来改变列标题
“并行/主机端口MUX MODE = 1 ( FULL EMIF ) ”
表3-5中,主机端口复用信号TMS320VC5502路由:
- 从“主机端口MUX MODE = 0 ( PGPIO ) ”来改变列标题
“并行/主机端口MUX MODE = 0 ( PGPIO ) ”
- 从“主机端口MUX MODE = 1 ( 8位HPI复用) ”来改变列标题
“并行/主机端口MUX MODE = 1 ( 8位HPI复用) ”
经修订的第3.9节,系统时钟发生器
23
24
24
26
29
30
42
iv
SPRS166D
2001年4月 - 修订2003年6月