www.ti.com
TMS320VC5410A
定点数字信号处理器
SPRS139G - 2000年11月 - 修订2005年1月
目录
修订历史
...........................................................................................................................
2
1
TMS320VC5410A特点
....................................................................................................
9
2
介绍
.........................................................................................................................
9
2.1
2.2
描述
..................................................................................................................
终端/引脚分配
................................................................................................
2.2.1
终端分配的GGU包
...............................................................
2.2.2
引脚分配PGE包
......................................................................
信号说明
.........................................................................................................
内存
......................................................................................................................
3.1.1
数据存储器
.....................................................................................................
3.1.2
程序存储器
................................................................................................
3.1.3
扩展程序存储器
....................................................................................
3.1.4
片上ROM中的Bootloader
................................................................................
3.1.5
片上RAM
....................................................................................................
3.1.6
片上存储器安全
......................................................................................
3.1.7
存储器映射
.....................................................................................................
片上外设
.......................................................................................................
3.2.1
软件可编程等待状态发生器
.............................................................
3.2.2
可编程银行交换
................................................................................
3.2.3
公交人
......................................................................................................
并行I / O端口
...........................................................................................................
3.3.1
增强型8位/ 16位主机端口接口( HPI8 / 16 )
.........................................................
3.3.2
HPI非复用模式
......................................................................................
多通道缓冲串行端口( McBSP的)
..........................................................................
硬件定时器
............................................................................................................
时钟发生器
............................................................................................................
增强外部并行接口( XIO2 )
...........................................................................
DMA控制器
.............................................................................................................
3.8.1
特点
..........................................................................................................
3.8.2
DMA外部访问
...........................................................................................
3.8.3
DMPREC问题
.................................................................................................
3.8.4
DMA存储映射
..............................................................................................
3.8.5
DMA的优先级
...............................................................................................
3.8.6
DMA的源/目的地址的修改
.............................................................
3.8.7
在DMA模式,自动初始化
................................................................................
3.8.8
DMA传输计数
.........................................................................................
3.8.9
DMA传输的双字模式
..........................................................................
3.8.10 DMA通道变址寄存器
.................................................................................
3.8.11 DMA中断
...................................................................................................
3.8.12 DMA控制器的同步事件
.....................................................................
通用I / O引脚
.................................................................................................
3.9.1
McBSP的引脚用作通用I / O
.........................................................................
3.9.2
HPI数据引脚作为通用I / O
......................................................................
器件ID寄存器
.........................................................................................................
内存映射寄存器
...............................................................................................
多通道缓冲串口控制寄存器和子地址
..........................................................................
DMA subbank寄存器寻址
....................................................................................
中断
....................................................................................................................
目录
2.3
10
10
10
12
13
17
17
18
18
18
19
19
20
22
23
24
26
26
26
27
29
32
32
34
37
37
37
38
40
41
41
42
42
43
43
43
44
45
45
45
46
47
49
50
52
3
3
功能概述
...........................................................................................................
17
3.1
3.2
3.3
3.4
3.5
3.6
3.7
3.8
3.9
3.10
3.11
3.12
3.13
3.14