TMS320C31 , TMS320LC31
数字信号处理器
SPRS035B - 1996年3月 - 修订1999年1月
D
D
D
D
D
D
高性能浮点数字
信号处理器(DSP) :
- TMS320C31-80 (5 V)的
25 - ns指令周期时间
440 MOPS , 80 MFLOPS , 40 MIPS
- TMS320C31-60 (5 V)的
33 - ns指令周期时间
330 MOPS , 60 MFLOPS , 30 MIPS
- TMS320C31-50 (5 V)的
40 - ns指令周期时间
275 MOPS , 50 MFLOPS , 25 MIPS
- TMS320C31-40 (5 V)的
50 - ns指令周期时间
220 MOPS , 40 MFLOPS , 20 MIPS
- TMS320LC31-40 ( 3.3 V )
50 - ns指令周期时间
220 MOPS , 40 MFLOPS , 20 MIPS
- TMS320LC31-33 ( 3.3 V )
60 - ns指令周期时间
183.7 MOPS , 33.3 MFLOPS , 16.7 MIPS
32位高性能CPU
16位/ 32位整数和32位/ 40位
浮点运算
32位指令字, 24位地址
两个1K
×
32位单周期双接入
片上RAM块
引导程序加载器
D
D
D
D
D
D
D
D
D
D
D
D
D
片上存储器映射的外设:
- 一个串口
- 2个32位定时器
- 一通道直接存储器存取
( DMA)协处理器的并行I / O
和CPU运行
制造使用0.6
m
增强
性能注入CMOS ( EPIC )
技术由德州仪器( TI )
132引脚塑料四方扁平封装
( PQ后缀)
八扩展精度寄存器
两个地址发生器与八
辅助寄存器和两个辅助
注册运算单元( ARAUs )
两种低功耗模式
两个和三个操作数指令
并行算术/逻辑单元( ALU )和
在单周期乘法器执行
块重复功能
零开销循环利用单周期
分支机构
有条件的调用和返回
联锁说明
多支持
总线控制寄存器配置
选通控制等待状态产生
描述
在TMS320C31和TMS320LC31 DSP的32位浮点处理器, 0.6英寸制造
m
三电平金属的CMOS工艺。在TMS320C31和TMS320LC31是TMS320C3X的一部分
新一代德州仪器(TI)的DSP 。
的TMS320C3X的内部总线连接和专用数字信号处理指令集具有的速度和
灵活地执行高达每秒8000万次浮点运算( MFLOPS ) 。在TMS320C3X
在硬件上实现功能优化速度等处理器通过软件或实施
微码。此硬件密集型方法提供性能先前在单个芯片上不可用。
在TMS320C3X可以在一个单一的整数或浮点数数据进行并行乘法和ALU操作
周期。每个处理器还具有一个通用寄存器文件中,一个程序的高速缓存,专门ARAUs ,
内部双存取存储器,一个DMA通道支持并发I / O,以及一个简短的机器周期时间。
高的性能和易用性是这些特征的结果。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
EPIC和TI是德州仪器的商标。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
版权
1999年,德州仪器
邮政信箱1443
休斯敦,得克萨斯州77251-1443
1
TMS320C31 , TMS320LC31
数字信号处理器
SPRS035B - 1996年3月 - 修订1999年1月
描述(续)
通用的应用程序是由大的地址空间大大增强,多处理器接口,
内部和外部产生的等待状态,一个外部接口端口,两个定时器,一个串行端口,
多重中断结构。在TMS320C3X支持多种来自主机系统的应用
处理器专用的协处理器。
高层次的语言支持是很容易通过一个基于寄存器的架构来实现,大的地址空间,
强大的寻址模式,灵活的指令集,并支持良好的浮点运算。
TMS320C31和TMS320LC31引出线(顶视图)
在TMS320C31和TMS320LC31设备均采用132引脚塑料四方扁平封装( PQ后缀) 。
PQ包装
( TOP VIEW )
MCBL / MP
EMU2
EMU1
EMU0
EMU3
TCLK1
VDD
TCLK0
VSS
VSS
A10
VDD
A11
A12
A13
A14
A15
A16
A17
A18
VDD
A20
A21
VDD
VDD
17 16 15 14 13 12 11 10
9
8
7
6
5
4
3
2
1 132 131 130 129 128 127 126 125 124 123 122 121 120 119 118 117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
SHZ
VSS
A19
VSS
VSS
A22
A23
VSS
A9
VSS
A8
A7
A6
A5
VDD
A4
A3
A2
A1
A0
VSS
D31
VDD
VDD
D30
VSS
VSS
VSS
D29
D28
VDD
D27
VSS
D26
D25
D24
D23
D22
D21
VDD
D20
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83
DX0
VDD
FSX0
VSS
CLKX0
CLKR0
FSR0
VSS
DR0
INT3
INT2
VDD
VDD
INT1
VSS
VSS
INT0
IACK
XF1
VDD
XF0
RESET
读/写
STRB
RDY
VDD
HOLD
HOLDA
X1
X2/CLKIN
VSS
VSS
VSS
D19
D18
D17
D16
D15
V SS
D14
V DD
D13
V SS
D12
D11
D10
V DD
V DD
D9
D8
VSS
VSS
VSS
V SS
V DD
D5
D4
D3
D2
D1
D0
H1
H3
D7
D6
2
邮政信箱1443
休斯敦,得克萨斯州77251-1443
V DD
TMS320C31 , TMS320LC31
数字信号处理器
SPRS035B - 1996年3月 - 修订1999年1月
TMS320C31和TMS320LC31终端分配(按字母顺序排列)
终奌站
名字
号
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15
A16
A17
A18
A19
A20
A21
A22
A23
CLKR0
CLKX0
D0
D1
D2
29
28
27
26
25
23
22
21
20
18
16
14
13
12
11
10
9
8
7
5
2
1
130
129
111
112
80
79
78
D4
D5
D6
D7
D8
D9
D10
D11
D12
D13
D14
D15
D16
D17
D18
D19
D20
D21
D22
D23
D24
D25
D26
D27
D28
D29
D30
D31
DR0
终奌站
名字
号
76
75
73
72
68
67
64
63
62
60
58
56
55
54
53
52
50
48
47
46
45
44
43
41
39
38
34
31
108
VDD
VDD
VDD
VDD
6
15
24
32
33
终奌站
名字
号
EMU0
EMU1
EMU2
EMU3
FSR0
FSX0
H1
H3
HOLD
HOLDA
IACK
INT0
INT1
INT2
INT3
MCBL / MP
RDY
RESET
读/写
SHZ
STRB
TCLK0
TCLK1
124
125
126
123
110
114
81
82
90
89
99
100
103
106
107
127
92
95
94
118
93
120
122
终奌站
名字
号
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
40
49
59
65
66
74
83
91
97
104
105
115
121
131
132
3
4
17
19
30
35
36
37
42
51
57
61
69
70
71
终奌站
名字
号
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
X1
X2/CLKIN
XF0
XF1
84
85
86
101
102
109
113
117
119
128
88
87
96
98
D3
77
DX0
116
VDD
VDD和VSS端子是在一个共同的平面内的装置。
邮政信箱1443
休斯敦,得克萨斯州77251-1443
3
TMS320C31 , TMS320LC31
数字信号处理器
SPRS035B - 1996年3月 - 修订1999年1月
TMS320C31和TMS320LC31终端分配(数值)
终奌站
号
名字
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
A21
A20
VSS
VSS
A19
VDD
A18
A17
A16
A15
A14
A13
A12
A11
VDD
A10
VSS
A9
VSS
A8
A7
A6
A5
VDD
A4
A3
A2
A1
A0
终奌站
号
名字
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
D31
VDD
VDD
D30
VSS
VSS
VSS
D29
D28
VDD
D27
VSS
D26
D25
D24
D23
D22
D21
VDD
D20
VSS
D19
D18
D17
D16
D15
VSS
D14
VDD
D13
终奌站
号
名字
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
VSS
D12
D11
D10
VDD
VDD
D9
D8
VSS
VSS
VSS
D7
D6
VDD
D5
D4
D3
D2
D1
D0
H1
H3
VDD
VSS
VSS
VSS
X2/CLKIN
X1
HOLDA
HOLD
终奌站
号
名字
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
VDD
RDY
STRB
读/写
RESET
XF0
VDD
XF1
IACK
INT0
VSS
VSS
INT1
VDD
VDD
INT2
INT3
DR0
VSS
FSR0
CLKR0
CLKX0
VSS
FSX0
VDD
DX0
VSS
SHZ
VSS
TCLK0
终奌站
号
名字
121
122
123
124
125
126
127
128
129
130
131
132
VDD
TCLK1
EMU3
EMU0
EMU1
EMU2
MCBL / MP
VSS
A23
A22
VDD
VDD
VSS
60
90
VDD和VSS端子是在一个共同的平面内的装置。
4
邮政信箱1443
休斯敦,得克萨斯州77251-1443
TMS320C31 , TMS320LC31
数字信号处理器
SPRS035B - 1996年3月 - 修订1999年1月
TMS320C31和TMS320LC31端子功能
终奌站
名字
数量
PRIMARY总线接口
D31 – D0
A23 – A0
读/写
STRB
RDY
32
24
1
1
1
I / O / Z
O / Z
O / Z
O / Z
I
的32位数据端口
24位的地址端口
读/写。 R / W为高时,执行和低的读出时,执行写
在并行接口。
外部访问频闪
准备好了。 RDY表示该外部设备准备用于交易
完成。
按住。当HOLD为逻辑低电平时,任何正在进行的交易完成。 A23 - A0 ,
D31 -D0 , STRB ,和R / W被放置在高阻抗状态和所有
在主总线接口的交易被搁置,直至HOLD变为逻辑高电平
或直到主总线的控制寄存器的NOHOLD位被置位。
持有认可。 HOLDA在回答有关HOLD逻辑低电平产生。 HOLDA
表示A23- A0, D31 -D0 , STRB ,和R / W是在高阻抗状态
并且在总线上的所有交易都举行。 HOLDA是高响应于一个逻辑
高(HOLD)或主总线的控制寄存器的NOHOLD位被置位。
控制信号的
RESET
INT3 - INT0
IACK
MCBL / MP
1
4
1
1
I
I
O / Z
I
复位。当RESET为逻辑低电平时,该设备处于复位状态。当RESET
变成为逻辑高时,开始执行从由复位向量所指定的位置。
外部中断
中断应答。 IACK由IACK指令生成的。 IACK可以使用
以指示开始或中断服务例程的结束。
微电脑引导装载程序/微处理器模式选择
关闭高阻抗。当激活时, SHZ关闭设备并将所有
引脚处于高阻抗状态。 SHZ用于板级测试,以确保
不发生双驱动条件。
注意事项:
对SHZ低会损坏设备内存
和寄存器的内容。与SHZ高复位设备,以恢复到一个已知的
的操作条件。
外部标志。 XF1和XF0被用作通用I / O或支持
联锁的处理器指令。
串口0信号的
CLKR0
CLKX0
DR0
DX0
FSR0
FSX0
1
1
1
1
1
1
I / O / Z
I / O / Z
I / O / Z
I / O / Z
I / O / Z
I / O / Z
串口0接收时钟。 CLKR0是串口0接收串行移位时钟。
串口0的发送时钟。 CLKX0是串口0的串行移位时钟
发射器。
数据接收。串口0接收DR0上的串行数据。
数据发送输出。串口0 DX0发送串行数据。
帧同步脉冲用于接收。该FSR0脉冲启动数据接收
处理使用DR0 。
帧同步脉冲的发射。中的FSX0脉冲启动数据发送
处理使用DX0 。
定时信号
TCLK0
TCLK1
1
1
I / O / Z
I / O / Z
定时器时钟0作为输入, TCLK0所使用的定时器0计数外部脉冲。作为一个
输出, TCLK0输出由定时器0产生的脉冲。
定时器的时钟1.作为输入, TCLK0所使用的定时器1计数外部脉冲。作为一个
输出, TCLK1输出由定时器1产生的脉冲。
S
S
R
R
S
S
S
S
S
S
R
R
R
R
R
R
S
R
S
S
S
S
S
H
H
H
H
R
R
R
TYPE
描述
条件
当
信号IS Z型
HOLD
1
I
HOLDA
1
O / Z
S
SHZ
1
I
XF1 , XF0
2
I / O / Z
I =输入, O =输出, Z =高阻抗状态
S = SHZ活跃,H =保持活跃,R =复位
邮政信箱1443
休斯敦,得克萨斯州77251-1443
5
TMS320C31 , TMS320LC31
数字信号处理器
SPRS035B - 1996年3月 - 修订1999年1月
D
D
D
D
D
D
高性能浮点数字
信号处理器(DSP) :
- TMS320C31-80 (5 V)的
25 - ns指令周期时间
440 MOPS , 80 MFLOPS , 40 MIPS
- TMS320C31-60 (5 V)的
33 - ns指令周期时间
330 MOPS , 60 MFLOPS , 30 MIPS
- TMS320C31-50 (5 V)的
40 - ns指令周期时间
275 MOPS , 50 MFLOPS , 25 MIPS
- TMS320C31-40 (5 V)的
50 - ns指令周期时间
220 MOPS , 40 MFLOPS , 20 MIPS
- TMS320LC31-40 ( 3.3 V )
50 - ns指令周期时间
220 MOPS , 40 MFLOPS , 20 MIPS
- TMS320LC31-33 ( 3.3 V )
60 - ns指令周期时间
183.7 MOPS , 33.3 MFLOPS , 16.7 MIPS
32位高性能CPU
16位/ 32位整数和32位/ 40位
浮点运算
32位指令字, 24位地址
两个1K
×
32位单周期双接入
片上RAM块
引导程序加载器
D
D
D
D
D
D
D
D
D
D
D
D
D
片上存储器映射的外设:
- 一个串口
- 2个32位定时器
- 一通道直接存储器存取
( DMA)协处理器的并行I / O
和CPU运行
制造使用0.6
m
增强
性能注入CMOS ( EPIC )
技术由德州仪器( TI )
132引脚塑料四方扁平封装
( PQ后缀)
八扩展精度寄存器
两个地址发生器与八
辅助寄存器和两个辅助
注册运算单元( ARAUs )
两种低功耗模式
两个和三个操作数指令
并行算术/逻辑单元( ALU )和
在单周期乘法器执行
块重复功能
零开销循环利用单周期
分支机构
有条件的调用和返回
联锁说明
多支持
总线控制寄存器配置
选通控制等待状态产生
描述
在TMS320C31和TMS320LC31 DSP的32位浮点处理器, 0.6英寸制造
m
三电平金属的CMOS工艺。在TMS320C31和TMS320LC31是TMS320C3X的一部分
新一代德州仪器(TI)的DSP 。
的TMS320C3X的内部总线连接和专用数字信号处理指令集具有的速度和
灵活地执行高达每秒8000万次浮点运算( MFLOPS ) 。在TMS320C3X
在硬件上实现功能优化速度等处理器通过软件或实施
微码。此硬件密集型方法提供性能先前在单个芯片上不可用。
在TMS320C3X可以在一个单一的整数或浮点数数据进行并行乘法和ALU操作
周期。每个处理器还具有一个通用寄存器文件中,一个程序的高速缓存,专门ARAUs ,
内部双存取存储器,一个DMA通道支持并发I / O,以及一个简短的机器周期时间。
高的性能和易用性是这些特征的结果。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
EPIC和TI是德州仪器的商标。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
版权
1999年,德州仪器
邮政信箱1443
休斯敦,得克萨斯州77251-1443
1
TMS320C31 , TMS320LC31
数字信号处理器
SPRS035B - 1996年3月 - 修订1999年1月
描述(续)
通用的应用程序是由大的地址空间大大增强,多处理器接口,
内部和外部产生的等待状态,一个外部接口端口,两个定时器,一个串行端口,
多重中断结构。在TMS320C3X支持多种来自主机系统的应用
处理器专用的协处理器。
高层次的语言支持是很容易通过一个基于寄存器的架构来实现,大的地址空间,
强大的寻址模式,灵活的指令集,并支持良好的浮点运算。
TMS320C31和TMS320LC31引出线(顶视图)
在TMS320C31和TMS320LC31设备均采用132引脚塑料四方扁平封装( PQ后缀) 。
PQ包装
( TOP VIEW )
MCBL / MP
EMU2
EMU1
EMU0
EMU3
TCLK1
VDD
TCLK0
VSS
VSS
A10
VDD
A11
A12
A13
A14
A15
A16
A17
A18
VDD
A20
A21
VDD
VDD
17 16 15 14 13 12 11 10
9
8
7
6
5
4
3
2
1 132 131 130 129 128 127 126 125 124 123 122 121 120 119 118 117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
SHZ
VSS
A19
VSS
VSS
A22
A23
VSS
A9
VSS
A8
A7
A6
A5
VDD
A4
A3
A2
A1
A0
VSS
D31
VDD
VDD
D30
VSS
VSS
VSS
D29
D28
VDD
D27
VSS
D26
D25
D24
D23
D22
D21
VDD
D20
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83
DX0
VDD
FSX0
VSS
CLKX0
CLKR0
FSR0
VSS
DR0
INT3
INT2
VDD
VDD
INT1
VSS
VSS
INT0
IACK
XF1
VDD
XF0
RESET
读/写
STRB
RDY
VDD
HOLD
HOLDA
X1
X2/CLKIN
VSS
VSS
VSS
D19
D18
D17
D16
D15
V SS
D14
V DD
D13
V SS
D12
D11
D10
V DD
V DD
D9
D8
VSS
VSS
VSS
V SS
V DD
D5
D4
D3
D2
D1
D0
H1
H3
D7
D6
2
邮政信箱1443
休斯敦,得克萨斯州77251-1443
V DD
TMS320C31 , TMS320LC31
数字信号处理器
SPRS035B - 1996年3月 - 修订1999年1月
TMS320C31和TMS320LC31终端分配(按字母顺序排列)
终奌站
名字
号
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15
A16
A17
A18
A19
A20
A21
A22
A23
CLKR0
CLKX0
D0
D1
D2
29
28
27
26
25
23
22
21
20
18
16
14
13
12
11
10
9
8
7
5
2
1
130
129
111
112
80
79
78
D4
D5
D6
D7
D8
D9
D10
D11
D12
D13
D14
D15
D16
D17
D18
D19
D20
D21
D22
D23
D24
D25
D26
D27
D28
D29
D30
D31
DR0
终奌站
名字
号
76
75
73
72
68
67
64
63
62
60
58
56
55
54
53
52
50
48
47
46
45
44
43
41
39
38
34
31
108
VDD
VDD
VDD
VDD
6
15
24
32
33
终奌站
名字
号
EMU0
EMU1
EMU2
EMU3
FSR0
FSX0
H1
H3
HOLD
HOLDA
IACK
INT0
INT1
INT2
INT3
MCBL / MP
RDY
RESET
读/写
SHZ
STRB
TCLK0
TCLK1
124
125
126
123
110
114
81
82
90
89
99
100
103
106
107
127
92
95
94
118
93
120
122
终奌站
名字
号
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
40
49
59
65
66
74
83
91
97
104
105
115
121
131
132
3
4
17
19
30
35
36
37
42
51
57
61
69
70
71
终奌站
名字
号
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
X1
X2/CLKIN
XF0
XF1
84
85
86
101
102
109
113
117
119
128
88
87
96
98
D3
77
DX0
116
VDD
VDD和VSS端子是在一个共同的平面内的装置。
邮政信箱1443
休斯敦,得克萨斯州77251-1443
3
TMS320C31 , TMS320LC31
数字信号处理器
SPRS035B - 1996年3月 - 修订1999年1月
TMS320C31和TMS320LC31终端分配(数值)
终奌站
号
名字
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
A21
A20
VSS
VSS
A19
VDD
A18
A17
A16
A15
A14
A13
A12
A11
VDD
A10
VSS
A9
VSS
A8
A7
A6
A5
VDD
A4
A3
A2
A1
A0
终奌站
号
名字
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
D31
VDD
VDD
D30
VSS
VSS
VSS
D29
D28
VDD
D27
VSS
D26
D25
D24
D23
D22
D21
VDD
D20
VSS
D19
D18
D17
D16
D15
VSS
D14
VDD
D13
终奌站
号
名字
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
VSS
D12
D11
D10
VDD
VDD
D9
D8
VSS
VSS
VSS
D7
D6
VDD
D5
D4
D3
D2
D1
D0
H1
H3
VDD
VSS
VSS
VSS
X2/CLKIN
X1
HOLDA
HOLD
终奌站
号
名字
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
VDD
RDY
STRB
读/写
RESET
XF0
VDD
XF1
IACK
INT0
VSS
VSS
INT1
VDD
VDD
INT2
INT3
DR0
VSS
FSR0
CLKR0
CLKX0
VSS
FSX0
VDD
DX0
VSS
SHZ
VSS
TCLK0
终奌站
号
名字
121
122
123
124
125
126
127
128
129
130
131
132
VDD
TCLK1
EMU3
EMU0
EMU1
EMU2
MCBL / MP
VSS
A23
A22
VDD
VDD
VSS
60
90
VDD和VSS端子是在一个共同的平面内的装置。
4
邮政信箱1443
休斯敦,得克萨斯州77251-1443
TMS320C31 , TMS320LC31
数字信号处理器
SPRS035B - 1996年3月 - 修订1999年1月
TMS320C31和TMS320LC31端子功能
终奌站
名字
数量
PRIMARY总线接口
D31 – D0
A23 – A0
读/写
STRB
RDY
32
24
1
1
1
I / O / Z
O / Z
O / Z
O / Z
I
的32位数据端口
24位的地址端口
读/写。 R / W为高时,执行和低的读出时,执行写
在并行接口。
外部访问频闪
准备好了。 RDY表示该外部设备准备用于交易
完成。
按住。当HOLD为逻辑低电平时,任何正在进行的交易完成。 A23 - A0 ,
D31 -D0 , STRB ,和R / W被放置在高阻抗状态和所有
在主总线接口的交易被搁置,直至HOLD变为逻辑高电平
或直到主总线的控制寄存器的NOHOLD位被置位。
持有认可。 HOLDA在回答有关HOLD逻辑低电平产生。 HOLDA
表示A23- A0, D31 -D0 , STRB ,和R / W是在高阻抗状态
并且在总线上的所有交易都举行。 HOLDA是高响应于一个逻辑
高(HOLD)或主总线的控制寄存器的NOHOLD位被置位。
控制信号的
RESET
INT3 - INT0
IACK
MCBL / MP
1
4
1
1
I
I
O / Z
I
复位。当RESET为逻辑低电平时,该设备处于复位状态。当RESET
变成为逻辑高时,开始执行从由复位向量所指定的位置。
外部中断
中断应答。 IACK由IACK指令生成的。 IACK可以使用
以指示开始或中断服务例程的结束。
微电脑引导装载程序/微处理器模式选择
关闭高阻抗。当激活时, SHZ关闭设备并将所有
引脚处于高阻抗状态。 SHZ用于板级测试,以确保
不发生双驱动条件。
注意事项:
对SHZ低会损坏设备内存
和寄存器的内容。与SHZ高复位设备,以恢复到一个已知的
的操作条件。
外部标志。 XF1和XF0被用作通用I / O或支持
联锁的处理器指令。
串口0信号的
CLKR0
CLKX0
DR0
DX0
FSR0
FSX0
1
1
1
1
1
1
I / O / Z
I / O / Z
I / O / Z
I / O / Z
I / O / Z
I / O / Z
串口0接收时钟。 CLKR0是串口0接收串行移位时钟。
串口0的发送时钟。 CLKX0是串口0的串行移位时钟
发射器。
数据接收。串口0接收DR0上的串行数据。
数据发送输出。串口0 DX0发送串行数据。
帧同步脉冲用于接收。该FSR0脉冲启动数据接收
处理使用DR0 。
帧同步脉冲的发射。中的FSX0脉冲启动数据发送
处理使用DX0 。
定时信号
TCLK0
TCLK1
1
1
I / O / Z
I / O / Z
定时器时钟0作为输入, TCLK0所使用的定时器0计数外部脉冲。作为一个
输出, TCLK0输出由定时器0产生的脉冲。
定时器的时钟1.作为输入, TCLK0所使用的定时器1计数外部脉冲。作为一个
输出, TCLK1输出由定时器1产生的脉冲。
S
S
R
R
S
S
S
S
S
S
R
R
R
R
R
R
S
R
S
S
S
S
S
H
H
H
H
R
R
R
TYPE
描述
条件
当
信号IS Z型
HOLD
1
I
HOLDA
1
O / Z
S
SHZ
1
I
XF1 , XF0
2
I / O / Z
I =输入, O =输出, Z =高阻抗状态
S = SHZ活跃,H =保持活跃,R =复位
邮政信箱1443
休斯敦,得克萨斯州77251-1443
5