TMS320C206 , TMS320LC206
数字信号处理器
SPRS065B - 1998年6月 - 修订1999年1月
TMS320C206 , TMS320LC206终端功能(续)
终奌站
名字
号
TYPE
描述
存储器控制信号(续)
读选择指示激活,外部读周期。 RD是活跃在所有的外部程序,数据和I / O读取。
RD进入高阻抗状态,当OFF为低电平有效。要实现无缝零等待状态
存储器接口,倒置R / W信号,可作为代替RD的“读”信号。的功能
RD管脚可被编程,以提供一个倒R / W信号,而不是RD 。该FRDN位(位15)中的PMST
注册控件此选项。 FRDN = 1选择R / W为新的“读”信号。 FRDN = 0 (复位)选择
RD为引脚45的“读”信号。
写使能。 WE的下降沿指示器件驱动外部数据总线( D15 - D0 ) 。数据
可以通过外部装置在WE的上升沿被锁存。 WE为活性上的所有外部程序,数据和
I / O写入。 WE进入高阻状态时, OFF为低电平有效。
频闪。 STRB总是高的,除非置为低电平,表示外部总线周期。 STRB进入
当OFF为有效低电平高阻抗状态。
多处理信号
BR
43
O / Z
总线请求。的BR被断言时,全局数据存储器访问被启动。 BR进入高阻抗
状态时, OFF为低电平有效。
持有-确认。 HOLDA指示到外部电路,所述处理器处于保持状态,而
地址,数据,和存储器控制线处于高阻抗状态,使它们可用于
外部电路提供的本地内存的访问。 HOLDA进入高阻抗状态时, OFF为活性
低。
外部标志输出(锁软件可编程信号) 。 XF用于信令中的其它处理器
多处理配置中或者作为通用输出引脚。 XF进入高阻抗状态
当OFF为低电平有效。
分支控制输入。当由所述轮询
BCND PMA , BIO
指令, “ C206执行跳转到
如果BIO低指定的程序存储器地址。
软件控制的输入/输出由异步串口控制寄存器( ASPCR )的方式。复位时,
IO0 - IO3配置为输入。这些引脚可以用作通用输入/输出引脚或
握手控制的UART 。 IO0 - IO3进入高阻抗状态,当OFF为低电平有效。
初始化,中断和复位操作
RS
100
I
复位。 RS导致“ C206和' LC206终止执行,并强制程序计数器为零。
当RS拉高,执行后16个周期开始于程序存储器0地址。 RS影响
各种寄存器和状态位。
锁相环复位。 PLLRS复位PLL启动PLL锁定。上电时,无论PLLRS和RS
应该是有效(低电平) ,以复位DSP核心和PLL电路。该PLL只能通过重置沿
如表2所示的PLLRS的状态下的核心是不适用2模式和应始终是
绑高或低。
RD
45
O / Z
WE
44
O / Z
STRB
46
O / Z
HOLDA
6
O / Z
XF
98
O / Z
BIO
IO0
IO1
IO2
IO3
99
96
97
8
9
I
I / O / Z
PLLRS
10
I
EXT8
1
I
引导模式引脚。 EXT8被锁存到第3位( LEVEXT8 )在PMST寄存器。位于引导程序
ROM中使用EXT8来确定引导方法的类型。如果EXT8高,增强了“ C206是引导程序
使用。如果EXT8低, “ C203的风格引导程序使用。参阅
TMS320C20x用户指南
(文学
数量SPRU127 ) ,以了解有关“ C203款式引导程序的更多细节。
微处理器/微计算机模式选择。如果MP / MC为低电平,芯片上的ROM存储器映射到
程序空间。当MP / MC为高电平时,器件accessess片外存储器。该引脚仅在采样
复位,并且它的值被锁存到比特的PMST寄存器0 。
不可屏蔽中断。 NMI是一个外部中断不能被中断模式位的方式被屏蔽
( INTM )或中断屏蔽寄存器( IMR ) 。当NMI被激活时,处理器陷阱到适当的
向量的位置。 NMI如果不使用,应拉高。
HOLD和INT1共享相同的引脚。二者都被视为中断信号。如果MODE位为0的中断
控制寄存器( ICR) ,保持逻辑可以在组合中实现在软件IDLE指令。在
复位,在ICR的模式位为0,使HOLD模式的引脚。
MP / MC
2
I
NMI
17
I
HOLD/INT1
18
I
INT2
19
外部用户中断。 INT2和INT3的优先级和屏蔽的IMR和INTM 。 INT2和INT3
I
20
INT3
可以查询和中断标志寄存器( IFR )的方式复位。
I =输入, O =输出, Z =高阻抗, PWR =电源, GND =接地
邮政信箱1443
休斯敦,得克萨斯州77251-1443
5