TMS320DM6441
数字媒体系统级芯片
www.ti.com
SPRS359D - 2006年9月 - 修订2008年3月
1.2说明
该TMS320DM6441 (也称为DM6441 )充分利用了TI的DaVinci 技术,以满足
网络媒体编码和解码应用处理下一代嵌入式设备的需求。
该DM6441使OEM和ODM能够快速推向市场的设备具有强大的操作系统
系统支持,丰富的用户界面,高处理性能和超长电池续航通过
一个完全集成的混合处理器解决方案,最大程度的灵活性。
在DM6441的双核架构提供了DSP的利益和精简指令集
计算机(RISC)技术,结合了高性能的TMS320C64x + DSP内核和一个
ARM926EJ - S内核。
的ARM926EJ-S是执行32位或16位指令和32位的RISC处理器内核
处理32位, 16位,或8位的数据。芯使用管道,使得该处理器的所有的份数和
存储器系统可以连续工作。
ARM核集成:
协处理器15 ( CP15 )和保护模块
数据和程序存储器管理单元(MMU )与台后备缓冲区。
单独的16K字节指令和8K字节的数据高速缓存。两者都是四通缔与虚拟
虚拟索引标签( VIVT ) 。
在的TMS320C64x + DSP是最高性能的定点DSP产生的
TMS320C6000 DSP平台。它是基于第二代的增强版本
高性能,先进的超长指令字( VLIW )架构,由得克萨斯州开发
德州仪器(TI ) ,使这些DSP内核的数字媒体应用的绝佳选择。 C64x的是
在C6000 DSP平台的代码兼容成员。在的TMS320C64x + DSP是增强
C64x的DSP +添加了功能性和扩展指令集。
任何引用的C64x DSP或C64xCPU中也同样适用,除非另有说明,否则到的C64x + DSP和
的C64x + CPU ,分别。
以每秒( MIPS)的高达41.04亿指令以513兆赫的时钟速率的性能,该
的C64x +内核提供解决方案,以高性能DSP的编程难题。 DSP内核具有
高速控制器的操作灵活性和阵列处理器数值的能力。该
C64x + DSP内核处理器有64个通用的32位字的长度和高度8的寄存器
独立的功能单元,两个乘法器为32位的结果和6的算术逻辑单元(ALU ) 。该
八个功能单元包括指令,以加速在视频和成像应用中的性能。
DSP内核可产生每个周期4个16位乘法累加器(MAC ) ,共20.52亿
的MAC每秒( MMACS ) ,或每个周期8个8位MAC为总共4104 MMACS 。欲了解更多详细信息
上的C64x + DSP ,看
的TMS320C64x / C64x的DSP + CPU和指令集参考指南
(文献编号
SPRU732).
该DM6441还具有应用特定的硬件逻辑,片上存储器,以及附加的片
外设类似于其他C6000 DSP平台的设备。该DM6441芯采用两电平
基于缓存的架构。 1级程序高速缓存( L1P )是一个256K位直接映射缓存和
1级数据高速缓存( L1D )是一个640K位的2路组相联高速缓存。 2级内存/缓存( L2 )
由是程序和数据空间之间共享一个512K位的存储器空间。 L2存储器可
被配置为映射存储器,高速缓存,或两者的组合。
外设集包括:两个可配置的视频端口;一个10/100 Mb / s以太网MAC ( EMAC )与
管理数据输入/输出( MDIO)模块;一个内部集成电路(I2C)总线接口;一个音频
串行端口(ASP) ; 2个64位通用定时器,可分别配置为两个独立的32位定时器;
一个64位看门狗定时器;高达71管脚的通用输入/输出(GPIO ),具有可编程的
中断/事件生成模式,复用等外设;三个UART硬件
握手一个UART支持;三脉冲宽度调制器(PWM )的外围设备;和两个外部
存储器接口:一个异步的外部存储器接口( EMIFA )较慢存储器/外设
和DDR2更高的速度同步存储器接口。
提交文档反馈
数字媒体系统级芯片( DMSoC )
3