www.fairchildsemi.com
TMC2249A
数字调音台
12 x 12位, 60 MHz的
特点
60 MHz的输入和计算速度
两个12位乘法器
独立的数据和COEF网络cient输入
为1 16个独立的,用户可选择的流水线延迟
在所有输入端口的时钟
单独的16位输入端口允许级联或添加
常量
用户可选的输出圆润
内置1/2 LSB舍入的产品
完全注册的,流水线式的体系结构
可提供120针CPGA , PPGA , MPGA或MQFP
应用
视频切换
图像混合
数字信号的调制
复杂的频率合成
数字滤波网络
复杂的运算功能
描述
该TMC2249A是一个高速数字运算电路
由两个12位乘法器,加法器和一个级联控制
能蓄能器。所有四个乘法器输入是simulta-
neously用户可访问的,并且每一个都包括一个用户可
多达16个时钟长度的可编程流水线延迟。
24位加法器/减法器之后是一个累加器
和16位输入端口,其允许用户级联多
PLE TMC2249As 。一个新的16位累加输出可用
能够在每个时钟,高达60MHz的最大速率。所有
输入和输出,除了注册的三态输出
把实现,所有的都是TTL电平兼容。
该TMC2249A采用了流水线,面向总线的结构
提供显着的灵活性。输入寄存器时钟使能
每个端口和可编程输入数据流水线延迟
提供了一个适应性强的输入结构用于高速数字
系统。下面的乘法器中,用户可以执行
除了任一产品或减法,运算的舍入
到16位,并且累积的产品和求和与
级联输入。输出端口允许的所有24位访问
通过重叠之间切换的内部累加器
最少,最显着的16位字,和一个三态输出
把使能简化网络连接西班牙文连接到外部系统总线。
该TMC2249A在数字亲多种应用
cessing算法,从执行简单的图像混合和
开关,以进行复杂的运算功能,
复杂的波形合成。 FIR滤池,数字正交
混频器和调制器和矢量运算功能可能
也可以用此装置来实现。
制作亚微米CMOS工艺制造, TMC2249A
运行速度高达60 MHz的保证的时钟频率超过
全温度和电源电压范围。它的引脚和
功能兼容飞兆半导体TMC2249 ,而亲
人们提供更高的工作速度和低功耗。它
可在一个120引脚的陶瓷插针网格阵列( CPGA )
120引脚塑料针脚栅格阵列( PPGA ) ,铅120 MQFP到
PPGA封装( MPGA )和120引线公制四方Flat-
包( MQFP ) 。
逻辑符号
TMC2249A
数字调音台
A
11-0
阿德尔
3-0
ENA
B
11-0
BDEL
3-0
ENB
C
11-0
正保远程教育
3-0
ENC
D
11-0
DDEL
3-0
结束
出租车
15-0
延迟
1-16
延迟
1-16
延迟
1-16
延迟
1-16
RND
FT
CASEN
CLK
NEG1
NEG2
SWAP
OE
加
S
15-0
REV 。 1.0.2 00年7月6日
产品speci fi cation
TMC2249A
框图
ADEL3-0 ENA
A11-0
BDEL3-0 ENB
B11-0 CDEL3-0 ENC C11-0 DDEL3-0 END D11-0
1-16
1-16
1-16
1-16
NEG1
NEG2
RND
2的COMP
2的COMP
FT
CAS15-0
CASEN
16
I
0
加
24
16M
0
1
0
1
16L
加
SWAP
OE
16
ENA
ADEL3-0
4
A11-0
12
S15-0
12
E
1
12
E
12
12
12
E
16
12
0
1
F
12× (16: 1)的MUX
12
2
2
REV 。 1.0.2 00年7月6日
产品speci fi cation
TMC2249A
引脚分配
120引脚塑料针脚栅格阵列, H5套餐, 120引脚陶瓷针脚栅格阵列, G1包,
120引脚公制四方扁平封装120引脚塑料针阵列, H6套餐
针
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
B1
B2
B3
B4
B5
B6
B7
B8
B9
B10
B11
B12
B13
C1
C2
C3
C4
名字
DDEL0
DDEL3
结束
D2
D4
D7
D8
D10
C11
C9
C6
C3
C0
NEG1
加
DDEL1
D0
D3
D6
D9
D11
C10
C7
C5
C2
CDEL2
S15
RND
CLK
DDEL2
针
C5
C6
C7
C8
C9
C10
C11
C12
C13
D1
D2
D3
D11
D12
D13
E1
E2
E3
E11
E12
E13
F1
F2
F3
F11
F12
F13
G1
G2
G3
名字
D1
D5
GND
VDD
C8
C4
C1
ENC
CDEL1
S13
S14
GND
CDEL3
CDEL0
CASEN
S11
S12
GND
FT
CAS0
CAS1
S9
S10
VDD
CAS2
CAS3
CAS4
S7
S8
GND
针
G11
G12
G13
H1
H2
H3
H11
H12
H13
J1
J2
J3
J11
J12
J13
K1
K2
K3
K11
K12
K13
L1
L2
L3
L4
L5
L6
L7
L8
L9
名字
CAS6
CAS7
CAS5
S6
S5
VDD
GND
CAS9
CAS8
S4
S3
GND
CAS13
CAS11
CAS10
S2
S1
SWAP
ADEL0
CAS14
CAS12
S0
BDEL0
BDEL2
B0
B4
GND
VDD
A9
A5
针
L10
L11
L12
L13
M1
M2
M3
M4
M5
M6
M7
M8
M9
M10
M11
M12
M13
N1
N2
N3
N4
N5
N6
N7
N8
N9
N10
N11
N12
N13
名字
A1
ADEL3
NC
CAS15
OE
BDEL3
B1
B3
B6
B8
B10
A10
A7
A4
A0
ADEL2
ADEL1
BDEL1
ENB
B2
B5
B7
B9
B11
A11
A8
A6
A3
A2
ENA
13
12
11
10
9
8
7
6
5
4
3
2
1
A
B
C
D
E
F
G
H
J
K
L
M N
关键
顶视图
腔体向上
4
REV 。 1.0.2 00年7月6日
TMC2249A
产品speci fi cation
引脚说明
引脚数
引脚名称CPGA / PPGA /
MPGA
动力
V
DD
GND
时钟
CLK
C3
1
系统时钟。
该TMC2249A从单一主控操作
时钟输入。时钟的上升沿选通所有启用的寄存器。
所有的时序规范被引用到CLK的上升沿。
A- D输入。
A至D是4个12位注册的数据输入
端口。一
0
-D
0
是最低有效位(见表1) 。数据提供给输入
端口被时钟上的16级延迟管道的顶部
启用时,在下一个时钟, "pushing"数据向下寄存器堆栈。
F3 ,H3 L7, C8的12,20 ,46, 102
电源电压。
该TMC2249A从单一+ 5V工作
供应量。所有电源和地引脚都必须连接。
E3 ,G3, J3 ,L6,
H11 , C7
8, 16, 24, 42,
72, 106
地面上。
该TMC2249A工作在+ 5V单电源。所有
电源和地引脚都必须连接。
MQFP
引脚功能说明
输入
A
11-0
N8 , M8 , L8 , 48 , 49 , 50 , 51 ,
N9 , M9 , N10 , 52 , 53 , 54 , 55 ,
L9 , M10 , N11 , 56 , 57 , 58 , 59
N12 , L10 , M11
N7 , M7 , N6 ,
M6 , N5 , M5 ,
N4, L5 ,M4
N3 ,M3, L4
47, 45, 44, 43,
41, 40, 39, 38,
37, 36, 35, 34
B
11-0
C
11-0
A9 ,B9, A10, 101 ,100, 99 ,
C9, B10 ,A11, 98 ,97, 96 , 95,
B11 , C10 , A12 , 94 , 93 , 92 , 91 ,
维生素B12, C11 ,A13
90
B8 ,A8, B7 ,A7, 103 , 104 , 105 ,
A6 ,B6, C6, A 5, 107 ,108, 109 ,
B5 ,A4 ,C5 B4的110 ,111, 112
113, 114, 115
L11 ,M12,
M13 , K11
D11 , B13 ,
C13 , D12
61, 62, 63, 64
A-D的延迟。
爱迪尔通过DDEL是第4位的注册输入
数据管道延迟选字的输入。数据被呈现给
乘法器是从16级中选择的一个输入数据中的
延迟管的寄存器,通过延迟选择字指示
该时钟期间向相应的输入端口。该
最小延迟是一个时钟(选择字= 0000) ,并且最大
延时16个时钟(选字= 1111) 。下面这些通电
值是不确定的,必须由用户进行初始化。
级联输入。
CAS是16位的串级数据输入端口。 CAS
0
is
LSB的。见表1 。
D
11-0
阿德尔
3-0
BDEL
3-0
正保远程教育
3-0
DDEL
3-0
CAS
15-0
M 2 ,L 3 , N 1 ,L 2 32 ,31, 30 , 29
88, 87, 86, 85
A 2 ,C 4, B 3, A 1 117 , 118 ,119,
120
L13 , K12 , J11 ,
K13 , J12 , J13 ,
H12, H13,
G12, G11,
G13 , F13 , F12 ,
F11 , E13 , E12
66, 67, 68, 69,
70, 71, 73, 74,
75, 76, 77, 78,
79, 80, 81, 82
控制
S
15-0
C1, D2,D1 ,第6 ,第7 ,第9, 10,11,
的E2 ,E1, F2,F1, 13,14, 15,17,
G2 , G1 , H1 , 18 , 19 , 21 , 22 ,
H 2, J1,J2, K1,
23, 25, 26
K2 , L1
和输出。
目前的16位结果可在总和
输出。该输出可以是在最或者至少显著16位
目前累加器的输出,通过SWAP确定。 S
0
为LSB 。
见表1 。
REV 。 1.0.2 00年7月6日
5