TLV320DAC3203
www.ti.com
SLOS756 - 2012年5月
超低功耗立体声音频编解码器,集成耳机放大器
检查样品:
TLV320DAC3203
1
特点
立体声音频DAC值为100dB SNR
4.1mW立体声48ksps播放
PowerTune
广泛的信号处理选项
立体声耳机输出
低功耗模拟旁路模式
可编程的PLL
集成的LDO
4毫米x 4mm QFN封装和2.7毫米× 2.7毫米WCSP
包
应用
手机
通讯
便携式计算
2
描述
该TLV320DAC3203 (有时称为
DAC3203 )是一种灵活的,低功率,低电压的立体声
具有可编程输出音频编解码器, PowerTune
能力,固定的和预定义的参数化
信号处理模块,集成的PLL ,集成
LDO和灵活的数字接口。广泛的登记册
电源,输入/输出信道的基于控制
配置,收益效果,引脚复用和
钟表在内,使器件能够精确地
针对其应用。
数据接口
挖麦克风
接口
耗材
SCL / SSZ
SDA / MOSI
图1.简化的框图
GPIO
(仅WCSP )
MCLK
DOUT/MFP2
DIN/MFP1
BCLK
WCLK
MICBIAS
REF
1
2
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
PowerTune是德州仪器的商标。
版权所有2012,德州仪器
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
TLV320DAC3203
SLOS756 - 2012年5月
www.ti.com
这个集成电路可以被ESD损坏。德州仪器建议所有集成电路与处理
适当的预防措施。如果不遵守正确的操作和安装程序,可以造成损坏。
ESD损害的范围可以从细微的性能下降,完成设备故障。精密集成电路可能会更
容易受到伤害,因为很小的参数变化可能导致设备不能满足其公布的规格。
描述(续)
结合先进PowerTune技术,该装置可覆盖从8kHz的单声道语音操作
播放立体声192kHz的DAC回放,从而非常适用于电池供电的便携式音频和电话
应用程序。
播放路径提供的信号处理块进行滤波和效果,真正的差分输出信号,柔性
DAC和模拟输入信号的混合和可编程音量控制。该TLV320DAC3203
包含可以以多种方式来配置两个高功率输出驱动器,包括立体声和单声道
BTL 。集成的PowerTune技术使得器件能够被调整到恰到好处的动力性能
权衡。移动应用程序经常有多个用例要求极低功耗运行而被
在移动环境中使用。当在一个停靠环境中使用时,功率消耗通常是较少的
关注和尽可能低的噪音是比较重要的。随着PowerTune的TLV320DAC3203既可以解决
个案。
在工作电压范围为TLV320DAC3203模拟为1.5V - 1.95V ,而对于数字是1.26V - 1.95V 。对
简化系统级设计,低压差稳压器( LDO )集成,以产生相应的模拟电源
从输入电压范围为1.8V至3.6V 。数字I / O电压1.1V在- 3.6V范围内的支持。
该TLV320DAC3203的所需的内部时钟可以从多个来源,包括MCLK来导出,
BCLK , GPIO管脚或内部PLL ,其中输入到PLL再次可以从MCLK所能产生的输出,
BCLK或GPIO引脚。虽然使用内部,分数锁相环保证了合适的时钟信号的可用性,
它是不建议的最低功耗设置。该PLL具有高度可编程的,可以接受用
输入时钟在512KHZ到50MHz的范围内。
该设备是在4mm的x 4mm QFN封装和2.7毫米× 2.7毫米WCSP封装。
2
版权所有2012,德州仪器
TLV320DAC3203
www.ti.com
SLOS756 - 2012年5月
封装和信号说明
包装/订货信息
产品
包
包
代号
YZK
RGE
操作
温度
范围
-40 ° C至85°C
-40 ° C至85°C
订购
数
TLV320DAC3203IYZKT
TLV320DAC3203IYZKR
S-PVQFN-N24
TLV320DAC3203IRGET
TLV320DAC3203IRGER
传输介质,
QUANTITY
磁带和卷轴, 250
磁带和卷轴, 3000
磁带和卷轴, 250
磁带和卷轴, 3000
S-XBGA-N25
TLV320DAC3203
引脚分配
空间
空间
E
D
C
B
A
1
2
3
4
5
图2. S- XBGA - N25 ( YZK )封装,底部视图
DMDIN/MFP3
SCL / SS
SDA / MOSI
DMCLK/MFP4
NC
LDOIN
NC
IOVDD ( 24 )
IOVSS
DVDD
DVSS
RESET
SPI_Select
DOUT/MFP2
AVSS
DIN/MFP1
NC
MCLK(1)
MICBIAS
WCLK
NC
BCLK
NC
图3. S- PVQFN - N24 ( RGE )封装,底部视图
AVDD
3
版权所有2012,德州仪器
TLV320DAC3203
SLOS756 - 2012年5月
www.ti.com
终端功能
终奌站
QFN封装引脚
1
2
3
4
WCSP
球
A1
B2
B3
A2
名字
MCLK
BCLK
WCLK
DIN/MFP1
TYPE
I
IO
IO
I
描述
(1) (2)
主时钟输入
音频串行数据总线(主)位时钟
音频串行数据总线(主)字时钟
主要功能
音频串行数据总线的数据输入
二次函数
数字麦克风输入
通用输入
5
A3
DOUT/MFP2
O
主
音频串行数据总线输出
次
通用输出
时钟输出
INT1输出
INT2输出
音频串行数据总线(二级)位时钟输出
音频串行数据总线(二级)字时钟输出
6
A5
DMDIN /
MFP3/
SCLK
I
初级( SPI_Select = 1)
SPI串行时钟
二级: ( SPI_Select = 0 )
数字麦克风输入
耳机检测输入
音频串行数据总线(二级)位时钟输入
音频串行数据总线(二级) DAC /通用字时钟输入
音频串行数据总线(二级) ADC字时钟输入
音频串行数据总线(二级)数据输入
通用输入
7
8
9
A4
B4
B5
SCL /
SS
SDA / MOSI
DMCLK /
MFP4/
MISO
I
I
O
I
2
C接口串行时钟( SPI_Select = 0 )
SPI接口模式下的片选信号( SPI_Select = 1)
I
2
C接口模式下,串行数据输入( SPI_Select = 0 )
SPI接口模式,串行数据输入( SPI_Select = 1 )
初级( SPI_Select = 1)
串行数据输出
二级( SPI_Select = 0 )多功能引脚# 4 ( MFP4 )选项才可用
用我
2
C
数字麦克风时钟输出
通用输出
CLKOUT输出
INT1输出
INT2输出
音频串行数据总线(主) ADC字时钟输出
音频串行数据总线(二级)数据输出
音频串行数据总线(二级)位时钟输出
音频串行数据总线(二级)字时钟输出
10
11
12
C5
D5
D4
HPR
LDOIN /
HPVDD
HPL
O
动力
O
右高功率输出驱动器
LDO的电源输入和耳机电源1.9V- 3.6V
左高功率输出驱动器
(1)
(2)
4
对于分配给相同的引脚名称的多个BGA球,它是
必要
将它们连接到PCB上。
对于分配给相同的引脚名称的多个BGA球,它是
推荐
将它们连接到PCB上。
版权所有2012,德州仪器
TLV320DAC3203
www.ti.com
SLOS756 - 2012年5月
终端功能(续)
终奌站
QFN封装引脚
13
WCSP
球
D3
名字
AVDD
TYPE
动力
描述
(1) (2)
模拟电源电压1.5V - 1.95V
输入时, A- LDO禁用,
滤波输出使能时, A- LDO
模拟地供应
左类比旁路输入
正确的模拟旁路输入
参考电压输出进行滤波
麦克风偏置电压输出
控制模式选择引脚( 1 = SPI , 0 = I 2 C )
RESET (低电平有效)
数字地和芯片基板
数字供电电压1.26V - 1.95V
I / O接地电源
I / O电源电压1.1V - 3.6V
主
通用数字IO
次
CLKOUT输出
INT1输出
INT2输出
音频串行数据总线ADC字时钟输出
音频串行数据总线(二级)位时钟输出
音频串行数据总线(二级)字时钟输出
数字麦克风时钟输出
14
15
16
17
18
19
20
21
22
23
24
不适用
E4
E5
E3
E2
D2
E1
C2
D1
C1
B1
C3
C4
AVSS
INL
INR
REF
MICBIAS
SPI_ SELECT
RESET
DVSS
DVDD
IOVSS
IOVDD
GPIO/MFP5
地
I
I
O
O
I
I
地
动力
地
动力
I
版权所有2012,德州仪器
5
TLV320DAC3203
www.ti.com
SLOS756 - 2012年5月
超低功耗立体声音频编解码器,集成耳机放大器
检查样品:
TLV320DAC3203
1
特点
立体声音频DAC值为100dB SNR
4.1mW立体声48ksps播放
PowerTune
广泛的信号处理选项
立体声耳机输出
低功耗模拟旁路模式
可编程的PLL
集成的LDO
4毫米x 4mm QFN封装和2.7毫米× 2.7毫米WCSP
包
应用
手机
通讯
便携式计算
2
描述
该TLV320DAC3203 (有时称为
DAC3203 )是一种灵活的,低功率,低电压的立体声
具有可编程输出音频编解码器, PowerTune
能力,固定的和预定义的参数化
信号处理模块,集成的PLL ,集成
LDO和灵活的数字接口。广泛的登记册
电源,输入/输出信道的基于控制
配置,收益效果,引脚复用和
钟表在内,使器件能够精确地
针对其应用。
数据接口
挖麦克风
接口
耗材
SCL / SSZ
SDA / MOSI
图1.简化的框图
GPIO
(仅WCSP )
MCLK
DOUT/MFP2
DIN/MFP1
BCLK
WCLK
MICBIAS
REF
1
2
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
PowerTune是德州仪器的商标。
版权所有2012,德州仪器
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
TLV320DAC3203
SLOS756 - 2012年5月
www.ti.com
这个集成电路可以被ESD损坏。德州仪器建议所有集成电路与处理
适当的预防措施。如果不遵守正确的操作和安装程序,可以造成损坏。
ESD损害的范围可以从细微的性能下降,完成设备故障。精密集成电路可能会更
容易受到伤害,因为很小的参数变化可能导致设备不能满足其公布的规格。
描述(续)
结合先进PowerTune技术,该装置可覆盖从8kHz的单声道语音操作
播放立体声192kHz的DAC回放,从而非常适用于电池供电的便携式音频和电话
应用程序。
播放路径提供的信号处理块进行滤波和效果,真正的差分输出信号,柔性
DAC和模拟输入信号的混合和可编程音量控制。该TLV320DAC3203
包含可以以多种方式来配置两个高功率输出驱动器,包括立体声和单声道
BTL 。集成的PowerTune技术使得器件能够被调整到恰到好处的动力性能
权衡。移动应用程序经常有多个用例要求极低功耗运行而被
在移动环境中使用。当在一个停靠环境中使用时,功率消耗通常是较少的
关注和尽可能低的噪音是比较重要的。随着PowerTune的TLV320DAC3203既可以解决
个案。
在工作电压范围为TLV320DAC3203模拟为1.5V - 1.95V ,而对于数字是1.26V - 1.95V 。对
简化系统级设计,低压差稳压器( LDO )集成,以产生相应的模拟电源
从输入电压范围为1.8V至3.6V 。数字I / O电压1.1V在- 3.6V范围内的支持。
该TLV320DAC3203的所需的内部时钟可以从多个来源,包括MCLK来导出,
BCLK , GPIO管脚或内部PLL ,其中输入到PLL再次可以从MCLK所能产生的输出,
BCLK或GPIO引脚。虽然使用内部,分数锁相环保证了合适的时钟信号的可用性,
它是不建议的最低功耗设置。该PLL具有高度可编程的,可以接受用
输入时钟在512KHZ到50MHz的范围内。
该设备是在4mm的x 4mm QFN封装和2.7毫米× 2.7毫米WCSP封装。
2
版权所有2012,德州仪器
TLV320DAC3203
www.ti.com
SLOS756 - 2012年5月
封装和信号说明
包装/订货信息
产品
包
包
代号
YZK
RGE
操作
温度
范围
-40 ° C至85°C
-40 ° C至85°C
订购
数
TLV320DAC3203IYZKT
TLV320DAC3203IYZKR
S-PVQFN-N24
TLV320DAC3203IRGET
TLV320DAC3203IRGER
传输介质,
QUANTITY
磁带和卷轴, 250
磁带和卷轴, 3000
磁带和卷轴, 250
磁带和卷轴, 3000
S-XBGA-N25
TLV320DAC3203
引脚分配
空间
空间
E
D
C
B
A
1
2
3
4
5
图2. S- XBGA - N25 ( YZK )封装,底部视图
DMDIN/MFP3
SCL / SS
SDA / MOSI
DMCLK/MFP4
NC
LDOIN
NC
IOVDD ( 24 )
IOVSS
DVDD
DVSS
RESET
SPI_Select
DOUT/MFP2
AVSS
DIN/MFP1
NC
MCLK(1)
MICBIAS
WCLK
NC
BCLK
NC
图3. S- PVQFN - N24 ( RGE )封装,底部视图
AVDD
3
版权所有2012,德州仪器
TLV320DAC3203
SLOS756 - 2012年5月
www.ti.com
终端功能
终奌站
QFN封装引脚
1
2
3
4
WCSP
球
A1
B2
B3
A2
名字
MCLK
BCLK
WCLK
DIN/MFP1
TYPE
I
IO
IO
I
描述
(1) (2)
主时钟输入
音频串行数据总线(主)位时钟
音频串行数据总线(主)字时钟
主要功能
音频串行数据总线的数据输入
二次函数
数字麦克风输入
通用输入
5
A3
DOUT/MFP2
O
主
音频串行数据总线输出
次
通用输出
时钟输出
INT1输出
INT2输出
音频串行数据总线(二级)位时钟输出
音频串行数据总线(二级)字时钟输出
6
A5
DMDIN /
MFP3/
SCLK
I
初级( SPI_Select = 1)
SPI串行时钟
二级: ( SPI_Select = 0 )
数字麦克风输入
耳机检测输入
音频串行数据总线(二级)位时钟输入
音频串行数据总线(二级) DAC /通用字时钟输入
音频串行数据总线(二级) ADC字时钟输入
音频串行数据总线(二级)数据输入
通用输入
7
8
9
A4
B4
B5
SCL /
SS
SDA / MOSI
DMCLK /
MFP4/
MISO
I
I
O
I
2
C接口串行时钟( SPI_Select = 0 )
SPI接口模式下的片选信号( SPI_Select = 1)
I
2
C接口模式下,串行数据输入( SPI_Select = 0 )
SPI接口模式,串行数据输入( SPI_Select = 1 )
初级( SPI_Select = 1)
串行数据输出
二级( SPI_Select = 0 )多功能引脚# 4 ( MFP4 )选项才可用
用我
2
C
数字麦克风时钟输出
通用输出
CLKOUT输出
INT1输出
INT2输出
音频串行数据总线(主) ADC字时钟输出
音频串行数据总线(二级)数据输出
音频串行数据总线(二级)位时钟输出
音频串行数据总线(二级)字时钟输出
10
11
12
C5
D5
D4
HPR
LDOIN /
HPVDD
HPL
O
动力
O
右高功率输出驱动器
LDO的电源输入和耳机电源1.9V- 3.6V
左高功率输出驱动器
(1)
(2)
4
对于分配给相同的引脚名称的多个BGA球,它是
必要
将它们连接到PCB上。
对于分配给相同的引脚名称的多个BGA球,它是
推荐
将它们连接到PCB上。
版权所有2012,德州仪器
TLV320DAC3203
www.ti.com
SLOS756 - 2012年5月
终端功能(续)
终奌站
QFN封装引脚
13
WCSP
球
D3
名字
AVDD
TYPE
动力
描述
(1) (2)
模拟电源电压1.5V - 1.95V
输入时, A- LDO禁用,
滤波输出使能时, A- LDO
模拟地供应
左类比旁路输入
正确的模拟旁路输入
参考电压输出进行滤波
麦克风偏置电压输出
控制模式选择引脚( 1 = SPI , 0 = I 2 C )
RESET (低电平有效)
数字地和芯片基板
数字供电电压1.26V - 1.95V
I / O接地电源
I / O电源电压1.1V - 3.6V
主
通用数字IO
次
CLKOUT输出
INT1输出
INT2输出
音频串行数据总线ADC字时钟输出
音频串行数据总线(二级)位时钟输出
音频串行数据总线(二级)字时钟输出
数字麦克风时钟输出
14
15
16
17
18
19
20
21
22
23
24
不适用
E4
E5
E3
E2
D2
E1
C2
D1
C1
B1
C3
C4
AVSS
INL
INR
REF
MICBIAS
SPI_ SELECT
RESET
DVSS
DVDD
IOVSS
IOVDD
GPIO/MFP5
地
I
I
O
O
I
I
地
动力
地
动力
I
版权所有2012,德州仪器
5