TLV2543C , TLV2543I
12位模拟数字转换器
带串行控制和11个模拟输入
SLAS096C - 1995年3月 - 修订2000年6月
终端功能
终奌站
名字
AIN0 - AIN10
号
1 – 9,
11, 12
15
I / O
I
描述
模拟输入。这11个模拟信号输入内部复用。驱动源应阻抗
小于或等于50
4.1 - MHz的I / O时钟操作,并能回转的模拟输入
电压为60皮法的电容。
片选。 CS为高电平到低电平的跳变复位内部计数器和控制,使DATA OUT ,
数据输入和I / O时钟。由低到高的转变禁用设置中的数据输入和I / O CLOCK
时间。
串行数据输入端。一个4位串行地址选择所希望的模拟输入或测试电压进行转换。该
串行数据呈现的MSB第一和移入上的I / O CLOCK的第4上升沿。后
四个地址位被读入地址寄存器,I / O时钟提供时钟的剩余比特中的顺序。
串行数据输出。这是在A / D转换结果的三态串行输出。数据输出是在
当CS为高电平,积极当CS为低电平高阻抗状态。一个有效的CS , DATA OUT是去除
从高阻抗状态和被驱动到对应于所述MSB / LSB值的逻辑电平
先前的转换结果。的I / O CLOCK的下一个下降沿驱动数据到逻辑电平
对应于下一个MSB / LSB ,并且将剩余的位,以便移出。
转换结束。 EOC变为从高至低逻辑电平的最后一个I / O时钟的下降沿后
保持为低电平,直到转换完成和数据准备转移。
地面上。这是为内部电路的接地回路终端。除非另有说明,所有的电压
测量是相对于GND 。
I
输入/输出时钟。的I / O时钟接收串行输入,并且执行以下四种功能:
1.它提供时钟的8个输入数据位到输入数据寄存器上的I / O CLOCK的第8上升沿
与之后的第四个上升沿可在多路复用器的地址。
2.在I / O的时钟,所选择的多路转换器输入端的模拟输入电压的第四个下降沿
开始充电的电容器阵列,并继续这样做,直到我的最后一个下降沿输入/输出
时钟。
3.移出的数据从先前的转换数据的其余11位。数据变化的
的I / O CLOCK下降沿。
4.它可以将转换的控制到内部状态控制器上的最后的下降沿
I / O CLOCK 。
参考+ 。上基准电压值(通常为VCC )加到REF + 。最大输入
电压范围被施加到该端子和所述电压之间的电压差来确定
适用于REF - 终端。
参考 - 。下基准电压值(标称地)被施加至REF - 。
正电源电压。
CS
I
数据输入
17
I
数据输出
16
O
EOC
GND
I / O时钟
19
10
18
O
REF +
14
I
参考=
VCC
13
20
I
详细说明
最初,在芯片选择( CS )高, I / O时钟和数据输入都被禁止, DATA OUT处于
高阻抗状态。 CS ,变为低电平,通过使I / O时钟及数据开始转换序列
输入,并删除数据输出从高阻抗状态。
该输入数据是由一个4比特的模拟信道地址的8位数据流(D7 - D4) , 2比特数据长度
选择( D3 - D2 ) ,输出MSB或LSB在前位( D1 )和单极性或双极性输出选择位( D0 )是
施加到数据输入。施加到I / O CLOCK终端传送该数据到该I / O时钟序列
输入数据寄存器。
在这种转变中,在I / O时钟序列也移动,从所述输出数据之前的转换结果
注册到数据输出。的I / O时钟接收的8,12或16个时钟的输入序列长取决于
数据长度的选择,在输入数据寄存器中。模拟输入的采样开始的第四个下降沿
输入的I / O CLOCK序列,并在I / O时钟序列的最后一个下降沿后保持。最后
掉落在I / O时钟序列的边缘也需要EOC低并开始转换。
邮政信箱655303
达拉斯,德克萨斯州75265
3