TLV2541 , TLV2542 , TLV2545
2.7 V至5.5 V ,低功耗, 12位,二百分之一百四十○ KSPS ,
串行模拟数字转换器具有自功率谱DOWN
SLAS245E
-march
2000
经修订的2010年4月
终端功能
TLV2541
终奌站
名字
艾因
CS
FS
GND
SCLK
SDO
号
4
1
7
3
5
8
I / O
I
I
I
I
I
O
模拟输入通道
片选。在CS输入高电平到低电平的转换删除一个最大设定时间内从三态SDO 。
CS可以用来在FS销时的专用DSP串行端口被使用。
DSP帧同步输入。表示一个串行数据帧的开始的。配合该终端到V
DD
如果不使用。
接地回路的内部电路。除非另有说明,所有的电压测量都是相对于GND 。
输出串行时钟。这个终端装置接收来自主处理器的串行SCLK 。
三态串行输出的A / D转换结果。 SDO保持在高阻抗状态,直到CS下降沿
或者FS的上升沿,以先到为准。输出格式是MSB优先。
当FS不使用( FS = 1 CS下降沿)的MSB在CS下降沿呈现给SDO引脚
输出数据在SCLK的第一个下降沿有效。
当CS和FS都用来(FS = 0在CS的下降沿)的MSB被提供给以后的SDO引脚
CS下降沿边缘。当CS连接/保持低电平时, MSB提出的SDO上升FS之后。输出数据是有效的
在SCLK的第一个下降沿。 (这一般是使用从利用专用的串行端口的DSP的有源FS )。
V
DD
V
REF
6
2
I
I
正电源电压
外部基准输入
描述
TLV2542/45
终奌站
名字
AIN0 / AIN(+ )
AIN1 / AIN ( - )
CS
GND
SCLK
SDO
号
4
5
1
3
7
8
I / O
I
I
I
I
I
O
描述
模拟输入通道0 TLV2542 -正输入TLV2545 。
模拟输入通道1 TLV2542反相输入为TLV2545 。
片选。 CS为高电平到低电平的转换消除的最大延迟时间内从三态SDO 。该引脚可
被连接到DSP的使用专用的串行端口的帧同步。
接地回路的内部电路。除非另有说明,所有的电压测量都是相对于GND 。
输出串行时钟。这个终端装置接收来自主处理器的串行SCLK 。
三态串行输出的A / D转换结果。 SDO保持在高阻抗状态,当CS为高电平
而直到LSB呈现呈现CS下降沿后的输出数据。输出格式是MSB优先。 SDO
在第16个SCLK后返回到高阻状态。输出数据在SCLK下降沿有效。
正电源电压
外部基准输入
V
DD
V
REF
6
2
I
I
详细说明
该TLV2541 , TLV2542和TLV2545是利用电荷逐次逼近( SAR )型ADC
再分配DAC 。图1示出了ADC的简化版本。
采样电容器取得在采样周期上Ain的信号。当转换过程
开始时, SAR控制逻辑和电荷再分配DAC用于加减固定金额收费的
从采样电容,以使所述比较器到平衡状态。当比较器
均衡,在转换完成并产生ADC输出代码。
邮政信箱655303达拉斯,德克萨斯州75265
邮政信箱1443休斯敦,得克萨斯州77251-1443
3