www.ti.com
TLK2218
SLLS734 - 2007年2月
信号端子说明
串行I / O信号
信号
TX [A : H] +
TX [A : H] -
位置
H16 : A16
H15 : A15
TYPE
VML
产量
描述
差分输出传输。 TX [A : H] +和TX [A : H] - 是差分串行输出,
界面到铜或光学I / F模块。
TX [A : H] +和TX [A : H] - 被置于静止状态时LPBK =高或当
环回位在MDIO寄存器的一个特定信道被设置。
RX [A : H] +
RX [A : H] -
U16 : K16
U15 : K15
PECL-
兼容
输入
差分输入接收。 RX [A : H] +和RX [A : H] - 一起为差分串行输入
接口由铜或光学I / F模块。微分电阻端接内置
这些终端。
传输数据总线和时钟信号
信号
REFCLK
位置
C12
TYPE
LVCMOS
输入
描述
参考时钟。 REFCLK是外部输入的时钟,提供给所述时钟基准
在同步接收器和发送器接口。
REFCLK设计从100 MHz到130 MHz的1 Gbps的高达1.3 Gbps的运行
串行接口的操作。在半速率模式下, REFCLK应在100
兆赫到130兆赫。
TCLKB
E3
LVCMOS
输入与
P / U
数据传输时钟。当在同步信道模式,在TDBA数据[9: 0],
TDDC [9: 0], TDFE [9:0 ]和TDHG [9:0 ]被锁存的上升沿和下降沿都
TCLKB 。
当独立通道模式, TCLKB龙头TDBA [ 9 : 0 ]上的两个数据上升
和下降沿。
TCKD ,
TCKF ,
tCKH
TDBA [7 :0]的
C4,
C5,
C6
G2, G1 ,F2
F1, E2 ,E1
D2, D1
LVCMOS
输入与
P / U
LVCMOS
输入
数据传输时钟通道C和D,E和F , G和H.当独立的通道
模式,这些终端锁存数据,同时在上升,他们的观点的渠道
下降沿。 TCKD适用于通道C和D , TCKF适用于信道E和F ,并
TCKH适用于信道G和H.
数据传输通道A和B的并行数据移入的收发器
上升和下降TCLKB的边缘和与TDBA0串行流发送,发送
的第一位。
在复用信道模式中,通道B的数据对齐到TCLKB的上升沿
和信道的数据被对准到TCLKB的下降沿。
在半字节接口模式中,数据被输入至少-显著半字节先,对准落下
缘TCLKB的,其次是最显著半字节对齐的上升沿。当
CODE =高, TDBA3充当K字符的指标为通道A.
TDBA8
H2
LVCMOS
输入
发送数据,K-发生器通道A和B在复用信道模式中,当CODE =
低,这个终端将被发送的10位字的第九位。当CODE =高,这
终端充当K字符指示符。当TDBA8 =高,对TDBA数据[ 7 : 0]
编码成K字符。
在半字节接口模式,当代码为低电平,该终端是4
th
和9
th
一个10位的位
字的信道传输B.当CODE =高,这个终端充当
K字符指示符信道B的数据被锁存的上升沿和下降沿
TCLKB 。
TDBA9
H1
LVCMOS
输入与
P / D
LVCMOS
输入
数据传输通道A和B.当CODE =低,这个终端是10
th
一个10位的位
字。当CODE =高,这端应悬空或接低电平接地。
数据被锁存TCLKB的上升沿和下降沿。
传输数据信道C和D的并行数据移入在所述收发信机
上升和发送时钟的下降沿和作为串行数据流0位发送
发送的第一个比特。
在独立信道模式中,发送时钟锁存此输入TCLKD 。在所有
其他模式下,发送时钟是TCLKB 。
在复用信道模式中,通道D的数据对齐的上升沿
发送时钟和数据信道C被对准到其下降沿。
在半字节接口模式中,数据被输入至少-显著半字节先,对准落下
边缘发射时钟,接着最-显著半字节对齐的上升沿
的传输时钟。通道C的数据输入上TDDC [ 4:0]和信道D对TDDC [9: 5] 。
当CODE =高, TDDC3充当K字符指示通道C.
TDDC [7 :0]的
D 3 ,C 3, B 2,
A2,A1 ,B1
C2, C1
提交文档反馈
5