TLC4541 , TLC4545
SLAS293 - 2001年12月
终端功能
TLC4541单通道单极模数转换器
终奌站
名字
艾因
CS
号
4
1
I / O
I
I
模拟输入通道
片选。在CS输入高电平到低电平的转换消除内从高阻抗状态SDO
最大延迟时间。如果TLC4541安装到使用FS输入一个专用的TMS320 DSP串行端口,
CS可以接地。
DSP帧同步输入。表示一个串行数据帧的开始的。由低到高的转变删除从SDO
高阻抗状态, MSB呈现。此引脚与VDD如果不使用。
接地回路的内部电路。除非另有说明,所有的电压测量都是相对于
GND 。
三态串行数据输出为A / D转换结果。 SDO保持在高阻抗状态时,
CS为高。输出格式是MSB优先。其余的数据位在SCLK的rirsing边缘。
当FS不活跃( FS = 1 ,在CS的下降沿) :该MSB呈现在SDO引脚上落
的CS后的最大延迟时间的优势。数据在SCLK的每一个下降沿有效,直到所有数据被读取。
当FS为活性(FS = 0在CS的下降沿)的MSB被提供给SDO输出的上升
FS的边缘。数据是有效的下降沿SCLK和边缘SCLK上升沿变化(这通常是
与来自DSP的有源FS)的使用。
SDO后,在SCLK的第17个上升沿返回至高阻状态。如果一个17 SCLK周期不
介绍,作为使用SPI主机时的情况, SDO返回高阻状态在上升
CS的边缘。
SCLK
REF
VDD
5
2
6
I
I
I
串行时钟。这个终端装置接收来自主处理器的串行SCLK 。
外部参考电压输入
正电源电压
描述
FS
GND
SDO
7
3
8
I
I
O
TLC4545单通道伪差分ADC的
终奌站
名字
AIN0 ( + )
AIN1 ( - )
CS
号
4
5
1
I / O
I
I
I
正模拟输入TLC4545 。
倒模拟输入TLC4545 。
片选。 CS为高电平到低电平的转换删除一个最大距离高阻抗状态SDO
延迟时间。 CS输入可以连接到DSP的帧同步信号( FS)的输出时,一个专用的TMS320 DSP
串行端口的使用。
接地回路的内部电路。除非另有说明,所有的电压测量都是相对于
GND 。
三态串行数据输出为A / D转换结果。 SDO保持在高阻抗状态时,
CS为高,直到LSB呈现呈现CS下降沿后的输出数据。输出格式是
MSB优先。其余的数据位在SCLK的上升沿。输出数据是对每一个有效
SCLK下降沿的边缘,直到所有数据都被读取。 SDO后的第17个上升沿返回到高阻抗状态
在SCLK 。如果一个17 SCLK的周期没有表达,如使用SPI主机时是这种情况, SDO返回到
在CS的上升沿高阻抗状态。
串行时钟。这个终端装置接收来自主处理器的串行SCLK 。
外部参考电压输入
正电源电压
描述
GND
SDO
3
8
I
O
SCLK
REF
VDD
7
2
6
I
I
I
www.ti.com
3