添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第785页 > TLC32041IN
TLC32040C , TLC32040I , TLC32041C , TLC32041I
模拟接口电路
SLAS014E - 1987年9月 - 修订1995年5月
D
D
D
D
D
D
D
D
D
部分
TLC32040
TLC32041
描述
模拟接口电路与内部参考。
还一个插件替代TLC32041 。
没有内部模拟接口电路
参考
FSR
EODR
RESET
NU
NU
NU
IN +
DR
MSTR CLK
V
DD
REF
DGTL GND
SHIFT CLK
EODX
5
6
7
8
9
10
4
3 2 1 28 27 26
25
24
23
22
21
20
11
19
12 13 14 15 16 17 18
14位动态范围的ADC和DAC
可变的ADC和DAC采样率高达
每秒采样19,200
开关电容抗混叠滤波器的输入
和输出重建滤波器
串行端口直接接口到TMS32011 ,
TMS320C17 , TMS32020 , TMS320C25和
数字信号处理
同步或异步ADC和
DAC的转换率随着可编程
增量型ADC和DAC转换
时序调整
串行端口接口SN74299
串行到并行移位寄存器并行
接口TMS32010 , TMS320C15 ,或
其他的数字处理器
600密耳宽N包装(C
L
到C
L
)
二进制补码格式
CMOS技术
N包装
( TOP VIEW )
NU
RESET
EODR
FSR
DR
MSTR CLK
V
DD
REF
DGTL GND
SHIFT CLK
EODX
DX
字/字节
FSX
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
NU
NU
IN +
IN =
AUX IN +
AUX IN -
OUT +
OUT -
V
CC +
V
CC –
ANLG GND
ANLG GND
NU
NU
FN包装
( TOP VIEW )
描述
该TLC32040和TLC32041完成
模拟 - 数字和数字 - 模拟输入/
输出系统,每一个单片
CMOS芯片。该器件集成了一个带通
开关电容抗混叠滤波器的输入,一个
14-bit-resolution
A / D
转换器
FOUR
微处理器兼容串行端口模式下,
14位分辨率的D / A转换器和低通
开关电容输出重建滤波器。
IN =
AUX IN +
AUX IN -
OUT +
OUT -
V
CC +
V
CC –
NU - Nonusable ;没有外部连接应使
这些终端。
可选项
TA
塑料芯片
支架
( FN)的
TLC32040CFN
TLC32041CFN
塑料DIP
(N)
TLC32040CN
TLC32041CN
TLC32040IN
TLC32041IN
0 ° C至70℃
- 40 ° C至85°C
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
版权
1995年,德州仪器
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
邮政信箱655303
达拉斯,德克萨斯州75265
DX
字/字节
FSX
NU
NU
ANLG GND
ANLG GND
1
TLC32040C , TLC32040I , TLC32041C , TLC32041I
模拟接口电路
SLAS014E - 1987年9月 - 修订1995年5月
描述(续)
该设备提供的主时钟输入频率和转换/采样率多种组合,
其可以通过数字处理器的控制来改变。
典型应用该集成电路包括调制解调器( 7.2- , 8-, 9.6- , 14.4-和19.2 kHz采样率) ,
模拟接口,用于数字信号处理器(DSP) ,语音识别/存储系统,工业过程
控制,生物医学仪器,声学信号处理,频谱分析,数据采集,并
仪表记录。四个串行模式,允许直接连接到TMS32011 , TMS320C17 ,
TMS32020和TMS320C25数字信号处理器,被提供的。另外,当发送和接收
模拟接口电路(AIC)的部分是同步操作,它可以通过接口2 SN74299
串行到并行的移位寄存器。然后这些串行到并行的移位寄存器可以并行接口到
TMS32010 , TMS320C15 ,其他数字信号处理器,或外部的FIFO电路。输出数据脉冲为
发射的,以通知数据传输完成时,处理器或允许DSP以区分
2传输的字节。本发明提供一种灵活的控制方案,以使本集成电路的功能可以
被选中并通过软件控制不约而同地调整与信号处理。
抗混叠滤波器的输入包括七阶和四阶的CC型(切比雪夫/椭圆过渡)
低通和高通滤波器,分别与一个四阶均衡器。输入滤波器中实现
开关电容技术和前面有一个连续时间滤波器,以消除混叠的任何可能性
造成采样数据过滤。当没有过滤期望的话,整个复合过滤器可被切换出
信号路径的。可选择的,辅助的,差分模拟输入提供了应用超过
一个模拟输入是必需的。
该A / D和D / A转换器分别具有14位分辨率。该A / D和D / A架构确保无遗漏
码和单调的操作。设置在TLC32040缓和设计内部参考电压
任务,并提供完全控制该集成电路的性能。内部电压
参考拿出一个终端,并提供给设计师。单独的模拟和数字电压
被提供的用品和理由以减少噪声和确保一个较宽的动态范围。此外,模拟电路
路径只包含差分电路,将噪音降到最低。唯一的例外是在DAC
采样和保持,它利用伪差分电路。
输出重建滤波器是一个七阶的CC型(切比雪夫/椭圆过渡低通滤波器
接着是四阶均衡器)和在开关电容技术来实现。该过滤器之后
通过连续时间滤波器,以消除数字编码信号的图像。
该TLC32040C和TLC32041C的特征在于,操作从0℃至70℃,并在TLC32040I和
TLC32041I的特点是操作从 - 40 ° C至85°C 。
2
邮政信箱655303
达拉斯,德克萨斯州75265
TLC32040C , TLC32040I , TLC32041C , TLC32041I
模拟接口电路
SLAS014E - 1987年9月 - 修订1995年5月
功能框图
带通滤波器
M
U
X
M
U
X
国内
电压
参考
(TLC32040
只)
低通滤波器
+
+
OUT +
OUT -
A / D
串行
PORT
FSR
DR
EODR
MSTR CLK
SHIFT CLK
字/字节
DX
FSX
D / A
EODX
IN +
IN =
AUX IN +
AUX IN -
发射部分
VCC + VCC - ANLG
GND
DTGL
VDD
GND ( DIGITAL )
REF
RESET
终端功能
终奌站
名字
ANLG GND
AUX IN +
17,18
24
I
I / O
描述
模拟地回报所有的内部模拟电路。内部没有连接到GND DGTL 。
同相辅助模拟输入状态。该输入可切换到带通滤波器和A / D转换
通过软件控制转换器的路径。如果在控制寄存器中的相应位为1时,辅助输入
t
第i个
ft
T L日
余吨
第i个
T L
我T I
1个
ILI
i
t
更换IN +和 - 在UTS 。如果该位为0时, IN +和 - 输入用于(将AIC DX的数据字
输入。
再花边
在UTS
格式一节) 。
反相辅助模拟输入(参见上面的AUX IN +说明)
数字地对所有内部逻辑电路。内部没有连接到ANLG GND 。
O
I
O
何被用于发送来自AIC的ADC输出位与TMS320串行端口。这个比特传输
来自AIC的TMS320串行端口与SHIFT CLK信号同步。
DX用于接收DAC输入比特和定时和控制从TMS320信息。该系列
从TMS320串行端口连接到AIC变速箱与SHIFT CLK信号同步。
数据接收完。见字/字节的描述和串行端口时序图。在
字模式的定时, EODR是后的A / D转换信息,将16位的立即出现一个低脉冲持续
已转交由AIC的TMS320串行端口。 EODR可以用来中断
微处理器串行通信完成时。另外, EODR可用于选通和使
外部串行至并行移位寄存器,锁存器,或外部的FIFO RAM的情况,以便并行数据总线
AIC或串行 - 并行移位寄存器之间的通信。在字节模式的定时,
EODR变为低电平后的第一个字节传输的AIC到TMS320串行端口和保持
低直到第二个字节被发送。的TMS32011或TMS320C17可以使用这种低正在进行
信号到两个字节区分哪个是第一和哪些是第二。 EODR不会发生
经过二次传播。
AUX IN -
DGTL GND
DR
DX
EODR
23
9
5
12
3
I
邮政信箱655303
达拉斯,德克萨斯州75265
3
TLC32040C , TLC32040I , TLC32041C , TLC32041I
模拟接口电路
SLAS014E - 1987年9月 - 修订1995年5月
终端功能(续)
终奌站
名字
EODX
11
I / O
O
描述
端到端数据传输的。见字/字节描述和串行端口时序图。在
字模式的定时, EODX的是,经过D的16比特/ A转换器立即出现一个低脉冲持续
和控制或注册信息与TMS320串行端口连接到AIC已发送。 EODX
可用于中断完成串行通信的后一个微处理器。此外, EODX可以
用于选通和使外部串行 - 并行移位寄存器,锁存器或外部的FIFO RAM中,
并且以方便AIC和串行 - 并行移位寄存器之间的并行数据总线的通信。
在字节模式的定时, EODX变低之后的第一个字节已经从TMS320发送
串行端口到AIC和被保持为低,直到第二个字节被发送。该TMS32011或
TMS320C17可以使用这个低电平信号中的两个字节来区分哪个是第一和
这是第二次。
帧同步接收。在串行传输模式,它在字/字节的描述中描述了
FSR是位在传输过程中保持低电平。当FSR变为低电平时, TMS320串行端口开始接收位
经由AIC的DR的AIC 。最显著的DR位存在于DR前的FSR变低。 (见
串行端口时序和内部时序的配置图。 ) FSR后继发不会发生
通信。
帧同步传输。当FSX克
变为低电平时, TMS320串行口开始通过发送比特到AIC
y
,
g
g
DX的AIC的。在所有串行传输模式,这在WORD / BYTE描述, FSX描述
保持位在传输过程中的低(见串行端口时序和内部时序配置图)。
同相输入到模拟输入放大级
反相输入端的模拟输入放大级
主时钟。 MSTR CLK被用来推导对AIC ,所有关键逻辑信号,例如移位时钟,所述
开关电容滤波器的时钟,并在A / D和D / A的定时信号。内部时序配置
图中显示了这些关键信号导出。这些关键信号的频率是同步的
主时钟频率的分频比,以消除不希望的混叠时采样的模拟信号
开关电容滤波器和A / D和D / A转换器之间传送(参见内部
定时配置) 。
模拟输出功率放大器的同相输出。 OUT +可以驱动变压器混合动力或
高阻抗负载,直接在差分或单端的配置。
模拟输出功率放大器的反相输出。 OUT - 在功能上等同于和补充
到OUT + 。
内部参考电压为TLC32040 。为TLC32040和TLC32041外部电压
参考可以应用到该端子。
复位。复位功能是提供初始化TA , TA ,TB , RA , RA ,RB和控制寄存器。该复位
功能启动AIC和DSP之间的串行通信。复位功能初始化所有AIC
寄存器包括控制寄存器。一个负向脉冲的复位后, AIC寄存器
初始化,以提供一个8千赫的数据转换速率为5.184 MHz的主时钟输入信号。该
转换率调整寄存器,TA '和RA' ,被重置为1,控制寄存器位复位如下
(见AIC DX数据字格式部分) :
d7 = 1, d6 = 1, d5 = 1, d4 = 0, d3 = 0, d2 = 1
这个初始化允许正常的串口通信AIC和DSP之间发生。
移位时钟。由主时钟信号频率除以4得到的SHIFT键CLK 。 SHIFT CLK使用
时钟的AIC的串行数据传输,在下面的字/字节的描述说明(见串行
端口时序和内部配置时序图) 。
数字供电电压, 5 V
±
5%
正模拟电源电压,5V
±
5%
负模拟电源电压, - 5 V
±
5%
FSR
4
O
FSX
14
O
IN +
IN =
MSTR CLK
26
25
6
I
I
I
OUT +
OUT -
REF
RESET
22
21
8
2
O
O
I / O
I
SHIFT CLK
10
O
VDD
VCC +
VCC =
7
20
19
4
邮政信箱655303
达拉斯,德克萨斯州75265
TLC32040C , TLC32040I , TLC32041C , TLC32041I
模拟接口电路
SLAS014E - 1987年9月 - 修订1995年5月
终端功能(续)
终奌站
名字
字/字节
13
I / O
I
描述
字/字节,在与控制寄存器中的位的同时,被用于建立的四个串行模式中的一种。
这四个串行模式如下所述。
AIC发送和接收部分是异步操作。
当AIC被配置为具有异步发送和接收的下列描述适用于
部分。如果在控制寄存器中的相应数据比特是一个0(将AIC DX的数据字格式部分)
发射和接收部分是异步的。
L
串口与TMS32011或TMS320C17和串行端口,直接连接
在2个8位字节的通信。操作的顺序如下(见串行端口定时
图表) 。
1. FSX和FSR变为低电平。
2. 1个8位字节被发送或接收一个8位字节。
3. EODX或EODR被拉低。
4. FSX和FSR发出一个积极的帧同步脉冲是4移位时钟周期宽。
5. 1个8位字节被发送或接收一个8位字节。
6. EODX或EODR被拉高。
7. FSX和FSR被拉高。
H
串口与TMS32020 , TMS320C25的串口,或TMS320C30直接接口
并且在一个16位字进行通信。操作的顺序如下(见串行端口
时序图) :
1. FSX和FSR变为低电平。
2.一个16位的字被发送或接收一个16位字。
3. FSX和FSR被拉高。
4. EODX或EODR发出低向脉冲。
AIC的发射和接收部分同步地进行操作。
如果在控制寄存器中的相应数据位为1 ,传输和接收部分被构造成
是同步的。在这种情况下,带通开关电容滤波器和A / D变换的定时是
从TX计数器A衍生,德克萨斯计数器B和T A, T A' ,和TB的寄存器,而不是接收计数器A ,
接收计数器B和RA , RA' ,和RB寄存器。在这种情况下, AIC FSX和FSR定时是在相同
主数据通信;然而, FSR不会因为二级数据通信时断言
有没有新的A / D转换结果。同步操作序列如下(见串行
端口时序图) 。
L
串口与TMS32011或TMS320C17和串行端口,直接连接
在2个8位字节的通信。操作的顺序如下(见串行端口定时
图表) :
1. FSX和FSR降为卑。
2. 1个8位字节被发送和接收一个8位字节。
3. EODX和EODR降为卑。
4. FSX和FSR发出积极的帧同步脉冲四个移位时钟周期宽
5. 1个8位字节被发送和接收一个8位字节。
6. EODX和EODR变为高电平。
7. FSX和FSR变为高电平。
H
串口与TMS32020 , TMS320C25的串口,或TMS320C30直接接口
并且在一个16位字进行通信。操作的顺序如下(见串行端口
时序图) :
1. FSX和FSR降为卑。
2. 1个16位字的发送和接收一个16位的字。
3. FSX和FSR变为高电平。
4. EODX或EODR发出低脉冲。
由于发射和接收的AIC的部分是现在同步,用另外的AIC的串行端口
NOR和与门进行接口,以2 SN74299串行到并行的移位寄存器。接口AIC来
该SN74299移位寄存器允许AIC接口,可外接FIFO RAM和促进并行数据
AIC或数字信号处理器之间的总线通信。的操作顺序是相同的
作为上述顺序(见串行端口时序图)。
邮政信箱655303
达拉斯,德克萨斯州75265
5
查看更多TLC32041INPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    TLC32041IN
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
TLC32041IN
TI
21+
18600
DIP
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
TLC32041IN
√ 欧美㊣品
▲10/11+
10213
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:刘经理
地址:北京市海淀区中关村大街32号和盛嘉业大厦10层1008
TLC32041IN
TI
14+
672200
DIP
全新原装正品/质量有保证
查询更多TLC32041IN供应信息

深圳市碧威特网络技术有限公司
 复制成功!