TL16PC564B , TL16PC564BLV
PCMCIA通用异步收发器
SLLS225A - 1996年3月 - 修订1998年2月
终端功能
终奌站
名字
ALE ( AS )
号
26
国际米兰
之间
FACE
S
I / O
I
描述
地址锁存使能/地址选通。 ALE ( AS)是在Intel模式的地址锁存使能
并在Zilog公司模式的地址选通。 ALE ( AS )为高电平有效的英特尔子系统和
活性低的Zilog的子系统。
仲裁时钟输出。 ARBCLKO等于上ARBCLKI输入由划分
上ARBPGM ( - 0 1)的二进制编码的除数输入端。
仲裁时钟输入。 ARBCLKI是在仲裁用于属性存储器的基本时钟
DRAM和复位验证电路。
仲裁时钟分频方案。这两个位设置除数ARBCLKI 。除以1,2
4 ,和图8是可用的。
波特输出。 BAUDOUT是一个低电平有效16 ×信号的UART的发送器部分。
时钟速率由( UARTCLK )频率的基准时钟除以一个除数建立
由波特发生器除数锁存器中指定。 BAUDOUT也可用于接收机
部分通过把这个输出的RCLK输入。
卡启用1和卡允许2为低电平有效的信号。 CE1使偶数编号的
地址字节,和CE2使奇数地址字节。复用方案的基础
关于HA 0 , CE1 , CE2和允许一个8位的主机通过HD7如果需要访问关于HD0的所有数据。
这些信号具有内部上拉电阻。
片选。 CS为低电平有效的芯片从Zilog公司或英特尔微控制器选择。
清除发送。 CTS是由于病情可以通过检查一个低电平有效的调制解调器状态信号
阅读第4位的调制解调器状态寄存器( CTS ) ( MSR ) 。位0的MSR (△清除发送)
表示信号已经由于从MSR上一次读取的改变状态。如果
调制解调器状态中断使能时, CTS改变状态,产生一个中断。
数据载波检测。 DCD是指其条件可以是一个低电平有效的调制解调器状态信号
通过读取MSR的第7位(DCD)检查。位MSR 3 (增量数据载波检测)
表示信号已经由于从MSR上一次读取的改变状态。如果
调制解调器状态中断使能时, DCD改变了状态,产生一个中断。
数据设置就绪。 DSR是它的条件,可以检查一个低电平有效的调制解调器状态信号
通过读取MSR的第5位( DSR) 。位在MSR 1 (增量数据集就绪)表示该
由于从MSR的最后读出信号已经改变了状态。如果调制解调器状态中断
当启用DSR改变了状态,产生一个中断。
数据终端就绪。 DSD是一个低电平有效信号。当激活时, DTR通知调制解调器或
数据设置UART已准备好建立通信。 DTR处于激活状态
通过设置DTR 0位调制解调器控制寄存器(MCR)的高电平。 DTR放置
处于非活动状态或者作为复位的结果,这样一个循环模式操作,或复位位
在MCR 0 ( DTR ) 。
FIFO延长。当EXTEND为高时, UART配置为标准TL16C550与
16字节的发送和接收FIFO 。当EXTEND低, FIFO控制寄存器( FCR )
第5位为高时, FIFO都扩展到64字节和接收器中断触发电平调整
因此。 EXTEND低与FIFO控制寄存器配合( FCR )第4位一组高
启用自动RTS功能。
共同点
ARBCLKO
ARBCLKI
ARBPGM0
ARBPGM1
BAUDOUT
7
5
8
9
38
M
M
M
U
O
I
I
O
CE1
CE2
94
62
H
I
CS
CTS
32
49
S
U
I
I
DCD
48
U
I
DSR
46
U
I
DTR
34
U
O
扩展
1
U
I
GND
4, 6, 13,16,30,
39,41, 43, 54,
66, 68, 69,80, 91
M
主机= H ,子系统= S , UART = U,杂项= M
4
邮政信箱655303
达拉斯,德克萨斯州75265