添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第628页 > TL16PC564B
TL16PC564B , TL16PC564BLV
PCMCIA通用异步收发器
SLLS225A - 1996年3月 - 修订1998年2月
D
D
D
D
D
D
D
集成的异步通信
元( ACE )的兼容PCMCIA
PC卡标准2.01版
由一个单一的TL16C550 ACE的加
PCMCIA接口逻辑
提供通用I总线/ Z-巴士
微控制器输入,对于大多数英特尔
ZiLOG公司
子系统
完全可编程256字节卡
信息结构( CIS)和8字节卡
配置寄存器( CCR )
添加或删除标准异步
通信位(开始,停止和
奇偶校验)或从串行数据流
独立控制的发送,
接收,线路状态和数据集
中断
子系统可选串行旁路模式
提供子系统直接并行
访问的FIFO
D
D
D
D
D
D
D
完全可编程的串行接口
特性:
- 5-,6-, 7-或8位的字符
- 偶数,奇数或无奇偶校验位产生
检测
- 1- , 1 1/ 2 - ,或2-停止位产生
- 波特率的产生
完全中断优先级控制系统
调制解调器控制功能
提供TL16C450模式在复位加
可选择普通TL16C550操作或
扩展64字节FIFO模式
可选的自动RTS模式取消激活
在14字节550模式和RTS
56字节的扩展550模式
可选自动CTS模式取消激活
串行传输当CTS处于非活动状态
可提供100引脚薄型四方扁平封装
( PZ )封装
描述
该TL16PC564B / BLV
的目的是提供所有必要的功能的个人计算机存储
卡国际协会( PCMCIA )的通用异步收发器( UART )子系统
界面。该接口提供数据的串行 - 并行转换,并从一个调制解调器
编解码器/数字信号处理器(CODEC / DSP)的功能,以一个PCMCIA并行数据端口格式。一
计算机的中央处理单元(CPU) ,通过PCMCIA主机控制器可以读取的状态
在该操作的任何点异步通信元件(ACE)的接口。状态报告
信息包括传输操作中处理的类型,操作的状态,并且任何错误
遇到条件。
属性存储由一个256字节的卡信息结构(CIS)和8个8个字节的卡配置
寄存器(CCR) 。独联体,用一个双端口随机存取存储器(DPRAM )实现的,是可用于两个
主机CPU和子系统(调制解调器) ,因为是CCR的。这DPRAM用来代替电的
可擦除可编程只读存储器(EEPROM)通常用于CIS 。上电时,属性
存储器是由子系统初始化。
该TL16PC564B / BLV采用TL16C550 ACE型芯与扩大64
×
11接收器先入先出
( FIFO)存储器和一个64
×
8发送FIFO存储器。接收器触发逻辑标志都在被调整
为了利用增加的容量充分利用在扩展模式下。此外,8个的UART
寄存器被映射到子系统(调制解调器)存储器作为只读寄存器空间。这使得
子系统读取UART的状态信息。
子系统可选的串行旁路模式已经实施,使子系统绕过序列
UART的部分并直接写入到接收FIFO和直接从发射器FIFO读。中断
操作不影响在此模式。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
Intel是Intel系统公司的注册商标。
Zilog公司是Zilog公司Incorporated的注册商标。
- 专利申请
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
版权
1998年,德州仪器
邮政信箱655303
达拉斯,德克萨斯州75265
1
TL16PC564B , TL16PC564BLV
PCMCIA通用异步收发器
SLLS225A - 1996年3月 - 修订1998年2月
PZ包装
( TOP VIEW )
扩展
VTEST
SSAB
GND
ARBCLKI
GND
ARBCLKO
ARBPGM0
ARBPGM1
V
CC
RST
NANDOUT
GND
SAD7
SAD6
GND
SAD5
SAD4
SAD3
SAD2
V
CC
V
CC
SAD1
SA8
SAD0
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
HD3
HD4
HD5
V
CC
HD6
HD7
CE1
OE
HA9
GND
HA8
WE
IREQ
HA7
V
CC
HA6
HA5
HA4
HA3
HA2
GND
HA1
HA0
HD0
HD1
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
HD2
STSCHG
REG
V
CC
INPACK
TESTOUT
GND
GND
RESET
GND
SA7
IOWR
IORD
CE2
SA6
V
CC
SA5
SA4
SA3
SA2
SA1
GND
SA0
V
CC
UARTCLK
不括在括号内的终端名对应于英特尔微处理器信号,并且所述终端
名包含在括号中对应于Zilog公司的微控制器的信号。
2
ALE ( AS )
IRQ
SELZ / I
RD ( DS )
GND
WR ( R / W)
CS
DTR
RTS
V
CC
OUT1
BAUDOUT
GND
RCLK
GND
XIN
GND
OUT2
SOUT
DSR
V
CC
DCD
CTS
RI
邮政信箱655303
达拉斯,德克萨斯州75265
TL16PC564B , TL16PC564BLV
PCMCIA通用异步收发器
SLLS225A - 1996年3月 - 修订1998年2月
框图
HD7 - HD0
95, 96, 98 – 100, 75 – 77
92, 90, 87, 85 – 81,
79, 78
10
73
94
62
89
93
63
8
10
数据
ADDR
HA9 - HA 0
REG
CE1
CE2
WE
OE
IORD
主机CPU
控制
逻辑
10
RESET
控制
8
OE
WE
RESET
属性
内存
( CIS 256
×
8,
CCR 8
×
8
再加上仲裁
逻辑)
ARBCLKI
ARBPGM1 -
ARBPGM0
SAD7 - SAD0
SA8–SA0
SELZ / I
SSAB
ALE ( AS )
WR (R / W)的
RD ( DS )
CS
5
9,8
2
8
14, 15, 17 – 20,
23, 25
8
24,65,61,
59 – 55,53
28
3
26
31
29
32
9
9
子系统
控制
逻辑
数据
ADDR
OE
WE
7
ARBCLKO
RESET
71
74
27
88
51
11
INPACK
STSCHG
IRQ
IREQ
UARTCLK
RST
RESET
67
RESET
验证
UART
TL16C550C
6
除以N个
UART选择
主时钟
RESET
38
34
37
44
35
45
BAUDOUT
DTR
OUT1
OUT2
RTS
SOUT
IOWR
扩展
64
1
XIN
RCLK
CTS
DCD
DSR
RI
42
33
40
49
48
46
50
RESET
位0是最小显著位。
邮政信箱655303
达拉斯,德克萨斯州75265
3
TL16PC564B , TL16PC564BLV
PCMCIA通用异步收发器
SLLS225A - 1996年3月 - 修订1998年2月
终端功能
终奌站
名字
ALE ( AS )
26
国际米兰
之间
FACE
S
I / O
I
描述
地址锁存使能/地址选通。 ALE ( AS)是在Intel模式的地址锁存使能
并在Zilog公司模式的地址选通。 ALE ( AS )为高电平有效的英特尔子系统和
活性低的Zilog的子系统。
仲裁时钟输出。 ARBCLKO等于上ARBCLKI输入由划分
上ARBPGM ( - 0 1)的二进制编码的除数输入端。
仲裁时钟输入。 ARBCLKI是在仲裁用于属性存储器的基本时钟
DRAM和复位验证电路。
仲裁时钟分频方案。这两个位设置除数ARBCLKI 。除以1,2
4 ,和图8是可用的。
波特输出。 BAUDOUT是一个低电平有效16 ×信号的UART的发送器部分。
时钟速率由( UARTCLK )频率的基准时钟除以一个除数建立
由波特发生器除数锁存器中指定。 BAUDOUT也可用于接收机
部分通过把这个输出的RCLK输入。
卡启用1和卡允许2为低电平有效的信号。 CE1使偶数编号的
地址字节,和CE2使奇数地址字节。复用方案的基础
关于HA 0 , CE1 , CE2和允许一个8位的主机通过HD7如果需要访问关于HD0的所有数据。
这些信号具有内部上拉电阻。
片选。 CS为低电平有效的芯片从Zilog公司或英特尔微控制器选择。
清除发送。 CTS是由于病情可以通过检查一个低电平有效的调制解调器状态信号
阅读第4位的调制解调器状态寄存器( CTS ) ( MSR ) 。位0的MSR (△清除发送)
表示信号已经由于从MSR上一次读取的改变状态。如果
调制解调器状态中断使能时, CTS改变状态,产生一个中断。
数据载波检测。 DCD是指其条件可以是一个低电平有效的调制解调器状态信号
通过读取MSR的第7位(DCD)检查。位MSR 3 (增量数据载波检测)
表示信号已经由于从MSR上一次读取的改变状态。如果
调制解调器状态中断使能时, DCD改变了状态,产生一个中断。
数据设置就绪。 DSR是它的条件,可以检查一个低电平有效的调制解调器状态信号
通过读取MSR的第5位( DSR) 。位在MSR 1 (增量数据集就绪)表示该
由于从MSR的最后读出信号已经改变了状态。如果调制解调器状态中断
当启用DSR改变了状态,产生一个中断。
数据终端就绪。 DSD是一个低电平有效信号。当激活时, DTR通知调制解调器或
数据设置UART已准备好建立通信。 DTR处于激活状态
通过设置DTR 0位调制解调器控制寄存器(MCR)的高电平。 DTR放置
处于非活动状态或者作为复位的结果,这样一个循环模式操作,或复位位
在MCR 0 ( DTR ) 。
FIFO延长。当EXTEND为高时, UART配置为标准TL16C550与
16字节的发送和接收FIFO 。当EXTEND低, FIFO控制寄存器( FCR )
第5位为高时, FIFO都扩展到64字节和接收器中断触发电平调整
因此。 EXTEND低与FIFO控制寄存器配合( FCR )第4位一组高
启用自动RTS功能。
共同点
ARBCLKO
ARBCLKI
ARBPGM0
ARBPGM1
BAUDOUT
7
5
8
9
38
M
M
M
U
O
I
I
O
CE1
CE2
94
62
H
I
CS
CTS
32
49
S
U
I
I
DCD
48
U
I
DSR
46
U
I
DTR
34
U
O
扩展
1
U
I
GND
4, 6, 13,16,30,
39,41, 43, 54,
66, 68, 69,80, 91
M
主机= H ,子系统= S , UART = U,杂项= M
4
邮政信箱655303
达拉斯,德克萨斯州75265
TL16PC564B , TL16PC564BLV
PCMCIA通用异步收发器
SLLS225A - 1996年3月 - 修订1998年2月
终端功能
终奌站
名字
HA0
HA1
HA2
HA3
HA4
HA5
HA6
HA7
HA8
HA9
HD0
HD1
HD2
HD3
HD4
HD5
HD6
HD7
INPACK
IORD
78
79
81
82
83
84
85
87
90
92
77
76
75
100
99
98
96
95
71
63
国际米兰
之间
FACE
H
I / O
I
描述
10位地址总线地址的属性存储器(位1 - 8 ) ,并解决内部
作为UART或者PCMCIA I / O (位0 - 2)或作为标准COM端口(位0 - 9 ) 。
H
I / O
的8位双向数据总线传输的数据和从属性存储器和内部
UART 。
H
H
O
I
输入端口承认。 INPACK是断言低电平有效输出信号,当卡
响应一个I / O读周期在HA总线上的地址。
I / O读选通。 IORD是一个低电平有效的输入信号激活,读取该卡的I / O空间的数据。
该REG信号和卡中的至少一个使能输入( CE1 , CE2 )也必须是活动的
I / O传输发生。这个信号有一个内部上拉电阻。
I / O写选通。 IORW是一个低电平有效的输入信号激活将数据写入存储卡的I / O空间。
该REG信号和卡中的至少一个使能输入( CE1 , CE2 )也必须是活动的
I / O传输发生。这个信号有一个内部上拉电阻。
中断请求。 IREQ是由卡断言低电平有效输出信号以指示主机
该CPU卡设备需要主机软件服务。这个信号兼作READY / BUSY
在上电初始化。
中断请求。此高电平IRQ给显示子系统的主机CPU写入属性
发生内存。
这是一家生产测试输出。
输出使能。 OE是用于栅存储器低电平有效的输入信号从卡中读取数据。这
信号有一个内部上拉电阻。
输出1和输出2为低电平有效的信号。 OUT1和OUT2是用户定义的输出端子
这是通过设置相应的MCR位( OUT1和OUT2 )高设置为它们的激活状态。 OUT1和
OUT2都设置为无效(高)的状态作为复位的结果,进行循环模式操作,或者通过
复位位2 ( OUT1 )或MCR的第3位( OUT2 ) 。此信号具有漏极开路输出。
接收机时钟。 RCLK为16× -baud速率时钟输入,用于接收器的UART部分。
读使能或数据选通输入。 RD (DS)是低电平有效的读使能在Intel模式和
在Zilog的方式,低电平有效数据选通。
属性存储器选择。这个低电平有效的输入信号是由主机CPU和访问数
属性内存( OE和WE有效)和I / O空间( IORD或IOWR活动) 。常见的PCMCIA
存储器访问被排除在外。这个信号具有内部上拉电阻和滞后于输入
缓冲区。
复位。 RESET为高电平有效的输入在作为主复位该设备。复位清零
该UART ,把卡中的配置状态。这个信号有一个内部上拉电阻。
振铃指示。 RI是由于病情可以通过阅读来检查一个低电平有效的调制解调器状态信号
在MSR的第6位( RI ) 。后缘环形指示灯( TERI )第2位的MSR的指示RI有
由于从MSR上一次读取从低转变为高状态。如果调制解调器状态
当这种转变发生中断,会产生一个中断。
IOWR
64
H
I
IREQ
88
H
O
IRQ
NANDOUT
OE
OUT1
OUT2
27
12
93
37
44
S
M
H
U
O
O
I
O
RCLK
RD ( DS )
REG
40
29
73
U
S
H
I
I
I
RESET
RI
67
50
H
U
I
I
主机= H ,子系统= S , UART = U,杂项= M
邮政信箱655303
达拉斯,德克萨斯州75265
5
查看更多TL16PC564BPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    TL16PC564B
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
TL16PC564B
√ 欧美㊣品
▲10/11+
10459
贴◆插
【dz37.com】实时报价有图&PDF
查询更多TL16PC564B供应信息

深圳市碧威特网络技术有限公司
 复制成功!