TL16C754B
具有64字节FIFO的UART QUAD
SLLS397A - 1999年11月 - 修订2004年6月
终端功能
终奌站
号
名字
A0
A1
A2
CDA , CDB
疾病预防控制中心, CDD
PN
30
29
28
79, 23
39, 63
FN
34
33
32
9, 27
43, 61
I
I
I
I
地址位0选择。内部寄存器地址选择。请参考表7为寄存器地址映射。
地址位1选择。内部寄存器地址选择。请参考表7为寄存器地址映射
地址位2选择。内部寄存器地址选择。请参考表7为寄存器地址映射
载波检测(低电平有效) 。这些输入是通过UART通道A相关
D.一个低这些引脚上指示的载波已经由调制解调器检测到某个通道。
时钟选择。 CLKSEL选择除以1或除以4 prescalable时钟。在复位,
在CLKSEL逻辑1 ( VCC )选择分频预分频器1 。在CLKSEL选择逻辑0 ( GND )
在分频预分频器4 。 CLKSEL的值在复位后沿锁存到MCR [7] 。
在CLKSEL逻辑1 ( VCC)将锁定一个0到MCR [ 7 ] 。在CLKSEL逻辑0 ( GND)将锁定1成
MCR [ 7 ] 。 MCR [ 7 ]可以重设后的改变,以改变预分频值。
芯片选择A,B ,C和D(低电平有效) 。这些引脚使用户的CPU之间的数据传送
和TL16C754B的信道(多个)处理。每个UART (A , B,C , D)是
通过提供一低的各自的CSA通过CSD销处理。
清除发送(低电平有效) 。这些输入是通过UART通道A相关
D.低的CTS引脚指示调制解调器或数据集准备接受从发送数据
754A 。状态通过读取MSR位4.这些引脚被检查仅影响发送和接收
操作时,自动CTS功能是通过增强功能寄存器使能( EFR )第7位,
硬件流控制操作。
数据总线(双向) 。这些引脚是8位, 3态数据总线用于传送信息
到或从控制的CPU。 D0是最低显著位和一个发送的第一个数据位或
接收的串行数据流。
数据设置就绪(低电平有效) 。这些输入是通过UART通道A相关
D.低这两个引脚指示调制解调器或数据集上电,并准备好进行数据交换
与UART 。
数据终端就绪(低电平有效) 。这两个输出与UART通道A相关
通过D.低这两个引脚指示754A电源,并准备好了。这些引脚可
通过调制解调器控制寄存器来控制。写1到MCR位0套DTR输出
低,从而使调制解调器。这些引脚的输出是写0到MCR位0后高,或之后
复位。
信号和电源地
中断A,B ,C和D(高电平有效) 。这些引脚提供独立的通道中断, INTA -D 。
INTA -D启用时, MCR位3设置为1 ,中断的中断使能
寄存器( IER ),当中断条件存在。中断条件包括:接收错误,
可接收缓冲区的数据,发送缓冲区为空或检测调制解调器状态标志。
INTA - D在复位后为高阻态。
中断选择(高电平有效内部下拉) 。 INTSEL可以与MCR一起使用
第3位使能或禁用三态中断INTA -D或覆盖MCR位3和持续力
中断。中断输出通过该引脚为1。推动这一引脚为低电平使能不断
让MCR位3 ,控制三态中断输出。在这种模式下, MCR位3被设定为1,使能
三态输出。
读取输入(低电平有效选通) 。在IOR有效的低电平将加载一个内部寄存器的内容
由外部供访问由地址位A0 -A2到TL16C754B数据总线( D0-D7 )中所定义
中央处理器。
写输入(低电平选通) 。在IOW有效的低电平将传输数据总线的内容
( D0-D7 )从外部CPU到由地址定义的内部寄存器的位A0- A2中。
I / O
描述
CLKSEL
26
30
I
CSA , CSB
CSC , CSD
9, 13,
49, 53
16, 20,
50, 54
I
CTSA , CTSB
CTSC , CTSD
4, 18
44, 58
11, 25
45, 59
I
D0D2
D3D7
DSRA , DSRB
DSRC , DSRD
6870,
7175
3, 19
43, 59
6668,
15
10, 26
44, 60
I / O
I
DTRA , DTRB
DTRC , DTRD
5, 17
45, 57
12, 24
46, 58
O
GND
16, 36,
56, 76
6, 23,
40, 57
PWR
INTA , INTB
INTC , INTD
8, 14,
48, 54
15, 21,
49, 55
O
INTSEL
67
65
I
IOR
51
52
I
IOW
11
18
I
邮政信箱655303
达拉斯,德克萨斯州75265
3