飞利浦半导体
产品speci fi cation
三重高速模拟到数字
转换器(ADC)的
特点
三重8位ADC
采样速率高达100 MHz
集成电路通过一个串行接口控制的,它可以是
I
2
C总线线或3线,通过TTL输入引脚选择
集成电路的模拟电压输入,从0.4到1.2伏(页)到
产生1伏(峰 - 峰值)的满量程ADC输入
3夹具的编程之间的夹紧码
63.5
并在步骤64
1
2
最低位
3可控放大器:增益可通过串行控制
接口,以产生一个满刻度分辨率
1
2
最低位
峰 - 峰值
250 MHz的放大器带宽ER
温度低增益变化
锁相环,通过串行接口控制的,以产生所述
ADC时钟,它可以从被锁定到一个行频
15到280千赫
集成PLL分频
可编程相位时钟调节细胞
内部电压调节器
TTL兼容的数字输入和输出
芯片使能高阻抗ADC输出
掉电模式
可能使用多达四个集成电路在同一系统中,
使用I
2
C总线接口,或更多,使用3线
串行接口
1瓦的功耗。
应用
的R,G和B的高速数字化
液晶面板驱动
LCD投影系统
VGA和更高的分辨率
并行使用两个芯片,更高的显示分辨率
获得; 200 MHz的像素频率。
订购信息
包
类型编号
名字
TDA8752AH/6
TDA8752AH/8
描述
概述
TDA8752A
该TDA8752A是一款三8位ADC具有可控
放大器和夹具进行大带宽的数字化
RGB信号。
的钳位电平,增益和所有的其他设置是
通过串行接口进行控制(任我
2
C总线线或3线
串行总线,通过一个逻辑输入选择)。
该集成电路还包括可以锁定在一个锁相环
水平线的频率和产生的ADC时钟。
该PLL抖动最小的高分辨率PC图像
应用程序。外部时钟,也可以输入到
ADC。
所以能够设定TDA8752A串行总线地址
四个固定值之间,在该事件是几个
TDA8752A IC用于在一个系统中,采用了我
2
C总线
接口(例如,用于一个奇数两个IC /偶
CON组fi guration ) 。
VERSION
SOT317-2
采样
频率
(兆赫)
60
100
QFP100塑料四方扁平的封装; 100导线(引线长度
1.95毫米) ;身体14
×
20
×
2.8 mm
1999年2月24日
2
本文在这里白迫使横向页面,通过正确的Acrobat中reader.This文本的PDF浏览时旋转是在这里
_white
强制横向页面,通过正确的Acrobat中reader.This文字的PDF浏览时旋转是在这里工作本的文字是在这里
白迫使横向页面被正确通过Acrobat Reader的PDF格式浏览时旋转。白迫使横向页面被...
dbook ,全页宽
1999年2月24日
Ragc
RGAINC
凛
行政院研考会
VREF
GAGC
GGAINC
杜松子酒
GDEC
bAGC
框图
飞利浦半导体
三重高速模拟到数字
转换器(ADC)的
VCCAR
VCCAB
VCCor
VCCOB VCCA ( PLL )
VCCD
59
95
电
AGNDG
VSSD
OGNDG AGNDPLL
DGND
VCCAG
11
6
8
12
10
19
VDDD
27
40
VCCOG
79
69
VCCO ( PLL )
AGNDR
13
AGNDB
21
29
OGNDR
41
70
OGNDB OGNDPLL
60
48
96
82
86
9
7
RCLP
瑞波
99
85
89
钳
MUX
输出
ADC
71 78
R0至R7
45
3
ROR
红色通道
14
16
20
18
22
24
28
26
17
15
61至68
GCLP
GBOT
G0至G7
46
87
25
23
49岁, 52 58
GOR
OE
BCLP
BBOT
B0到B7
BOR
绿色通道
4
BGAINC
箱子
BDEC
蓝色通道
47
TDO
TCK
ADD2
ADD1
SEN
SCL
SDA
DIS
I
2
C/3W
36
35
34
33
38
42
39
37
32
1, 5, 30, 31, 43 , 44
50, 51, 100
北卡罗来纳州
串行
接口
I
2
C总线
OR
3-WIRE
I
2
C总线; 1位
(H电平)
的HsyncI
84
CKADCO
CKBO
CKAO
CKREFO
CkExt
INV
COAST
CKREF
TDA8752A
83
81
80
调节器
PLL
92
91
93
94
90
HSYNC
4
DEC1
2
88
97
CP
98
FCE079
产品speci fi cation
TDA8752A
DEC2 PWDWN
CZ
图1框图。