飞利浦半导体
产品speci fi cation
8位高速模拟数字转换器
快速参考数据
符号
V
CCA
V
CCD
V
CCO
I
CCA
I
CCD
I
CCO
ILE
DLE
爱乐
B
f
CLK
/f
CLK
P
合计
笔记
1.满量程正弦波(F
i
= 4.4 MHz的; F
CLK
; f
CLK
= 27兆赫) 。
参数
模拟电源电压
数字电源电压
输出级电源电压
模拟电源电流
数字电源电流
输出级的电源电流
DC积分线性误差
DC微分线性误差
AC积分线性误差
3
dB带宽
最大转化率
总功耗
注1
注意2 ; F
CLK
= 40 MHz的
注3
条件
分钟。
4.5
4.5
4.2
40
典型值。
5.0
5.0
5.0
28
19
11
19.5
290
TDA8703
马克斯。
5.5
5.5
5.5
36
25
14
±1
±1/2
±2
415
单位
V
V
V
mA
mA
mA
最低位
最低位
最低位
兆赫
兆赫
mW
2。
3
分贝带宽是由3 dB的降低重构的输出(输入满刻度信号)来确定。
3.该电路具有两个时钟输入端CLK和CLK 。有四种操作模式:
一个)的TTL (模式1) ; CLK通过电容到DGND 。 CLK输入为1.5 V和采样TTL阈值电压
输入时钟信号的低电平到高电平跳变。
二)的TTL (模式2); CLK通过电容到DGND 。 CLK输入为1.5 V和采样TTL阈值电压
在输入时钟信号的高电平到低电平的过渡。
三)交流传动模式(模式3和4 ) ;如果直接以0.5 V的任何交流信号驱动CLK输入
(峰 - 峰值),施加1.5伏的DC电平,采样发生上的所述低到高的跳变
时钟信号。当这样的信号驱动CLK输入,采样发生在高至低跳变的地方。
d)当在时钟输入中的一个不被驱动,则建议去耦该输入至DGND一个100 nF
电容。
1996年08月26日
3