TDA7339
3 BAND数字控制音频处理器
产品预览
3个立体声输入
一个记录输出
一个立体声输出
两个独立的音量控制在
1.0分贝步骤
高音,中,低音控制研究
1.0分贝步骤
全功能可编程威盛SE-
RIAL我
2
CBUS
描述
该TDA7339是音量和音调(低音,中
DLE和高音)处理器,高质量音频应用程序
阳离子,在汽车收音机和Hi - Fi系统。
控制是通过串行I完成
2
C总线的微
处理器接口。
由电阻得到的交流信号设置网络
工作和交换机结合运营
放大器器。
框图
DIP28
订购号:
TDA7339
由于所使用的双极/ MOS技术,
低失真,低噪声和低直流步进
被获得。
R1
2.7K
C7
5.6nF
3x
2.2F
C1
C2
C3
REC OUT ( L) TREBLE ( L)
2
4
5
MUTE(静音)
8
第一VOL
三重
中间
3
C9
18nF
M IN ( L)
6
C10
22nF
可选M ( L)
7
9
C13
100nF
B IN (L)的
R3
2.7K
C14
100nF
B OUT (L)的
10
第二VOL
低音
SOFTMUTE
IN1(L)
IN2(L)
IN3(L)
12
输出L
14
13
串行总线解码&锁存器
18
15
第一VOL
三重
中间
低音
第二VOL
SOFTMUTE
17
11
SCL
SDA
ADDR
DIG.GND
CMUTE
C
SM
22nF
OUT R
公共汽车
多路复用器
IN1(R)
IN2(R)
IN3(R)
C4
C5
C6
3x
2.2F
27
25
24
MUTE(静音)
1
V
S
供应
16
ANAL.GND
CREF
28
21
26
M IN (R )
C11
18nF
23
可选M (R )
C12
22nF
R2
2.7K
22
20
乙在(R)的
C15
100nF
R4
5.6K
19
B OUT (R)的
C16
100nF
D94AU067C
REC OUT ( R) TREBLE (R )
C
REF
10F
C8
5.6nF
1999年7月
这是正在开发的新产品的初步信息。详细信息如有变更,恕不另行通知。
1/12
TDA7339
电气特性
(V
S
= 9V ;
L
= 10K
; F = 1KHz的;所有控制=平(G = 0 ) ;牛逼
AMB
=
25 ℃时参考测试电路中,除非另有说明)。
符号
参数
测试条件
分钟。
典型值。
马克斯。
单位
K
dB
dB
dB
dB
dB
dB
dB
dB
mV
mV
输入
R
in
C
范围
A
VMAX
A
步
E
A
E
t
A
MUTE(静音)
V
DC
输入阻抗
35
50
65
第一个音量控制
控制范围
最大衰减
步骤解析
衰减设置错误
追踪误差
静音衰减
DC步骤
45
45
0.5
-1.0
-1.5
47
47
1.0
49
49
1.5
1.0
1.5
1
2
100
0
0.5
3
5
G = 0 -24dB
G = -24至-47dB
G = 0 -24dB
G = 24 -47dB
Adiacent衰减步
从0dB到一
VMAX
80
第二个音量控制
C
范围
A
VMAX
A
步
E
A
E
t
A
MUTE(静音)
V
DC
控制范围
最大衰减
步骤解析
衰减设置错误
追踪误差
静音衰减
DC步骤
G = 0 -24dB
G = -24至-47dB
G = 0 -24dB
G = 24 -47dB
80
Adiacent衰减步
从0dB到一
VMAX
100
0
0.5
45
45
0.5
-1.0
-1.5
47
47
1.0
49
49
1.5
1.0
1.5
1
2
3
5
dB
dB
dB
dB
dB
dB
dB
dB
mV
mV
低音
R
b
C
范围
A
步
内部反馈电阻
控制范围
步骤解析
32
±11.5
0.5
44
±14
1
56
±16
1.5
K
dB
dB
K
dB
dB
中间
R
b
C
范围
A
步
内部反馈电阻
控制范围
步骤解析
18
±11.5
0.5
±
13
0.5
25
±14
1
±
14
1
32
±16
1.5
±
15
1.5
三重
C
范围
A
步
控制范围
步骤解析
dB
dB
供应
V
S
I
S
SVR
电源电压(注1)
电源电流
纹波抑制
6
4
60
9
7
90
10.5
10
V
mA
dB
软静音
A
MUTE(静音)
t
D
静音衰减
延迟时间
C
SM
= 22μF ; 0至20dB ; I = I
最大
C
SM
= 22μF ; 0至20dB ; I = I
民
45
0.8
15
60
1.5
25
2
45
dB
ms
ms
3/12
TDA7339
电气特性
(续)
符号
参数
测试条件
分钟。
典型值。
马克斯。
单位
音频输出
V
夹
R
Ol
R
O
V
DC
限幅电平
输出负载电阻
输出阻抗
DC电压电平
d = 0.3%
2
2
100
180
3.8
300
2.6
VRMS
K
V
V
dB
dB
dB
dB
0.08
%
一般
e
NO
E
t
S / N
S
C
d
输出噪声
总跟踪误差
信噪比
声道分离
失真
A
V
= 0; V
in
= 1V
RMS
所有收益0分贝(B = 20 20kHz的平坦)
A
V
= 0至-24dB
A
V
= -24至-47dB
所有增益为0dB ; V
O
= 1V
RMS
80
5
0
0
106
100
0.01
15
1
2
总线输入
V
il
V
ih
I
in
V
O
输入低电压
输入高电压
输入电流
输出电压SDA
应答
V
in
= 0.4V
I
O
= 1.6毫安
3
-5
0.4
5
0.8
1
V
V
A
V
注1 :该设备是在VS = 5V功能良好。降压,对V
S
,至4V开不重置设备。
4/12
TDA7339
I
2
C总线接口
数据传输从微处理器到
TDA7319 ,反之亦然发生直通的2
我导线
2
C总线接口,它由两个
线SDA和SCL (上拉电阻,以正
电源电压必须在外部连接) 。
数据有效性
如图中所示。 3 , SDA线上的数据必须
在时钟的高电平期间保持稳定。该
数据线的高低状态只能
改当SCL线的时钟信号
低。
START和STOP条件
如图4所示的起始条件是HIGH到
SDA线从高到低的跳变,而SCL为
HIGH 。停止条件是一个由低到高转录
SDA线,同时SCL的习得是很高的。
字节格式
转移到SDA线上的每个字节必须CON组
覃8位。每个字节后面必须跟一个应答
了解一下。 MSB先传送。
在I数据的有效性
2
CBUS
应答
主(
P)把电阻高的水平上
在应答时钟脉冲SDA线(见
图。 5)。外设( audioprocessor )的AC-
知识有下拉( LOW )的SDA线
在应答时钟脉冲,从而使
SDA线是在这个时钟脉冲稳定低。
已解决的audioprocessor
具有生成recep-一个应答
每个字节化,否则SDA线保持
在在第九个时钟脉冲高电平
时间。在这种情况下,主发送器可以gen-
中心提供全方位的停止信息,以中止
传输。
传输无应答
避免检测确认录音带的
处理器,所述
P能够使用simplier transmis-
锡永:简单它生成的第9个时钟脉冲与 -
出检查从属确认,然后
发送新的数据。
当然,这种方法是较少受保护从
misworking并降低了噪声抑制能力。
时序我图
2
CBUS
承认对我
2
CBUS
5/12