飞利浦半导体
初步speci fi cation
高性能流数字滤波器
钉扎
符号
WS
SCK
SD
EFAB
SBCL
SBDA
CDEC
V
DDC3
V
SSC2
DOBM
针
1
2
3
4
5
6
7
8
9
10
O
TYPE I / O
I
I
I
I
(1)
I
I
O
时钟输入到数据接口
数据输入接口
描述
字选择输入数据接口
TDA1307
错误FL AG (高电平有效) :由解码芯片的输入指示不可靠的数据
子码时钟: 10位突发时钟(典型值2.8224兆赫)输入,同步
子码数据
子码数据:一个10位的数据突发,其中包括佛罗里达州AGS和同步比特,连续输入
每帧一次,通过脉冲串的时钟输入时钟SBCL
解码器时钟输出:分频可编程借助于
销14 ( CLC1 )和17( CLC2 )到输出192 , 256 , 384或768次F
s
正电源3
地2
数字音频输出:此输出包含有数字音频采样
收到插值,衰减和静音以及子码数据;
传输是在双相标记编码
数字静音检测(低电平有效)的左声道
数字静音检测(低电平有效),在右声道
DOBM待机模式下执行引脚(高电平有效)
应用模式编程引脚CDEC (引脚7 )分频
时钟输出,提供给作为由微处理器运行的时钟
(在主控模式下) ,输出96F
s
地面3
应用模式编程引脚CDEC (引脚7 )分频
主/从模式选择引脚
同步:失锁指示从数据输入部(高电平有效)
上电复位(低电平有效)
电源电压1
晶振终端:本地晶振感强制输入从机模式
晶体振荡器的输出:驱动器输出到晶
正电源连接晶体振荡器电路
接地连接晶体振荡器电路
DSL
DSR
数字机顶盒
CLC1
CMIC
V
SSC3
CLC2
开合
重新同步
POR
V
DDC1
XTAL1
XTAL2
V
DDosc
V
SSOSC
模式
DOL
NDOL
V
DDAL
V
SSAL
V
SSAR
V
DDAR
DOR
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
O
O
I
(2)
I
O
I
I
O
I
(2)
I
O
I
(2)
O
O
评价模式编程引脚(低电平有效) ;在正常操作时,该引脚
应保持开路或连接到正电源
数据输出左声道,以比特流DAC TDA1547
补充数据输出左声道为TDA1547双差分模式
正电源连接到输出数据驱动电路,左声道
地连接到输出数据驱动电路,左声道
接地连接输出数据驱动电路,右声道
正电源连接,输出数据驱动电路,右声道
O
数据输出右声道为TDA1547
1996年1月8日
5