TC9WMB1FK,TC9WMB2FK
东芝CMOS数字集成电路硅单片
TC9WMB1FK,TC9WMB2FK
TC9WMB1FK : 1024位( 128 × 8位), 2线串行é
2
舞会
TC9WMB2FK : 2048位( 256 × 8位), 2线串行é
2
舞会
该TC9WMB1FK和TC9WMB2FK电
可擦除/可编程的非易失性存储器(E
2
舞会) 。
特点
·
·
2线串行接口(I
2
C总线
TM
) (注1 )
单电源供电
阅读: V
CC
= 1.8 5.5 V
写: V
CC
= 2.3 5.5 V
·
·
·
·
·
·
·
·
·
·
低功耗: 5 μA (待机状态)
: 0.5毫安(在读状态)
工作频率: 400千赫(V
CC
= 2.3 5.5 V )
字节写和页( 8个字节)写
写保护
顺序读取
发表时间: 10毫秒(V
CC
= 3.0 5.5 V)的
12毫秒(V
CC
= 2.3 2.7 V )
擦写次数: 10
5
时
数据保存: 10年
宽工作温度范围:
40
至85℃
包装: US8
注1 :IC BUS是皇家飞利浦电子公司的商标。
2
重量0.01克(典型值)。
产品标识
引脚配置(顶视图)
V
CC
WP SCL SDA
8
7
6
5
US8
型号名称
B1或B2
9WM
PIN 1 INDEX
1
NC
2
NC
3
4
NC GND
购买东芝的我
2
C组分传达了飞利浦I根据许可
2
C专利来
在我使用这些组件
2
空调系统,该系统提供符合我
2
C标准
飞利浦定义的规范。
1
2002-07-31
TC9WMB1FK,TC9WMB2FK
框图
串行时钟输入
SCL
串行输入/输出
SDA
定时
发电机
控制
电路
电源
(升压电路)
V
CC
电源
写保护输入
WP
命令
注册
记忆细胞
输入/输出
电路
地址地址
注册解码器
GND接地
数据寄存器
引脚功能
引脚名称
SCL
输入/输出
输入
串行时钟输入
数据在SCL的上升沿牵强。数据在SCL的下降沿输出。
串行输入/输出
SDA
输入/输出
该引脚必须上拉一个电阻,因为它被配置为N沟道
开漏输出引脚。
写保护输入
在此输入的高禁用写作。在此输入低使写作。
无连接(内部未连接)
1.8 5.5 V (阅读)
电源
2.3至5.5 V (写作)
0 V ( GND )
描述
WP
NC
V
CC
GND
输入
2
2002-07-31
TC9WMB1FK,TC9WMB2FK
功能说明
1.启动和停止条件
当SCL为高电平时, SDA拉低产生一个起始条件和拉动SDA高生产停止
条件。当启动条件时每个指令开始和结束时,一个停止条件
发生。
在读取时,停止状态,使读出的终止和芯片进入待机状态。
在写入时,停止条件造成的写入数据的取出终止,在这之后写入开始
自动。在完成写作,芯片进入待机状态。
两个或更多个启动条件不能连续输入。
t
SU.STA
t
HD.STA
SCL
t
SU.STO
SDA
启动条件
停止条件
图1
2.
修改数据
在SDA输入的数据进行修改,而SCL为低电平。当SCL为高电平时,修改SDA输入
指的是启动或停止条件。
t
SU.DAT
SCL
t
HD.DAT
SDA
修改数据
修改数据
图2
3
2002-07-31
TC9WMB1FK,TC9WMB2FK
3.应答
数据的发送和在8位为单位接收。接收器通过输出发送一个确认信号
低SDA的第9个时钟周期,这表明它已经接收到的数据正常。发射器发布
在第9个时钟周期的总线接收应答信号。
在写,芯片是永远的接收机,使得它输出一个应答每次都有时间信号
收到的8位数据。
在读时,芯片输出一个应答信号接收地址开始后如下
条件。然后,它输出读取数据并释放总线,等待从一个确认信号
高手。当它检测到一个确认信号,则在下一地址输出数据,如果没有检测到
停止条件。如果芯片没有检测到确认信号,它停止读操作,并进入
当一个停止条件之后出现待机状态。
如果芯片没有检测到确认信号,也停止状态,它保持释放总线。
SCL
1
8
9
SDA
SDA
t
AA
启动条件
确认输出
t
DH
科幻gure 3
4.设备寻址
后一个启动条件时, 7位的装置地址和1位读/写指令代码输入到
该芯片。
高四位被称为设备的代码,这必须始终是“1010” 。接下来的三个位用于
选择总线上的设备。这三个位不为这个集成电路中指定,并且可以设置为任意值。
所述至少显著位(
读/写
:
读/写
)表示当设置为1 ,并写一个读指令
指令时设置为0 。
的指令不被执行,如果该设备地址不匹配指定的值。
设备地址
器件代码
1
MSD
- :不关心
0
1
0
×
×
×
读/写指令
CODE
读/写
最低位
图4
4
2002-07-31
TC9WMB1FK,TC9WMB2FK
5.写操作
(1)
字节写
字节写操作将数据写入到指定的地址。经过一个起始条件,输入设备地址,
读/写
( = 0),一个字的地址,并写入数据。
当一个停止条件,随后进入,写操作将自动启动,将改写
在与所述输入数据的指定地址的数据。下一个指令不能被接受,而写
操作正在进行中。因此,没有返回确认信号。写入数据时,芯片后
自动进入待机状态。
S
T
A
R
T
SDA线
设备
地址
W
R
I
T
E
*
字
地址
写
数据
DDDDDDDD
7 6 5 4 3 2 1 0
A
C
K
S
T
O
P
1 0 1 0 × × × 0
M
S
B
W W WW W WW W
7 6 5 4 3 2 1 0
LA
SC
BK
L RAM
S / CS
B
W
K B&
*:
不喜欢的TC9WMB1
地址
增量
图5
(2)
页写
页写入操作写入到8个字节的数据集中到一个指定的页面。经过一个启动条件,
输入设备地址,
读/写
( = 0),一个字的地址( n),并且写入数据( n)时,以同样的方式,作为一个
字节写。然后,输入写数据(N
+
1 )没有立即进入停止状态,而
检查一个确认信号被断言(0)。
上四比特的字地址的( A3至A6)是固定的,下三个位(A0至A2),是
自动增加,使得数据的最多8个字节被输入。
当页面中的最后一个地址到达的字,下三个位(A0至A2)的
地址被推迟到页面的第一个地址。如果超过8字节的写入数据是
输入时,最后8个字节是有效的。
当一个停止条件,随后进入,写操作将自动启动,将改写
在与所述输入数据的指定地址上的数据。
S
T
A
R
T
SDA线
设备
地址
W
R
I
T
E
字
ADDRESS (N )
*
W W WW W WW W
7 6 5 4 3 2 1 0
A
C
K
写
DATA ( N)
DDDDDDDD
7 6 5 4 3 2 1 0
A
C
K
地址
增量
写
数据(N
+
1)
DDDDDDDD
7 6 5 4 3 2 1 0
A
C
K
写
数据(N
+
m)
DDDDDD
5 4 3 2 1 0
A
C
K
S
T
O
P
1 0 1 0 × × × 0
M
S
B
LRA
S / C
B
W
K
地址
增量
地址
增量
*:
不喜欢的TC9WMB1
图6
5
2002-07-31
TC9WMB1FK,TC9WMB2FK
东芝CMOS数字集成电路硅单片
TC9WMB1FK,TC9WMB2FK
TC9WMB1FK : 1024位( 128 × 8位), 2线串行é
2
舞会
TC9WMB2FK : 2048位( 256 × 8位), 2线串行é
2
舞会
该TC9WMB1FK和TC9WMB2FK电
可擦除/可编程的非易失性存储器(E
2
舞会) 。
特点
·
·
2线串行接口(I
2
C总线
TM
) (注1 )
单电源供电
阅读: V
CC
= 1.8 5.5 V
写: V
CC
= 2.3 5.5 V
·
·
·
·
·
·
·
·
·
·
低功耗: 5 μA (待机状态)
: 0.5毫安(在读状态)
工作频率: 400千赫(V
CC
= 2.3 5.5 V )
字节写和页( 8个字节)写
写保护
顺序读取
发表时间: 10毫秒(V
CC
= 3.0 5.5 V)的
12毫秒(V
CC
= 2.3 2.7 V )
擦写次数: 10
5
时
数据保存: 10年
宽工作温度范围:
40
至85℃
包装: US8
注1 :IC BUS是皇家飞利浦电子公司的商标。
2
重量0.01克(典型值)。
产品标识
引脚配置(顶视图)
V
CC
WP SCL SDA
8
7
6
5
US8
型号名称
B1或B2
9WM
PIN 1 INDEX
1
NC
2
NC
3
4
NC GND
购买东芝的我
2
C组分传达了飞利浦I根据许可
2
C专利来
在我使用这些组件
2
空调系统,该系统提供符合我
2
C标准
飞利浦定义的规范。
1
2002-07-31
TC9WMB1FK,TC9WMB2FK
框图
串行时钟输入
SCL
串行输入/输出
SDA
定时
发电机
控制
电路
电源
(升压电路)
V
CC
电源
写保护输入
WP
命令
注册
记忆细胞
输入/输出
电路
地址地址
注册解码器
GND接地
数据寄存器
引脚功能
引脚名称
SCL
输入/输出
输入
串行时钟输入
数据在SCL的上升沿牵强。数据在SCL的下降沿输出。
串行输入/输出
SDA
输入/输出
该引脚必须上拉一个电阻,因为它被配置为N沟道
开漏输出引脚。
写保护输入
在此输入的高禁用写作。在此输入低使写作。
无连接(内部未连接)
1.8 5.5 V (阅读)
电源
2.3至5.5 V (写作)
0 V ( GND )
描述
WP
NC
V
CC
GND
输入
2
2002-07-31
TC9WMB1FK,TC9WMB2FK
功能说明
1.启动和停止条件
当SCL为高电平时, SDA拉低产生一个起始条件和拉动SDA高生产停止
条件。当启动条件时每个指令开始和结束时,一个停止条件
发生。
在读取时,停止状态,使读出的终止和芯片进入待机状态。
在写入时,停止条件造成的写入数据的取出终止,在这之后写入开始
自动。在完成写作,芯片进入待机状态。
两个或更多个启动条件不能连续输入。
t
SU.STA
t
HD.STA
SCL
t
SU.STO
SDA
启动条件
停止条件
图1
2.
修改数据
在SDA输入的数据进行修改,而SCL为低电平。当SCL为高电平时,修改SDA输入
指的是启动或停止条件。
t
SU.DAT
SCL
t
HD.DAT
SDA
修改数据
修改数据
图2
3
2002-07-31
TC9WMB1FK,TC9WMB2FK
3.应答
数据的发送和在8位为单位接收。接收器通过输出发送一个确认信号
低SDA的第9个时钟周期,这表明它已经接收到的数据正常。发射器发布
在第9个时钟周期的总线接收应答信号。
在写,芯片是永远的接收机,使得它输出一个应答每次都有时间信号
收到的8位数据。
在读时,芯片输出一个应答信号接收地址开始后如下
条件。然后,它输出读取数据并释放总线,等待从一个确认信号
高手。当它检测到一个确认信号,则在下一地址输出数据,如果没有检测到
停止条件。如果芯片没有检测到确认信号,它停止读操作,并进入
当一个停止条件之后出现待机状态。
如果芯片没有检测到确认信号,也停止状态,它保持释放总线。
SCL
1
8
9
SDA
SDA
t
AA
启动条件
确认输出
t
DH
科幻gure 3
4.设备寻址
后一个启动条件时, 7位的装置地址和1位读/写指令代码输入到
该芯片。
高四位被称为设备的代码,这必须始终是“1010” 。接下来的三个位用于
选择总线上的设备。这三个位不为这个集成电路中指定,并且可以设置为任意值。
所述至少显著位(
读/写
:
读/写
)表示当设置为1 ,并写一个读指令
指令时设置为0 。
的指令不被执行,如果该设备地址不匹配指定的值。
设备地址
器件代码
1
MSD
- :不关心
0
1
0
×
×
×
读/写指令
CODE
读/写
最低位
图4
4
2002-07-31
TC9WMB1FK,TC9WMB2FK
5.写操作
(1)
字节写
字节写操作将数据写入到指定的地址。经过一个起始条件,输入设备地址,
读/写
( = 0),一个字的地址,并写入数据。
当一个停止条件,随后进入,写操作将自动启动,将改写
在与所述输入数据的指定地址的数据。下一个指令不能被接受,而写
操作正在进行中。因此,没有返回确认信号。写入数据时,芯片后
自动进入待机状态。
S
T
A
R
T
SDA线
设备
地址
W
R
I
T
E
*
字
地址
写
数据
DDDDDDDD
7 6 5 4 3 2 1 0
A
C
K
S
T
O
P
1 0 1 0 × × × 0
M
S
B
W W WW W WW W
7 6 5 4 3 2 1 0
LA
SC
BK
L RAM
S / CS
B
W
K B&
*:
不喜欢的TC9WMB1
地址
增量
图5
(2)
页写
页写入操作写入到8个字节的数据集中到一个指定的页面。经过一个启动条件,
输入设备地址,
读/写
( = 0),一个字的地址( n),并且写入数据( n)时,以同样的方式,作为一个
字节写。然后,输入写数据(N
+
1 )没有立即进入停止状态,而
检查一个确认信号被断言(0)。
上四比特的字地址的( A3至A6)是固定的,下三个位(A0至A2),是
自动增加,使得数据的最多8个字节被输入。
当页面中的最后一个地址到达的字,下三个位(A0至A2)的
地址被推迟到页面的第一个地址。如果超过8字节的写入数据是
输入时,最后8个字节是有效的。
当一个停止条件,随后进入,写操作将自动启动,将改写
在与所述输入数据的指定地址上的数据。
S
T
A
R
T
SDA线
设备
地址
W
R
I
T
E
字
ADDRESS (N )
*
W W WW W WW W
7 6 5 4 3 2 1 0
A
C
K
写
DATA ( N)
DDDDDDDD
7 6 5 4 3 2 1 0
A
C
K
地址
增量
写
数据(N
+
1)
DDDDDDDD
7 6 5 4 3 2 1 0
A
C
K
写
数据(N
+
m)
DDDDDD
5 4 3 2 1 0
A
C
K
S
T
O
P
1 0 1 0 × × × 0
M
S
B
LRA
S / C
B
W
K
地址
增量
地址
增量
*:
不喜欢的TC9WMB1
图6
5
2002-07-31