TC94A39FAG/FB
东芝CMOS数字集成电路硅单片
TC94A39FAG , TC94A39FB
单片CD处理器,内置控制器( CD - DX )
该TC94A39FAG / FB为数字单芯片的CD处理器
伺服,它采用了4位微控制器。
该控制器具有一个LCD驱动器,4通道6位AD
转换器, 1端口2通道三分之二线或UART串行接口
模块,蜂鸣器, 20位的通用计数器功能,
中断功能,以及8位的定时器/计数器。 CPU可以选择
四个工作时钟( 16.9344 MHz的75 - kHz或32.768 kHz的1
晶体振荡器和CR振荡器) ,促进界面的
CD处理器。
该CD处理器集成同步分离和保护
插值, EFM解调,纠错,数字
均衡器,用于伺服,和伺服控制器。该CD处理器还
包括一个1位的DA转换器。在与组合
TA2157F / FN数字伺服前置放大器,该TC94A39FAG / FB
可以非常简单地配置一个免调节CD播放器。
因此,该集成电路适用于光盘系统的汽车和
收放机。
TC94A39FAG
TC94A39FB
特点
·
·
带片上的CMOS LCD驱动器单片光盘处理器和
4位微控制器
工作电源电压:
CD中的操作: V
DD
= 3.0 3.6 V ( 3.3 V TYP 。 )
CD停止: V
DD
= 1.8 3.6 V (操作只适用于CPU )
·
电源电流:
CD操作:我
DD
= 30 mA(典型值)
CD停止:我
DD
= 1.5 MA( CD待机模式,以16.9344 MHz的晶振, CPU的运算)
CD停止:我
DD
= 50 μA ( CD待机模式下,用75 - kHz晶振, CPU的运算)
·
·
·
工作温度范围:钽=
40
至85℃
包装: LQFP / QFP -64 ( 0.5 / 0.65毫米间距,1.4毫米厚)
E
2
PROM : TC94AE29FAG / FB
重量
LQFP64 -P - 1010-0.50 0.32克(典型值)。
QFP64 -P - 1212-0.65 0.45克(典型值)。
1
2003-04-01
TC94A39FAG/FB
4位微控制器
·
程序存储器(ROM)中:16位
8 Ksteps
·
数据存储器(RAM) :4比特
512个字
·
指令执行时间: 1.42
女士,
40
女士,
91.6
女士,
TOSC
3 (每个指令由一个单一的词。 )
·
晶体振荡器频率: 16.9344兆赫, 75千赫, 32.768千赫, CR振荡频率
·
堆栈级别: 6
·
AD转换器: 6位
4个通道
·
LCD驱动: 1/4占空比, 1/2或1/3偏置法, 64段(最大)
·
I / O端口: CMOS I / O端口: (最多) 26
N沟道开漏I / O端口( 5.5 V) (最大) 3
·
定时器/计数器: 8位(定时器模式,脉冲宽度检测和测量功能)
·
通用计数器: 20位, 0.1 MHz到20 MHz的输入电压
=
0.2 Vpp的(最小) ,输入放大器并入
·
串行接口模块: 1端口2路配套三分之二线法或UART
(两个输入通道)
·
四蜂鸣器类型: 0.75 kHz时, 1千赫兹,1.5千赫兹,和3千赫
·
四种模式:连续,单次, 10赫兹间歇,和10赫兹间歇在1赫兹的时间间隔
·
中断: 1外, 3个内部( CD子同步,串行接口, 8位定时器)
·
备份模式:四种类型: CD待机( CD处理器停止)
时钟停止(振荡器停止)
硬件的等待(仅晶体振荡器运行)
软件等待( CPU间歇性动作)
·
复位功能:上电复位电路,电源电压检测器(检测电压
=
1.5 V典型值)。
CD处理器
·
可靠的同步模式检测,同步信号,保护和插值
·
内置的EFM解调器和子码解码器
·
使用交叉交错高纠错能力读所罗门码(CIRC )的逻辑方程
C1修正:双
C2修正:四倍
·
抖动吸收能力
±
6帧
·
内置16 KB RAM
·
内置的数字输出电路
·
内置L / R独立的数字衰减器
·
双语音频输出
·
音频输出: 32fs , 48fs和64fs的可选择
·
子码Q数据是只读的,定时释放,并可以驱动出同步的音频数据。
·
内置的数据限幅器和模拟PLL (免调整VCO使用)电路
·
在聚焦伺服和跟踪伺服自动调节回路增益,偏移和平衡
·
内置的RF增益的自动调整电路
·
内置数字均衡器的相位补偿
·
支持使用片上数字均衡器系数RAM不同的拾音器。
·
内置的聚焦和跟踪伺服控制电路
·
搜索控件支持所有的模式,实现高速,稳定的搜索。
·
镜头又踢又踹饲料利用速度控制方法。
·
内置AFC和APC电路的盘电机伺服CLV
·
内置的缺陷/震动探测器
·
内置8倍过取样数字滤波器和1位的DA转换器
·
内置的模拟滤波器,用于1位的DA转换器
·
内置的零数据检测输出电路
·
支持双速运行。
注意:
输出引脚子码Q数据和音频数据已经复用功能控制器的专用引脚。该
各引脚的功能可以通过程序切换。
2
2003-04-01
TC94A39FAG/FB
引脚连接
RFGC
TEBC
DV
DD
CV
DD
DV
SS
CV
SS
DMO
FMO
上拉/下拉可以被指定。
48
复位输入
RESET
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
光盘处理器专用的控制输入/输出引脚
29
28
27
26
25
24
23
22
21
20
19
TEZI
TEI
SBAD
FEI
RFRP
RFZI
V
REF
AV
DD
RFI
SLCO
AV
SS
VCOF
LPFO
LPFN
TMAX
PDO
49
50
51
52
53
LCD驱动器( 4
16
=
64段最大)
54
55
56
57
58
59
60
61
62
63
64
1
2
1位DAC
75千赫/
32.768-kHz/CR
P8-0 / MXI / OSC ( BRK1 )
P8-1 / MXO ( BRK2 )
P2-0/COM1
P2-1/COM2
P2-2/COM3
测试模式输入
P2-3/COM4
TEST/P3-0/S1
P3-1/S2
P3-2/S3
P3-3/S4
P4-0/S5
P4-1/S6
P4-2/S7
P4-3/S8
P5-0/S9
16.9344-MHz
振荡器
LQFP/QFP-64
( 0.5 / 0.65毫米间距)
顶视图
AD转换器
串行接口1
控制器专用引脚
FOO
18
17
16
中断输入
P7-2 / INTR / SI2 ( BRK16 )
DVR
3
4
5
6
7
8
9
10
11
12
13
14
15
P1-1 / SDIO1 / TX1 / SFSY ( BRK11 )
P6-1 / S14 / ADin2 / IPF ( BRK7 )
P1-2 / SI1 / SBSY ( BRK12 )
P6-2 / S15 / ADin3 / SBOK ( BRK8 )
P6-3 / S16 / ADin4 / CLCK ( BRK9 )
P6-0 / S13 / ADin1 / DOUT ( BRK6 )
上拉/下拉可以被指定。
CMOS I / O端口(最多26个端口)
还用于CD功能
P1-0 / SCK1 / RX1 / CTIN / DATA ( BRK10 )
N沟道开漏I / O
( 3针, 5.5 V最大。 )
串行接口2
频率计数器输入
蜂鸣器输出
注意:对于BRK1到BRK16 ,备份状态可以被设置为被释放
口单位。
注:测试引脚(引脚56 )在复位期间拉下来,从而接受
测试模式输入。因此,应当施加低或左开
在复位。
3
P7-1 / SDIO2 / TX2 ( BRK15 )
P5-3 / S12 / AOUT ( BRK5 )
P5-1 / S10 / BCK ( BRK3 )
P5-2 / S11 / LRCK ( BRK4 )
P7-0 / SCK2 / RX2 ( BRK14 )
P1-3 / BUZR ( BRK13 )
MV
DD
MV
SS
卓
SEL
RO
LO
XO
XI
2003-04-01
TC94A39FAG/FB
框图
RFGC
SBAD
RFRP
TEBC
AV
DD
AV
SS
V
REF
V
REF
DMO
FMO
RFZI
V
REF
FOO
TEZI
卓
SEL
TEI
FEI
时钟基因。
PWM
XI
XO
水晶
OSC
CD时钟
V
REF
DA
数据
切片机
RFI
SLCO
ZDET
SERVO
控制
V
REF
1位DAC
LPF
AD
PLL
TMAX
TMAX
PDO
DV
DD
RO
DV
SS
LO
DVR
VCOF
只读存储器
内存
数字均衡器
自动调整
电路
CLV
SERVO
子码解码器
同步
保证EFM
解码器
V
REF
VCO
V
REF
LPFO
LPFN
音频输出
数字输出
CD重置
器16-k的SRAM
校正电路
CV
SS
MPX
微控制器接口
RESET
SBSY
BCK , LRCK , AOUT , DOUT
IPF , SBOK , CLCK , DATA , SFSY
CPU时钟
CR
OSC
P8-0 / MX1 / OSC ( BRK1 )
P8-1 / MXO ( BRK2 )
水晶
OSC
端口8
掩膜ROM
(16
8192步)
定时器
SBSY
INTR
打断
续。
F/F
串行
接口
(SIO)
节目
计数器
指令
解码器
RESET
RESET
数据寄存器(16位)
G-注册。
R / W BUF 。
内存
(4
512字)
ALU
上电复位
P7-0 / SCK2 / RX2 ( BRK14 )
P7-1 / SDIO2 / TX2 ( BRK15 )
P7-2 / INTR / SI2 ( BRK16 )
BIAS
BCK , LRCK , AOUT , DOUT , IPF , SBOK ,
CLCK , DATA , SFSY , SBSY
AD
CONV 。
20-bit
计数器
蜂鸣器
7港
STACK REG 。
( 16级)
MV
DD
MV
SS
地址
CV
DD
LCD驱动器/ IO端口2 ,3,4 ,5,6
端口1
SIO
P1-1 / SDIO1 / TX1 / SFSY ( BRK11 )
TEST/P3-0/S1
P6-1 / S14 / ADin2 / IPF ( BRK7 )
P5-1 / S10 / BCK ( BRK3 )
P5-2 / S11 / LRCK ( BRK4 )
P6-2 / S15 / ADin3 / SBOK ( BRK8 )
P6-3 / S16 / ADin4 / CLCK ( BRK9 )
P1-0 / SCK1 / RX1 / CTIN / DATA ( BRK10 )
P1-2 / SI1 / SBSY ( BRK12 )
P2-0/COM1
P2-1/COM2
P2-2/COM3
P2-3/COM4
P5-3 / S12 / AOUT ( BRK5 )
P3-1/S2
P5-0/S9
4
P6-0 / S13 / ADin1 / DOUT ( BRK6 )
P1-3 / BUZR ( BRK13 )
2003-04-01
TC94A39FAG/FB
引脚功能
针
号
符号
引脚名称
功能和操作
系统复位输入引脚的器件。
复位加时
RESET
信号为低。
当它为高电平时, 16.9344 MHz的晶体
振荡器( XI , XO )开始运行。该
控制器计数时钟脉冲从这个振荡器
并等待规定的待机时间
在开始之前(大约50毫秒)
从地址0的CD控制器程序
处理器被放置在备用状态,在此
时间。
通常情况下,从0升高电压上MVDD
到1.8伏或更高的触发系统复位
(上电复位),从而使
RESET
引脚应
在高温举行。
MV
DD
备注
49
RESET
复位输入
MV
SS
MV
DD
2位CMOS I / O端口。
输入/输出可以为每个位指定。当
该引脚用作I / O端口的输入,每个引脚可以
拉向上或向下的程序。当备份
释放时钟停止模式或等待模式
使能引脚,在一个针的改变可
释放备份时的状态。
将用于一个程序可以设置这些引脚
75 - kHz或32.768 kHz的晶振专用
振荡器。该P8-0引脚还可以用于
CR振荡器。这些时钟被用于
控制器和外设的操作
设备。当系统复位时, 16.9344 MHz的
晶体振荡器(Ⅺ ,X0)被选择为
时钟控制器和外围设备
操作。该程序可以随后设置
该引脚振荡器引脚和开关时钟
从振荡器到所述控制器产生
时钟。当该引脚用于振荡器时,
执行CKSTP指令导致其
振荡停止。
(注)当P8-0引脚用于实现对CR
振荡器时, P8-1引脚可以作为使用
I / O端口引脚。
MV
DD
输入
Instructio
R
IN1
MV
DD
MV
SS
(当用于I / O端口)
50
P8-0
/ MXI
/ OSC
(BRK1)
I / O端口8-0
/晶体振荡器
/ CR振荡器
R
out2
MXO
R
fXT2
MV
DD
MXI
MV
SS
51
P8-1
/ MXO
(BRK2)
I / O端口8-1
/晶体振荡器
(注)的备份版本启用了两个引脚(当用于晶体振荡器)
同时。
(注)使用晶体振荡器具有良好
启动特性。
(注)当系统复位时,引脚被设置为
I / O端口输入。
(注)设定引脚振荡器引脚后,
等到振荡平息之前
开关控制器的时钟。
R
OSC
MV
DD
MV
DD
C
MV
SS
( P8-0时使用
对于CR振荡器)
5
2003-04-01