TC74VHC138F/FN/FT/FK
东芝CMOS数字集成电路
硅单片
TC74VHC138F,TC74VHC138FN,TC74VHC138FT,TC74VHC138FK
3至8行译码器
该TC74VHC138是一种先进的高速CMOS 3至8
解码器制造与硅栅C2MOS技术。
它实现了类似于等效的高速操作
双极肖特基TTL ,同时保持CMOS低功耗
耗散。
当设备被激活, 3二进制选择输入(A , B和
C)确定输出的其中之一(
Y0 - Y7 )将变低。
当使能输入G1为低或任
G
2A或
G
2B举行
高,解码功能被禁止,所有输出变为高电平。
G1,
G
如图2A所示,并
G
提供2B的投入,缓解级联
连接,并用作一个地址解码器,用于存储
系统。
输入保护电路,保证了0 5.5 V即可
施加到输入引脚,而不考虑电源电压。
这种装置可被用于接口5 V至3 V系统和两个
供给系统,如后备电池。该电路可以防止
设备损坏,由于不匹配的电源电压和输入电压。
注意: xxxFN (JEDEC SOP)不在可用
日本。
TC74VHC138F
TC74VHC138FN
特点
高速:吨
pd
=
5.7 ns(典型值)在V
CC
=
5 V
低功耗:我
CC
=
4
μ
A(最大值)在Ta
=
25°C
高抗干扰性: V
美国国立卫生研究院
=
V
NIL
=
28% V
CC( MIN)的
提供所有输入掉电保护。
平衡传输延迟:吨
PLH
t
PHL
宽工作电压范围: V
CC ( OPR )
=
2 V至5.5 V
引脚和功能与74ALS138兼容
TC74VHC138FT
TC74VHC138FK
重量
SOP16-P-300-1.27A
SOL16-P-150-1.27
TSSOP16-P-0044-0.65A
VSSOP16-P-0030-0.50
0.18克(典型值)。
0.13克(典型值)。
0.06克(典型值)。
0.02克(典型值)。
1
2007-10-01
TC74VHC138F/FN/FT/FK
逻辑图
15
14
13
12
11
10
9
7
启用
输入
G2一
摹2B
Y0
Y1
Y2
A
1
SELECT
输入
B
2
Y3
Y4
数据
输出
C
3
Y5
Y6
Y7
4
5
6
G1
绝对最大额定值(注)
特征
电源电压范围
直流输入电压
直流输出电压
输入二极管电流
输出二极管电流
直流输出电流
直流VCC /接地电流
功耗
储存温度
符号
V
CC
V
IN
V
OUT
I
IK
I
OK
I
OUT
I
CC
P
D
T
英镑
等级
为0.5 7.0
为0.5 7.0
0.5 V
CC
+
0.5
20
±
20
±
25
±
75
单位
V
V
V
mA
mA
mA
mA
mW
°C
180
65 150
注意:
任何超过绝对最大额定值,即使短暂,导致恶化IC性能或
甚至是破坏。
在重负载下连续使用(如高温/电流/电压和应用
在温度等显著变化)可能会导致此产品的可靠性降低显著
即使在操作条件下(即工作温度/电流/电压等)内的绝对
最大额定值和经营范围。
请在审查东芝半导体可靠性手册设计适当的可靠性
( “注意事项” / “降额的概念和方法” )和个人数据的可靠性(即可靠性试验
报告与估计的故障率,等)。
工作范围(注)
特征
电源电压
输入电压
输出电压
工作温度
输入上升和下降时间
符号
V
CC
V
IN
V
OUT
T
OPR
DT / DV
等级
2.05.5
0至5.5
0到V
CC
4085
单位
V
V
V
°C
NS / V
0到100 (Ⅴ
CC
=
3.3
±
0.3 V)
为020 (Ⅴ
CC
=
5
±
0.5 V)
注意:
必须保持在工作范围,以确保设备的正常运行。
未使用的输入必须连接到VCC或GND 。
3
2007-10-01