TC74VCXR162500FT
东芝CMOS数字集成电路
硅单片
TC74VCXR162500FT
低电压18位通用总线收发器,具有3.6 -V容限输入和输出
该TC74VCXR162500FT是一个高性能的CMOS 18位
通用总线收发器。在1.8 -V , 2.5 -V设计用于或
3.3 -V系统,它实现了高速操作,而
保持在CMOS低功耗。
它也设计有过压容限输入和输出
高达3.6 V.
在每个方向上的数据流由控制的输出使能
( OEAB和OEBA ) ,锁存使能( LEAB和LEBA ) ,和时钟
( CKAB和CKBA )输入。
对于A到B的数据流,该设备工作在透明
模式时LEAB高。当LEAB为低电平时,数据是
重量0.25克(典型值)。
锁存如果CKAB被保持在高或低逻辑电平。如果LEAB是
低, A总线数据被存储在CKAB的高至低跳变锁存/触发器。
为B到A的数据流是类似于A与B ,但使用OEBA , LEBA和CKBA 。
当OE输入为高电平时,输出处于高阻抗状态。此装置被设计成与所使用
三态存储器地址驱动器等
26 Ω串联电阻有助于降低输出电压过冲和下冲,无需外部电阻器。
所有的输入都配有防止静电放电保护电路。
特点(注)
在输出端26 Ω串联电阻
低电压工作: V
CC
= 1.8 3.6 V
高速运转:吨
pd
= 3.8纳秒(最大值) (V
CC
= 3.0 3.6 V )
: t
pd
= 4.9纳秒(最大值) (V
CC
= 2.3 2.7 V )
: t
pd
= 9.8纳秒(最大值) (V
CC
= 1.8 V)
输出电流:我
OH
/I
OL
= ±12 MA(分) (V
CC
= 3.0 V)
: I
OH
/I
OL
= ±8 MA(分钟) (V
CC
= 2.3 V)
: I
OH
/I
OL
= ±4 MA(分钟) (V
CC
= 1.8 V)
闭锁性能:
300
mA
ESD性能:机器型号
≥ ±200
V
人体模型
≥ ±2000
V
包装: TSSOP
2.5 V和3.3 V信号之间的双向接口。
提供的所有输入和输出的3.6 V电压功能,掉电保护功能
注意:
不要在信号应用到任何总线引脚,当它处于输出模式。可能会造成的损害。
所有浮动(高阻抗)总线引脚必须有自己的输入电平固定的上拉方式或下拉
电阻器。
1
2007-10-19
TC74VCXR162500FT
系统框图
OEAB
CKBA
1
30
28
27
55
2
LE
LE
D
54
LEBA
OEBA
Ckab
LEAB
B1
A1
3
D
LE
D
LE
D
17其他渠道
绝对最大额定值(注1 )
特征
电源电压
直流输入电压
( OEAB ,
OEBA
, LEAB ,
LEBA ,
Ckab
,
CKBA
)
DC总线I / O电压
输入二极管电流
输出二极管电流
直流输出电流
功耗
DC V
CC
每个电源引脚/接地电流
储存温度
V
IN
0.5 4.6
为0.5 4.6 (注2)
符号
V
CC
等级
0.5 4.6
单位
V
V
V
I / O
I
IK
I
OK
I
OUT
P
D
I
CC
/I
GND
T
英镑
0.5 V
CC
+
0.5
V
mA
(注3)
50
±
50
±
50
(注4 )
mA
mA
mW
mA
°C
400
±
100
65 150
注1 :任何超过绝对最大额定值,即使短暂,导致恶化IC性能或
甚至是破坏。
在重负载下连续使用(如高温/电流/电压和应用
在温度等显著变化)可能会导致此产品的可靠性降低显著
即使在操作条件下(即工作温度/电流/电压等)内的绝对
最大额定值和经营范围。
请在审查东芝半导体可靠性手册设计适当的可靠性
( “注意事项” / “降额的概念和方法” )和个人数据的可靠性(即可靠性试验
报告与估计的故障率,等)。
注2 : OFF状态
注3 :高或低的状态。我
OUT
绝对最大额定值必须遵守。
注4 : V
OUT
& LT ;
GND ,V
OUT
& GT ;
V
CC
4
2007-10-19