TC74LVXC3245FS
东芝CMOS数字集成电路
硅单片
TC74LVXC3245FS
双电源八路配置电压接口总线收发器
该TC74LVXC3245FS是双电源,先进的高速
CMOS八进制可配置电压接口总线收发器
制造与硅栅CMOS技术。
设计用作一个3.3伏总线和3.3V之间的界面
5 V客车混合3.3 V / 5 V电源系统“实现了它
高速操作,同时保持CMOS低功率
耗散。
其目的是为在2路异步通信
数据总线。
数据传输的方向是由所述优先级确定
DIR输入。使能输入端(G),可以用于禁用该设备
这样的公交车都有效隔离。与A端口接口
重量:0.23克(典型值)。
3.3 - V客车,在B端口与3.3V至5V的总线。该器件将
让V
建行
电源引脚和I / B端口上的O引脚悬空时, G为“H” 。
所有的输入都配有防止静电放电和瞬态过电压保护电路。
特点
3 V和5 V总线之间的双向接口
高速:吨
pd
= 8.5纳秒(最大)
(V
CCA
= 3.3 V, V
建行
= 5.0 V)
低功耗:我
CC
= 8
μA
(最大值) ( TA = 25 ° C)
对称的输出阻抗:
I
OUTA
= ±24 MA(分钟)
I
OUTB
= ±24 MA(分钟)
(V
CCA
= V
建行
= 3.0 V)
低噪音: V
OLP
= 1.5伏(最大)
灵活的V
建行
工作范围
允许B端口和V
建行
同时浮当G为“H”
包装: SSOP (紧缩小型封装)
注:信号不适用任何总线引脚,当它处于输出模式。可能会造成的损害。
所有浮动(高阻抗)总线引脚必须有自己的输入电平固定的上拉或下拉方式
电阻器。
1
2007-10-17
TC74LVXC3245FS
框图
V
CCA
V
建行
DIR
逻辑
水平
变流器
G
A1
B1
A8
与上述相同的块
B8
绝对最大额定值
(注1 )
特征
电源电压范围
(注2 )
直流输入电压
( DIR ,
G )
符号
V
CCA
V
建行
等级
0.5
7.0
0.5
7.0
0.5
V
CCA
+
0.5
0.5
V
CCA
+
0.5
0.5
V
建行
+
0.5
±
20
±
50
±
50
±
50
±
200
±
200
单位
V
V
IN
V
I / OA
V
DC总线I / O电压
V
I / OB
输入二极管电流
输出二极管电流
直流输出电流
I
IK
I
I / OK
I
OUTA
I
OUTB
I
CCA
I
建行
P
D
T
英镑
V
mA
mA
mA
DC V
CC
/接地电流
功耗
储存温度
mA
mW
°
C
180
65 150
注1 :任何超过绝对最大额定值,即使短暂,导致恶化IC性能或
甚至是破坏。
在重负载下连续使用(如高温/电流/电压和应用
在温度等显著变化)可能会导致此产品的可靠性降低显著
即使在操作条件下(即工作温度/电流/电压等)内的绝对
最大额定值和经营范围。
请在审查东芝半导体可靠性手册设计适当的可靠性
( “注意事项” / “降额的概念和方法” )和个人数据的可靠性(即可靠性试验
报告与估计的故障率,等)。
注2 :不提供电压V
建行
终端当V
CCA
处于截止状态。
3
2007-10-17
TC74LVXC3245FS
工作范围
(注)
特征
电源电压
输入电压
总线I / O电压
工作温度
( DIR ,
G
)
符号
V
CCA
V
建行
V
IN
V
I / OA
V
I / OB
T
OPR
等级
2.7 3.6
3.0到5.5
0到V
CCA
0到V
CCA
0到V
建行
4085
单位
V
V
V
°
C
0-8
输入上升和下降时间
DT / DV
(V
CCA
=
2.7至3.6 V )
0-8
(V
建行
=
3.0至5.5V)
NS / V
注:操作范围要求,以保证设备的正常运行。未使用的输入和总线输入
必须连接到VCC或GND 。请与VCC或GND连接两个总线输入和输出总线
当该函数客运站变化的I / O 。在这种情况下,请注意,该输出是不
短路。
4
2007-10-17